1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59
|
#as: -march=mips1 -32
#objdump: -dz
#name: MIPS coprocessor branches
.*file format .*
Disassembly .*:
0+00 <.*>:
.* ctc1 a0,\$31
.* b .*
.* nop
#
.* ctc1 a0,\$31
.* nop
.* nop
.* bc1t .*
.* nop
#
.* c\.eq\.s \$f0,\$f2
.* b .*
.* nop
#
.* c\.eq\.s \$f0,\$f2
.* nop
.* bc1t .*
.* nop
#
.* ctc1 a0,\$31
.* addiu a1,a1,1
.* nop
.* bc1t .*
.* nop
#
.* ctc1 a0,\$31
.* addiu a1,a1,1
.* addiu a2,a2,1
.* bc1t .*
.* nop
#
.* c\.eq\.s \$f0,\$f2
.* addiu a1,a1,1
.* bc1t .*
.* nop
#
.* ctc1 a0,\$31
.* addiu a1,a1,1
.* addiu a2,a2,1
.* bc1t .*
.* addiu a3,a3,1
#
.* c\.eq\.s \$f0,\$f2
.* addiu a1,a1,1
.* bc1t .*
.* addiu a2,a2,1
#
.* bc1t .*
.* addiu a3,a3,1
#pass
|