File: sys-reg.d

package info (click to toggle)
binutils 2.31.1-11
  • links: PTS, VCS
  • area: main
  • in suites: buster
  • size: 307,644 kB
  • sloc: ansic: 1,161,122; asm: 638,494; cpp: 128,815; exp: 68,557; makefile: 55,816; sh: 22,360; yacc: 14,238; lisp: 13,272; perl: 2,111; ada: 1,681; lex: 1,652; pascal: 1,446; cs: 879; sed: 195; python: 154; xml: 95; awk: 25
file content (118 lines) | stat: -rw-r--r-- 3,944 bytes parent folder | download | duplicates (23)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
#objdump: -d --prefix-addresses
#name: nds32 sys-reg instructions
#as:

# Test system register instructions

.*:     file format .*


Disassembly of section .text:
0+0000 <[^>]*> mfsr	\$r0, \$cpu_ver
0+0004 <[^>]*> mfsr	\$r0, \$core_id
0+0008 <[^>]*> mfsr	\$r0, \$icm_cfg
0+000c <[^>]*> mfsr	\$r0, \$dcm_cfg
0+0010 <[^>]*> mfsr	\$r0, \$mmu_cfg
0+0014 <[^>]*> mfsr	\$r0, \$msc_cfg
0+0018 <[^>]*> mfsr	\$r0, \$psw
0+001c <[^>]*> mfsr	\$r0, \$ipsw
0+0020 <[^>]*> mfsr	\$r0, \$p_ipsw
0+0024 <[^>]*> mfsr	\$r0, \$ivb
0+0028 <[^>]*> mfsr	\$r0, \$int_ctrl
0+002c <[^>]*> mfsr	\$r0, \$eva
0+0030 <[^>]*> mfsr	\$r0, \$p_eva
0+0034 <[^>]*> mfsr	\$r0, \$itype
0+0038 <[^>]*> mfsr	\$r0, \$p_itype
0+003c <[^>]*> mfsr	\$r0, \$merr
0+0040 <[^>]*> mfsr	\$r0, \$ipc
0+0044 <[^>]*> mfsr	\$r0, \$p_ipc
0+0048 <[^>]*> mfsr	\$r0, \$oipc
0+004c <[^>]*> mfsr	\$r0, \$p_p0
0+0050 <[^>]*> mfsr	\$r0, \$p_p1
0+0054 <[^>]*> mfsr	\$r0, \$int_mask
0+0058 <[^>]*> mfsr	\$r0, \$int_mask2
0+005c <[^>]*> mfsr	\$r0, \$int_pend
0+0060 <[^>]*> mfsr	\$r0, \$int_pend2
0+0064 <[^>]*> mfsr	\$r0, \$int_trigger
0+0068 <[^>]*> mfsr	\$r0, \$sp_usr
0+006c <[^>]*> mfsr	\$r0, \$sp_priv
0+0070 <[^>]*> mfsr	\$r0, \$int_pri
0+0074 <[^>]*> mfsr	\$r0, \$int_pri2
0+0078 <[^>]*> mfsr	\$r0, \$mmu_ctl
0+007c <[^>]*> mfsr	\$r0, \$l1_pptb
0+0080 <[^>]*> mfsr	\$r0, \$tlb_vpn
0+0084 <[^>]*> mfsr	\$r0, \$tlb_data
0+0088 <[^>]*> mfsr	\$r0, \$tlb_misc
0+008c <[^>]*> mfsr	\$r0, \$vlpt_idx
0+0090 <[^>]*> mfsr	\$r0, \$ilmb
0+0094 <[^>]*> mfsr	\$r0, \$dlmb
0+0098 <[^>]*> mfsr	\$r0, \$cache_ctl
0+009c <[^>]*> mfsr	\$r0, \$hsmp_saddr
0+00a0 <[^>]*> mfsr	\$r0, \$hsmp_eaddr
0+00a4 <[^>]*> mfsr	\$r0, \$sdz_ctl
0+00a8 <[^>]*> mfsr	\$r0, \$misc_ctl
0+00ac <[^>]*> mfsr	\$r0, \$bpc0
0+00b0 <[^>]*> mfsr	\$r0, \$bpc1
0+00b4 <[^>]*> mfsr	\$r0, \$bpc2
0+00b8 <[^>]*> mfsr	\$r0, \$bpc3
0+00bc <[^>]*> mfsr	\$r0, \$bpc4
0+00c0 <[^>]*> mfsr	\$r0, \$bpc5
0+00c4 <[^>]*> mfsr	\$r0, \$bpc6
0+00c8 <[^>]*> mfsr	\$r0, \$bpc7
0+00cc <[^>]*> mfsr	\$r0, \$bpa0
0+00d0 <[^>]*> mfsr	\$r0, \$bpa1
0+00d4 <[^>]*> mfsr	\$r0, \$bpa2
0+00d8 <[^>]*> mfsr	\$r0, \$bpa3
0+00dc <[^>]*> mfsr	\$r0, \$bpa4
0+00e0 <[^>]*> mfsr	\$r0, \$bpa5
0+00e4 <[^>]*> mfsr	\$r0, \$bpa6
0+00e8 <[^>]*> mfsr	\$r0, \$bpa7
0+00ec <[^>]*> mfsr	\$r0, \$bpam0
0+00f0 <[^>]*> mfsr	\$r0, \$bpam1
0+00f4 <[^>]*> mfsr	\$r0, \$bpam2
0+00f8 <[^>]*> mfsr	\$r0, \$bpam3
0+00fc <[^>]*> mfsr	\$r0, \$bpam4
0+0100 <[^>]*> mfsr	\$r0, \$bpam5
0+0104 <[^>]*> mfsr	\$r0, \$bpam6
0+0108 <[^>]*> mfsr	\$r0, \$bpam7
0+010c <[^>]*> mfsr	\$r0, \$bpv0
0+0110 <[^>]*> mfsr	\$r0, \$bpv1
0+0114 <[^>]*> mfsr	\$r0, \$bpv2
0+0118 <[^>]*> mfsr	\$r0, \$bpv3
0+011c <[^>]*> mfsr	\$r0, \$bpv4
0+0120 <[^>]*> mfsr	\$r0, \$bpv5
0+0124 <[^>]*> mfsr	\$r0, \$bpv6
0+0128 <[^>]*> mfsr	\$r0, \$bpv7
0+012c <[^>]*> mfsr	\$r0, \$bpcid0
0+0130 <[^>]*> mfsr	\$r0, \$bpcid1
0+0134 <[^>]*> mfsr	\$r0, \$bpcid2
0+0138 <[^>]*> mfsr	\$r0, \$bpcid3
0+013c <[^>]*> mfsr	\$r0, \$bpcid4
0+0140 <[^>]*> mfsr	\$r0, \$bpcid5
0+0144 <[^>]*> mfsr	\$r0, \$bpcid6
0+0148 <[^>]*> mfsr	\$r0, \$bpcid7
0+014c <[^>]*> mfsr	\$r0, \$edm_cfg
0+0150 <[^>]*> mfsr	\$r0, \$edmsw
0+0154 <[^>]*> mfsr	\$r0, \$edm_ctl
0+0158 <[^>]*> mfsr	\$r0, \$edm_dtr
0+015c <[^>]*> mfsr	\$r0, \$bpmtc
0+0160 <[^>]*> mfsr	\$r0, \$dimbr
0+0164 <[^>]*> mfsr	\$r0, \$tecr0
0+0168 <[^>]*> mfsr	\$r0, \$tecr1
0+016c <[^>]*> mfsr	\$r0, \$pfmc0
0+0170 <[^>]*> mfsr	\$r0, \$pfmc1
0+0174 <[^>]*> mfsr	\$r0, \$pfmc2
0+0178 <[^>]*> mfsr	\$r0, \$pfm_ctl
0+017c <[^>]*> mfsr	\$r0, \$prusr_acc_ctl
0+0180 <[^>]*> mfsr	\$r0, \$fucpr
0+0184 <[^>]*> mfsr	\$r0, \$dma_cfg
0+0188 <[^>]*> mfsr	\$r0, \$dma_gcsw
0+018c <[^>]*> mfsr	\$r0, \$dma_chnsel
0+0190 <[^>]*> mfsr	\$r0, \$dma_act
0+0194 <[^>]*> mfsr	\$r0, \$dma_setup
0+0198 <[^>]*> mfsr	\$r0, \$dma_isaddr
0+019c <[^>]*> mfsr	\$r0, \$dma_esaddr
0+01a0 <[^>]*> mfsr	\$r0, \$dma_tcnt
0+01a4 <[^>]*> mfsr	\$r0, \$dma_status
0+01a8 <[^>]*> mfsr	\$r0, \$dma_2dset
0+01ac <[^>]*> mfsr	\$r0, \$dma_2dsctl