1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176 177 178 179 180 181 182 183 184 185 186 187 188 189 190 191 192 193 194 195 196 197 198 199 200 201 202 203 204 205 206 207 208 209 210 211 212 213 214 215 216 217 218 219 220 221 222 223 224 225 226 227 228 229 230 231 232 233 234 235 236 237 238 239 240 241 242 243 244 245 246 247 248 249 250 251 252 253 254 255 256 257 258 259 260 261 262 263 264 265 266 267 268 269 270 271 272 273 274 275 276 277 278 279 280 281 282 283 284 285 286 287 288 289 290 291 292 293 294 295 296 297 298 299 300 301 302 303 304 305 306 307 308 309 310 311 312 313 314 315 316 317 318 319 320 321 322 323 324 325 326 327 328 329 330 331 332 333 334 335 336 337 338 339 340 341 342 343 344 345 346 347 348 349 350 351 352 353 354 355 356 357 358 359 360 361 362 363 364 365 366 367 368 369 370 371 372 373 374 375 376 377 378 379 380 381 382 383 384 385 386 387 388 389 390 391 392 393 394 395 396 397 398 399 400 401 402 403 404 405 406 407 408 409 410 411 412 413 414 415 416 417 418 419 420 421 422 423 424 425 426 427 428 429 430 431 432 433 434 435 436 437 438 439 440 441 442 443 444 445 446 447 448 449 450 451 452 453 454 455 456 457 458 459 460 461 462 463 464 465 466 467 468 469 470 471 472 473 474 475 476 477 478 479 480 481 482 483 484 485 486 487 488 489 490 491 492 493 494 495 496 497 498 499 500 501 502 503 504 505 506 507 508 509 510 511 512 513 514 515 516 517 518 519 520 521 522 523 524 525 526 527 528 529 530 531 532 533 534 535 536 537 538 539 540 541 542 543 544 545 546 547 548 549 550 551 552 553 554 555 556 557 558 559 560 561 562 563 564 565 566 567 568 569 570 571 572 573 574 575 576 577 578 579 580 581 582 583 584 585 586 587 588 589 590 591 592 593 594 595 596 597 598 599 600 601 602 603 604 605 606 607 608 609 610 611 612 613 614 615 616 617 618 619 620 621 622 623 624 625 626 627 628 629 630 631 632 633 634 635 636 637 638 639 640 641 642 643 644 645 646 647 648 649 650 651 652 653 654 655 656 657 658 659 660 661 662 663 664 665 666 667 668 669 670 671 672 673 674 675 676 677 678 679 680 681 682 683 684 685 686 687 688 689 690 691 692 693 694 695 696 697 698 699 700 701 702 703 704 705 706 707 708 709 710 711 712 713 714 715 716 717 718 719 720 721 722 723 724 725 726 727 728 729 730 731 732 733 734 735 736 737 738 739 740 741 742 743 744 745 746 747 748 749 750 751 752 753 754 755 756 757 758 759 760 761 762 763 764 765 766 767 768 769 770 771 772 773 774 775 776 777 778 779 780 781 782 783 784 785 786 787 788 789 790 791 792 793 794 795 796 797 798 799 800 801 802 803 804 805 806 807 808 809 810 811 812 813 814 815 816 817 818 819 820 821 822 823 824 825 826 827 828 829 830 831 832 833 834 835 836 837 838 839 840 841 842 843 844 845 846 847 848 849 850 851 852 853 854 855 856 857 858 859 860 861 862 863 864 865 866 867 868 869 870 871 872 873 874 875 876 877 878 879 880 881 882 883 884 885 886 887 888 889 890 891 892 893 894 895 896 897 898 899 900 901 902 903 904 905 906 907 908 909 910 911 912 913 914 915 916 917 918 919 920 921 922 923 924 925 926 927 928 929 930 931 932 933 934 935 936 937 938 939 940 941 942 943 944 945 946 947 948 949 950 951 952 953 954 955 956 957 958 959 960 961 962 963 964 965 966 967 968 969 970 971 972 973 974 975 976 977 978 979 980 981 982 983 984 985 986 987 988 989 990 991 992 993 994 995 996 997 998 999 1000 1001 1002 1003 1004 1005 1006 1007 1008 1009 1010 1011 1012 1013 1014 1015 1016 1017 1018 1019 1020 1021 1022 1023 1024 1025 1026 1027 1028 1029 1030 1031 1032 1033 1034 1035 1036 1037 1038 1039 1040 1041 1042 1043 1044 1045 1046 1047 1048 1049 1050 1051 1052 1053 1054 1055 1056 1057 1058 1059 1060 1061 1062 1063 1064 1065 1066 1067 1068 1069 1070 1071 1072 1073 1074 1075 1076 1077 1078 1079 1080 1081 1082 1083 1084 1085 1086 1087 1088 1089 1090 1091 1092 1093 1094 1095 1096 1097 1098 1099 1100 1101 1102 1103 1104 1105 1106 1107 1108 1109 1110 1111 1112 1113 1114 1115 1116 1117 1118 1119 1120 1121 1122 1123 1124 1125 1126 1127 1128 1129 1130 1131 1132 1133 1134 1135 1136 1137 1138 1139 1140 1141 1142 1143 1144 1145 1146 1147 1148 1149 1150 1151 1152 1153 1154 1155 1156 1157 1158 1159 1160 1161 1162 1163 1164 1165 1166 1167 1168 1169 1170 1171 1172 1173 1174 1175 1176 1177 1178 1179 1180 1181 1182 1183 1184 1185 1186 1187 1188 1189 1190 1191 1192 1193 1194 1195 1196 1197 1198 1199 1200 1201 1202 1203 1204 1205 1206 1207 1208 1209 1210 1211 1212 1213 1214 1215 1216 1217 1218 1219 1220 1221 1222 1223 1224 1225 1226 1227 1228 1229 1230 1231 1232 1233 1234 1235 1236 1237 1238 1239 1240 1241 1242 1243 1244 1245 1246 1247 1248 1249 1250 1251 1252 1253 1254 1255 1256 1257 1258 1259 1260 1261 1262 1263 1264 1265 1266 1267 1268 1269 1270 1271 1272 1273 1274 1275 1276 1277 1278 1279 1280 1281 1282 1283 1284 1285 1286 1287 1288 1289 1290 1291 1292 1293 1294 1295 1296 1297 1298 1299 1300 1301 1302 1303 1304 1305 1306 1307 1308 1309 1310 1311 1312 1313 1314 1315 1316 1317 1318 1319 1320 1321 1322 1323 1324 1325 1326 1327 1328 1329 1330 1331 1332 1333 1334 1335 1336 1337 1338 1339 1340 1341 1342 1343 1344 1345 1346 1347 1348 1349 1350 1351 1352 1353 1354 1355 1356 1357 1358 1359 1360 1361 1362 1363 1364 1365 1366 1367 1368 1369 1370 1371 1372 1373 1374 1375 1376 1377 1378 1379 1380 1381 1382 1383 1384 1385 1386 1387 1388 1389 1390 1391 1392 1393 1394 1395 1396 1397 1398 1399 1400 1401 1402 1403 1404 1405 1406 1407 1408 1409 1410 1411 1412 1413 1414 1415 1416 1417 1418 1419 1420 1421 1422 1423 1424 1425 1426 1427 1428 1429 1430 1431 1432 1433 1434 1435 1436 1437 1438 1439 1440 1441 1442 1443 1444 1445 1446 1447 1448 1449 1450 1451 1452 1453 1454 1455 1456 1457 1458 1459 1460 1461 1462 1463 1464 1465 1466 1467 1468 1469 1470 1471 1472 1473 1474 1475 1476 1477 1478 1479 1480 1481 1482 1483 1484 1485 1486 1487 1488 1489 1490 1491 1492 1493 1494 1495 1496 1497 1498 1499 1500 1501 1502 1503 1504 1505 1506 1507 1508 1509 1510 1511 1512 1513 1514 1515 1516 1517 1518 1519 1520 1521 1522 1523 1524 1525 1526 1527 1528 1529 1530 1531 1532 1533 1534 1535 1536 1537 1538 1539 1540 1541 1542 1543 1544 1545 1546 1547 1548 1549 1550 1551 1552 1553 1554 1555 1556 1557 1558 1559 1560 1561 1562 1563 1564 1565 1566 1567 1568 1569 1570 1571 1572 1573 1574 1575 1576 1577 1578 1579 1580 1581 1582 1583 1584 1585 1586 1587 1588 1589 1590 1591 1592 1593 1594 1595 1596 1597 1598 1599 1600 1601 1602 1603 1604 1605 1606 1607 1608 1609 1610 1611 1612 1613 1614 1615 1616 1617 1618 1619 1620 1621 1622 1623 1624 1625 1626 1627 1628 1629 1630 1631 1632 1633 1634 1635 1636 1637 1638 1639 1640 1641 1642 1643 1644 1645 1646 1647 1648 1649 1650 1651 1652 1653 1654 1655 1656 1657 1658 1659 1660 1661 1662 1663 1664 1665 1666 1667 1668 1669 1670 1671 1672 1673 1674 1675 1676 1677 1678 1679 1680 1681 1682 1683 1684 1685 1686 1687 1688 1689 1690 1691 1692 1693 1694 1695 1696 1697 1698 1699 1700 1701 1702 1703 1704 1705 1706 1707 1708 1709 1710 1711 1712 1713 1714 1715 1716 1717 1718 1719 1720 1721 1722 1723 1724 1725 1726 1727 1728 1729 1730 1731 1732 1733 1734 1735 1736 1737 1738 1739 1740 1741 1742 1743 1744 1745 1746 1747 1748 1749 1750 1751 1752 1753 1754 1755 1756 1757 1758 1759 1760 1761 1762 1763 1764 1765 1766 1767 1768 1769 1770 1771 1772 1773 1774 1775 1776 1777 1778 1779 1780 1781 1782 1783 1784 1785 1786 1787 1788 1789 1790 1791 1792 1793 1794 1795 1796 1797 1798 1799 1800 1801 1802 1803 1804 1805 1806 1807 1808 1809 1810 1811 1812 1813 1814 1815 1816 1817 1818 1819 1820 1821 1822 1823 1824 1825 1826 1827 1828 1829 1830 1831 1832 1833 1834 1835 1836 1837 1838 1839 1840 1841 1842 1843 1844 1845 1846 1847 1848 1849 1850 1851 1852 1853 1854 1855 1856 1857 1858 1859 1860 1861 1862 1863 1864 1865 1866 1867 1868 1869 1870 1871 1872 1873 1874 1875 1876 1877 1878 1879 1880 1881 1882 1883 1884 1885 1886 1887 1888 1889 1890 1891 1892 1893 1894 1895 1896 1897 1898 1899 1900 1901 1902 1903 1904 1905 1906 1907 1908 1909 1910 1911 1912 1913 1914 1915 1916 1917 1918 1919 1920 1921 1922 1923 1924 1925 1926 1927 1928 1929 1930 1931 1932 1933 1934 1935 1936 1937 1938 1939 1940 1941 1942 1943 1944 1945 1946 1947 1948 1949 1950 1951 1952 1953 1954 1955 1956 1957 1958 1959 1960 1961 1962 1963 1964 1965 1966 1967 1968 1969 1970 1971 1972 1973 1974 1975 1976 1977 1978 1979 1980 1981 1982 1983 1984 1985 1986 1987 1988 1989 1990 1991 1992 1993 1994 1995 1996 1997 1998 1999 2000 2001 2002 2003 2004 2005 2006 2007 2008 2009 2010 2011 2012 2013 2014 2015 2016 2017 2018 2019 2020 2021 2022 2023 2024 2025 2026 2027 2028 2029 2030 2031 2032 2033 2034 2035 2036 2037 2038 2039 2040 2041 2042 2043 2044 2045 2046 2047 2048 2049 2050 2051 2052 2053 2054 2055 2056 2057 2058 2059 2060 2061 2062 2063 2064 2065 2066 2067 2068 2069 2070 2071 2072 2073 2074 2075 2076 2077 2078 2079 2080 2081 2082 2083 2084 2085 2086 2087 2088 2089 2090 2091 2092 2093 2094 2095 2096 2097 2098 2099 2100 2101 2102 2103 2104 2105 2106 2107 2108 2109 2110 2111 2112 2113 2114 2115 2116 2117 2118 2119 2120 2121 2122 2123 2124 2125 2126 2127 2128 2129 2130 2131 2132 2133 2134 2135 2136 2137 2138 2139 2140 2141 2142 2143 2144 2145 2146 2147 2148 2149 2150 2151 2152 2153 2154 2155 2156 2157 2158 2159 2160 2161 2162 2163 2164 2165 2166 2167 2168 2169 2170 2171 2172 2173 2174 2175 2176 2177 2178 2179 2180 2181 2182 2183 2184 2185 2186 2187 2188 2189 2190 2191 2192 2193 2194 2195 2196 2197 2198 2199 2200 2201 2202 2203 2204 2205 2206 2207 2208 2209 2210 2211 2212 2213 2214 2215 2216 2217 2218 2219 2220 2221 2222 2223 2224 2225 2226 2227 2228 2229 2230 2231 2232 2233 2234 2235 2236 2237 2238 2239 2240 2241 2242 2243 2244 2245 2246 2247 2248 2249 2250 2251 2252 2253 2254 2255 2256 2257 2258 2259 2260 2261 2262 2263 2264 2265 2266 2267 2268 2269 2270 2271 2272 2273 2274 2275 2276 2277 2278 2279 2280 2281 2282 2283 2284 2285 2286 2287 2288 2289 2290 2291 2292 2293 2294 2295 2296 2297 2298 2299 2300 2301 2302 2303 2304 2305 2306 2307 2308 2309 2310 2311 2312 2313 2314 2315 2316 2317 2318 2319 2320 2321 2322 2323 2324 2325 2326 2327 2328 2329 2330 2331 2332 2333 2334 2335 2336 2337 2338 2339 2340 2341 2342 2343 2344 2345 2346 2347 2348 2349 2350 2351 2352 2353 2354 2355 2356 2357 2358 2359 2360 2361 2362 2363 2364 2365 2366 2367 2368 2369 2370 2371 2372 2373 2374 2375 2376 2377 2378 2379 2380 2381 2382 2383 2384 2385 2386 2387 2388 2389 2390 2391 2392 2393 2394 2395 2396 2397 2398 2399 2400 2401 2402 2403 2404 2405 2406 2407 2408 2409 2410 2411 2412 2413 2414 2415 2416 2417 2418 2419 2420 2421 2422 2423 2424 2425 2426 2427 2428 2429 2430 2431 2432 2433 2434 2435 2436 2437 2438 2439 2440 2441 2442 2443 2444 2445 2446 2447 2448 2449 2450 2451 2452 2453 2454 2455 2456 2457 2458 2459 2460 2461 2462 2463 2464 2465 2466 2467 2468 2469 2470 2471 2472 2473 2474 2475 2476 2477 2478 2479 2480 2481 2482 2483 2484 2485 2486 2487 2488 2489 2490 2491 2492 2493 2494 2495 2496 2497 2498 2499 2500 2501 2502 2503 2504 2505 2506 2507 2508 2509 2510 2511 2512 2513 2514 2515 2516 2517 2518 2519 2520 2521 2522 2523 2524 2525 2526 2527 2528 2529 2530 2531 2532 2533 2534 2535 2536 2537 2538 2539 2540 2541 2542 2543 2544 2545 2546 2547 2548 2549 2550 2551 2552 2553 2554 2555 2556 2557 2558 2559 2560 2561 2562 2563 2564 2565 2566 2567 2568 2569 2570 2571 2572 2573 2574 2575 2576 2577 2578 2579 2580 2581 2582 2583 2584 2585 2586 2587 2588 2589 2590 2591 2592 2593 2594 2595 2596 2597 2598 2599 2600 2601 2602 2603 2604 2605 2606 2607 2608 2609 2610 2611 2612 2613 2614 2615 2616 2617 2618 2619 2620 2621 2622 2623 2624 2625 2626 2627 2628 2629 2630 2631 2632 2633 2634 2635 2636 2637 2638 2639 2640 2641 2642 2643 2644 2645 2646 2647 2648 2649 2650 2651 2652 2653 2654 2655 2656 2657 2658 2659 2660 2661 2662 2663 2664 2665 2666 2667 2668 2669 2670 2671 2672 2673 2674 2675 2676 2677 2678 2679 2680 2681 2682 2683 2684 2685 2686 2687 2688 2689 2690 2691 2692 2693 2694 2695 2696 2697 2698 2699 2700 2701 2702 2703 2704 2705 2706 2707 2708 2709 2710 2711 2712 2713 2714 2715 2716 2717 2718 2719 2720 2721 2722 2723 2724 2725 2726 2727 2728 2729 2730 2731 2732 2733 2734 2735 2736 2737 2738 2739 2740 2741 2742 2743 2744 2745 2746 2747 2748 2749 2750 2751 2752 2753 2754 2755 2756 2757 2758 2759 2760 2761 2762 2763 2764 2765 2766 2767 2768 2769 2770 2771 2772 2773 2774 2775 2776 2777 2778 2779 2780 2781 2782 2783 2784 2785 2786 2787 2788 2789 2790 2791 2792 2793 2794 2795 2796 2797 2798 2799 2800 2801 2802 2803 2804 2805 2806 2807 2808 2809 2810 2811 2812 2813 2814 2815 2816 2817 2818 2819 2820 2821 2822 2823 2824 2825 2826 2827 2828 2829 2830 2831 2832 2833 2834 2835 2836 2837 2838 2839 2840 2841 2842 2843 2844 2845 2846 2847 2848 2849 2850 2851 2852 2853 2854 2855 2856 2857 2858 2859 2860 2861 2862 2863 2864 2865 2866 2867 2868 2869 2870 2871 2872 2873 2874 2875 2876 2877 2878 2879 2880 2881 2882 2883 2884 2885 2886 2887 2888 2889 2890 2891 2892 2893 2894 2895 2896 2897 2898 2899 2900 2901 2902 2903 2904 2905 2906 2907 2908 2909 2910 2911 2912 2913 2914 2915 2916 2917 2918 2919 2920 2921 2922 2923 2924 2925 2926 2927 2928 2929 2930 2931 2932 2933 2934 2935 2936 2937 2938 2939 2940 2941 2942 2943 2944 2945 2946 2947 2948 2949 2950 2951 2952 2953 2954 2955 2956 2957 2958 2959 2960 2961 2962 2963 2964 2965 2966 2967 2968 2969 2970 2971 2972 2973 2974 2975 2976 2977 2978 2979 2980 2981 2982 2983 2984 2985 2986 2987 2988 2989 2990 2991 2992 2993 2994 2995 2996 2997 2998 2999 3000 3001 3002 3003 3004 3005 3006 3007 3008 3009 3010 3011 3012 3013 3014 3015 3016 3017 3018 3019 3020 3021 3022 3023 3024 3025 3026 3027 3028 3029 3030 3031 3032 3033 3034 3035 3036 3037 3038 3039 3040 3041 3042 3043 3044 3045 3046 3047 3048 3049 3050 3051 3052 3053 3054 3055 3056 3057 3058 3059 3060 3061 3062 3063 3064 3065 3066 3067 3068 3069 3070 3071 3072 3073 3074 3075 3076 3077 3078 3079 3080 3081 3082 3083 3084 3085 3086 3087 3088 3089 3090 3091 3092 3093 3094 3095 3096 3097 3098 3099 3100 3101 3102 3103 3104 3105 3106 3107 3108 3109 3110 3111 3112 3113 3114 3115 3116 3117 3118 3119 3120 3121 3122 3123 3124 3125 3126 3127 3128 3129 3130 3131 3132 3133 3134 3135 3136 3137 3138 3139 3140 3141 3142 3143 3144 3145 3146 3147 3148 3149 3150 3151 3152 3153 3154 3155 3156 3157 3158 3159 3160 3161 3162 3163 3164 3165 3166 3167 3168 3169 3170 3171 3172 3173 3174 3175 3176 3177 3178 3179 3180 3181 3182 3183 3184 3185 3186 3187 3188 3189 3190 3191 3192 3193 3194 3195 3196 3197 3198 3199 3200 3201 3202 3203 3204 3205 3206 3207 3208 3209 3210 3211 3212 3213 3214 3215 3216 3217 3218 3219 3220 3221 3222 3223 3224 3225 3226 3227 3228 3229 3230 3231 3232 3233 3234 3235 3236 3237 3238 3239 3240 3241 3242 3243 3244 3245 3246 3247 3248 3249 3250 3251 3252 3253 3254 3255 3256 3257 3258 3259 3260 3261 3262 3263 3264 3265 3266 3267 3268 3269 3270 3271 3272 3273 3274 3275 3276 3277 3278 3279 3280 3281 3282 3283 3284 3285 3286 3287 3288 3289 3290 3291 3292 3293 3294 3295 3296 3297 3298 3299 3300 3301 3302 3303 3304 3305 3306 3307 3308 3309 3310 3311 3312 3313 3314 3315 3316 3317 3318 3319 3320 3321 3322 3323 3324 3325 3326 3327 3328 3329 3330 3331 3332 3333 3334 3335 3336 3337 3338 3339 3340 3341 3342 3343 3344 3345 3346 3347 3348 3349 3350 3351 3352 3353 3354 3355 3356 3357 3358 3359 3360 3361 3362 3363 3364 3365 3366 3367 3368 3369 3370 3371 3372 3373 3374 3375 3376 3377 3378 3379 3380 3381 3382 3383 3384 3385 3386 3387 3388 3389 3390 3391 3392 3393 3394 3395 3396 3397 3398 3399 3400 3401 3402 3403 3404 3405 3406 3407 3408 3409 3410 3411 3412 3413 3414 3415 3416 3417 3418 3419 3420 3421 3422 3423 3424 3425 3426 3427 3428 3429 3430 3431 3432 3433 3434 3435 3436 3437 3438 3439 3440 3441 3442 3443 3444 3445 3446 3447 3448 3449 3450 3451 3452 3453 3454 3455 3456 3457 3458 3459 3460 3461 3462 3463 3464 3465 3466 3467 3468 3469 3470 3471 3472 3473 3474 3475 3476 3477 3478 3479 3480 3481 3482 3483 3484 3485 3486 3487 3488 3489 3490 3491 3492 3493 3494 3495 3496 3497 3498 3499 3500 3501 3502 3503 3504 3505 3506 3507 3508 3509 3510 3511 3512 3513 3514 3515 3516 3517 3518 3519 3520 3521 3522 3523 3524 3525 3526 3527 3528 3529 3530 3531 3532 3533 3534 3535 3536 3537 3538 3539 3540 3541 3542 3543 3544 3545 3546 3547 3548 3549 3550 3551 3552 3553 3554 3555 3556 3557 3558 3559 3560 3561 3562 3563 3564 3565 3566 3567 3568 3569 3570 3571 3572 3573 3574 3575 3576 3577 3578 3579 3580 3581 3582 3583 3584 3585 3586 3587 3588 3589 3590 3591 3592 3593 3594 3595 3596 3597 3598 3599 3600 3601 3602 3603 3604 3605 3606 3607 3608 3609 3610 3611 3612 3613 3614 3615 3616 3617 3618 3619 3620 3621 3622 3623 3624 3625 3626 3627 3628 3629 3630 3631 3632 3633 3634 3635 3636 3637 3638 3639 3640 3641 3642 3643 3644 3645 3646 3647 3648 3649 3650 3651 3652 3653 3654 3655 3656 3657 3658 3659 3660 3661 3662 3663 3664 3665 3666 3667 3668 3669 3670 3671 3672 3673 3674 3675 3676 3677 3678 3679 3680 3681 3682 3683 3684 3685 3686 3687 3688 3689 3690 3691 3692 3693 3694 3695 3696 3697 3698 3699 3700 3701 3702 3703 3704 3705 3706 3707 3708 3709 3710 3711 3712 3713 3714 3715 3716 3717 3718 3719 3720 3721 3722 3723 3724 3725 3726 3727 3728 3729 3730 3731 3732 3733 3734 3735 3736 3737 3738 3739 3740 3741 3742 3743 3744 3745 3746 3747 3748 3749 3750 3751 3752 3753 3754 3755 3756 3757 3758 3759 3760 3761 3762 3763 3764 3765 3766 3767 3768 3769 3770 3771 3772 3773 3774 3775 3776 3777 3778 3779 3780 3781 3782 3783 3784 3785 3786 3787 3788 3789 3790 3791 3792 3793 3794 3795 3796 3797 3798 3799 3800 3801 3802 3803 3804 3805 3806 3807 3808 3809 3810 3811 3812 3813 3814 3815 3816 3817 3818 3819 3820 3821 3822 3823 3824 3825 3826 3827 3828 3829 3830 3831 3832 3833 3834 3835 3836 3837 3838 3839 3840 3841 3842 3843 3844 3845 3846 3847 3848 3849 3850 3851 3852 3853 3854 3855 3856 3857 3858 3859 3860 3861 3862 3863 3864 3865 3866 3867 3868 3869 3870 3871 3872 3873 3874 3875 3876 3877 3878 3879 3880 3881 3882 3883 3884 3885 3886 3887 3888 3889 3890 3891 3892 3893 3894 3895 3896 3897 3898 3899 3900 3901 3902 3903 3904 3905 3906 3907 3908 3909 3910 3911 3912 3913 3914 3915 3916 3917 3918 3919 3920 3921 3922 3923 3924 3925 3926 3927 3928 3929 3930 3931 3932 3933 3934 3935 3936 3937 3938 3939 3940 3941 3942 3943 3944 3945 3946 3947 3948 3949 3950 3951 3952 3953 3954 3955 3956 3957 3958 3959 3960 3961 3962 3963 3964 3965 3966 3967 3968 3969 3970 3971 3972 3973 3974 3975 3976 3977 3978 3979 3980 3981 3982 3983 3984 3985 3986 3987 3988 3989 3990 3991 3992 3993 3994 3995 3996 3997 3998 3999 4000 4001 4002 4003 4004 4005 4006 4007 4008 4009 4010 4011 4012 4013 4014 4015 4016 4017 4018 4019 4020 4021 4022 4023 4024 4025 4026 4027 4028 4029 4030 4031 4032 4033 4034 4035 4036 4037 4038 4039 4040 4041 4042 4043 4044 4045 4046 4047 4048 4049 4050 4051 4052 4053 4054 4055 4056 4057 4058 4059 4060 4061 4062 4063 4064 4065 4066 4067 4068 4069 4070 4071 4072 4073 4074 4075 4076 4077 4078 4079 4080 4081 4082 4083 4084 4085 4086 4087 4088 4089 4090 4091 4092 4093 4094 4095 4096 4097 4098 4099 4100 4101 4102 4103 4104 4105 4106 4107 4108 4109 4110 4111 4112 4113 4114 4115 4116 4117 4118 4119 4120 4121 4122 4123 4124 4125 4126 4127 4128 4129 4130 4131 4132 4133 4134 4135 4136 4137 4138 4139 4140 4141 4142 4143 4144 4145 4146 4147 4148 4149 4150 4151 4152 4153 4154 4155 4156 4157 4158 4159 4160 4161 4162 4163 4164 4165 4166 4167 4168 4169 4170 4171 4172 4173 4174 4175 4176 4177 4178 4179 4180 4181 4182 4183 4184 4185 4186 4187 4188 4189 4190 4191 4192 4193 4194 4195 4196 4197 4198 4199 4200 4201 4202 4203 4204 4205 4206 4207 4208 4209 4210 4211 4212 4213 4214 4215 4216 4217 4218 4219 4220 4221 4222 4223 4224 4225 4226 4227 4228 4229 4230 4231 4232 4233 4234 4235 4236 4237 4238 4239 4240 4241 4242 4243 4244 4245 4246 4247 4248 4249 4250 4251 4252 4253 4254 4255 4256 4257 4258 4259 4260 4261 4262 4263 4264 4265 4266 4267 4268 4269 4270 4271 4272 4273 4274 4275 4276 4277 4278 4279 4280 4281 4282 4283 4284 4285 4286 4287 4288 4289 4290 4291 4292 4293 4294 4295 4296 4297 4298 4299 4300 4301 4302 4303 4304 4305 4306 4307 4308 4309 4310 4311 4312 4313 4314 4315 4316 4317 4318 4319 4320 4321 4322 4323 4324 4325 4326 4327 4328 4329 4330 4331 4332 4333 4334 4335 4336 4337 4338 4339 4340 4341 4342 4343 4344 4345 4346 4347 4348 4349 4350 4351 4352 4353 4354 4355 4356 4357 4358 4359 4360 4361 4362 4363 4364 4365 4366 4367 4368 4369 4370 4371 4372 4373 4374 4375 4376 4377 4378 4379 4380 4381 4382 4383 4384 4385 4386 4387 4388 4389 4390 4391 4392 4393 4394 4395 4396 4397 4398 4399 4400 4401 4402 4403 4404 4405 4406 4407 4408 4409 4410 4411 4412 4413 4414 4415 4416 4417 4418 4419 4420 4421 4422 4423 4424 4425 4426 4427 4428 4429 4430 4431 4432 4433 4434 4435 4436 4437 4438 4439 4440 4441 4442 4443 4444 4445 4446 4447 4448 4449 4450 4451 4452 4453 4454 4455 4456 4457 4458 4459 4460 4461 4462 4463 4464 4465 4466 4467 4468 4469 4470 4471 4472 4473 4474 4475 4476 4477 4478 4479 4480 4481 4482 4483 4484 4485 4486 4487 4488 4489 4490 4491 4492 4493 4494 4495 4496 4497 4498 4499 4500 4501 4502 4503 4504 4505 4506 4507 4508 4509 4510 4511 4512 4513 4514 4515 4516 4517 4518 4519 4520 4521 4522 4523 4524 4525 4526 4527 4528 4529 4530 4531 4532 4533 4534 4535 4536 4537 4538 4539 4540 4541 4542 4543 4544 4545 4546 4547 4548 4549 4550 4551 4552 4553 4554 4555 4556 4557 4558 4559 4560 4561 4562 4563 4564 4565 4566 4567 4568 4569 4570 4571 4572 4573 4574 4575 4576 4577 4578 4579 4580 4581 4582 4583 4584 4585 4586 4587 4588 4589 4590 4591 4592 4593 4594 4595 4596 4597 4598 4599 4600 4601 4602 4603 4604 4605 4606 4607 4608 4609 4610 4611 4612 4613 4614 4615 4616 4617 4618 4619 4620 4621 4622 4623 4624 4625 4626 4627 4628 4629 4630 4631 4632 4633 4634 4635 4636 4637 4638 4639 4640 4641 4642 4643 4644 4645 4646 4647 4648 4649 4650 4651 4652 4653 4654 4655 4656 4657 4658 4659 4660 4661 4662 4663 4664 4665 4666 4667 4668 4669 4670 4671 4672 4673 4674 4675 4676 4677 4678 4679 4680 4681 4682 4683 4684 4685 4686 4687 4688 4689 4690 4691 4692 4693 4694 4695 4696 4697 4698 4699 4700 4701 4702 4703 4704 4705 4706 4707 4708 4709 4710 4711 4712 4713 4714 4715 4716 4717 4718 4719 4720 4721 4722 4723 4724 4725 4726 4727 4728 4729 4730 4731 4732 4733 4734 4735 4736 4737 4738 4739 4740 4741 4742 4743 4744 4745 4746 4747 4748 4749 4750 4751 4752 4753 4754 4755 4756 4757 4758 4759 4760 4761 4762 4763 4764 4765 4766 4767 4768 4769 4770 4771 4772 4773 4774 4775 4776 4777 4778 4779 4780 4781 4782 4783 4784 4785 4786 4787 4788 4789 4790 4791 4792 4793 4794 4795 4796 4797 4798 4799 4800 4801 4802 4803 4804 4805 4806 4807 4808 4809 4810 4811 4812 4813 4814 4815 4816 4817 4818 4819 4820 4821 4822 4823 4824 4825 4826 4827 4828 4829 4830 4831 4832 4833 4834 4835 4836 4837 4838 4839 4840 4841 4842 4843 4844 4845 4846 4847 4848 4849 4850 4851 4852 4853 4854 4855 4856 4857 4858 4859 4860 4861 4862 4863 4864 4865 4866 4867 4868 4869 4870 4871 4872 4873 4874 4875 4876 4877 4878 4879 4880 4881 4882 4883 4884 4885 4886 4887 4888 4889 4890 4891 4892 4893 4894 4895 4896 4897 4898 4899 4900 4901 4902 4903 4904 4905 4906 4907 4908 4909 4910 4911 4912 4913 4914 4915 4916 4917 4918 4919 4920 4921 4922 4923 4924 4925 4926 4927 4928 4929 4930 4931 4932 4933 4934 4935 4936 4937 4938 4939 4940 4941 4942 4943 4944 4945 4946 4947 4948 4949 4950 4951 4952 4953 4954 4955 4956 4957 4958 4959 4960 4961 4962 4963 4964 4965 4966 4967 4968 4969 4970 4971 4972 4973 4974 4975 4976 4977 4978 4979 4980 4981 4982 4983 4984 4985 4986 4987 4988 4989 4990 4991 4992 4993 4994 4995 4996 4997 4998 4999 5000 5001 5002 5003 5004 5005 5006 5007 5008 5009 5010 5011 5012 5013 5014 5015 5016 5017 5018 5019 5020 5021 5022 5023 5024 5025 5026 5027 5028 5029 5030 5031 5032 5033 5034 5035 5036 5037 5038 5039 5040 5041 5042 5043 5044 5045 5046 5047 5048 5049 5050 5051 5052 5053 5054 5055 5056 5057 5058 5059 5060 5061 5062 5063 5064 5065 5066 5067 5068 5069 5070 5071 5072 5073 5074 5075 5076 5077 5078 5079 5080 5081 5082 5083 5084 5085 5086 5087 5088 5089 5090 5091 5092 5093 5094 5095 5096 5097 5098 5099 5100 5101 5102 5103 5104 5105 5106 5107 5108 5109 5110 5111 5112 5113 5114 5115 5116 5117 5118 5119 5120 5121 5122 5123 5124 5125 5126 5127 5128 5129 5130 5131 5132 5133 5134 5135 5136 5137 5138 5139 5140 5141 5142 5143 5144 5145 5146 5147 5148 5149 5150 5151 5152 5153 5154 5155 5156 5157 5158 5159 5160 5161 5162 5163 5164 5165 5166 5167 5168 5169 5170 5171 5172 5173 5174 5175 5176 5177 5178 5179 5180 5181 5182 5183 5184 5185 5186 5187 5188 5189 5190 5191 5192 5193 5194 5195 5196 5197 5198 5199 5200 5201 5202 5203 5204 5205 5206 5207 5208 5209 5210 5211 5212 5213 5214 5215 5216 5217 5218 5219 5220 5221 5222 5223 5224 5225 5226 5227 5228 5229 5230 5231 5232 5233 5234 5235 5236 5237 5238 5239 5240 5241 5242 5243 5244 5245 5246 5247 5248 5249 5250 5251 5252 5253 5254 5255 5256 5257 5258 5259 5260 5261 5262 5263 5264 5265 5266 5267 5268 5269 5270 5271 5272 5273 5274 5275 5276 5277 5278 5279 5280 5281 5282 5283 5284 5285 5286 5287 5288 5289 5290 5291 5292 5293 5294 5295 5296 5297 5298 5299 5300 5301 5302 5303 5304 5305 5306 5307 5308 5309 5310 5311 5312 5313 5314 5315 5316 5317 5318 5319 5320 5321 5322 5323 5324 5325 5326 5327 5328 5329 5330 5331 5332 5333 5334 5335 5336 5337 5338 5339 5340 5341 5342 5343 5344 5345 5346 5347 5348 5349 5350 5351 5352 5353 5354 5355 5356 5357 5358 5359 5360 5361 5362 5363 5364 5365 5366 5367 5368 5369 5370 5371 5372 5373 5374 5375 5376 5377 5378 5379 5380 5381 5382 5383 5384 5385 5386 5387 5388 5389 5390 5391 5392 5393 5394 5395 5396 5397 5398 5399 5400 5401 5402 5403 5404 5405 5406 5407 5408 5409 5410 5411 5412 5413 5414 5415 5416 5417 5418 5419 5420 5421 5422 5423 5424 5425 5426 5427 5428 5429 5430 5431 5432 5433 5434 5435 5436 5437 5438 5439 5440 5441 5442 5443 5444 5445 5446 5447 5448 5449 5450 5451 5452 5453 5454 5455 5456 5457 5458 5459 5460 5461 5462 5463 5464 5465 5466 5467 5468 5469 5470 5471 5472 5473 5474 5475 5476 5477 5478 5479 5480 5481 5482 5483 5484 5485 5486 5487 5488 5489 5490 5491 5492 5493 5494 5495 5496 5497 5498 5499 5500 5501 5502 5503 5504 5505 5506 5507 5508 5509 5510 5511 5512 5513 5514 5515 5516 5517 5518 5519 5520 5521 5522 5523 5524 5525 5526 5527 5528 5529 5530 5531 5532 5533 5534 5535 5536 5537 5538 5539 5540 5541 5542 5543 5544 5545 5546 5547 5548 5549 5550 5551 5552 5553 5554 5555 5556 5557 5558 5559 5560 5561 5562 5563 5564 5565 5566 5567 5568 5569 5570 5571 5572 5573 5574 5575 5576 5577 5578 5579 5580 5581 5582 5583 5584 5585 5586 5587 5588 5589 5590 5591 5592 5593 5594 5595 5596 5597 5598 5599 5600 5601 5602 5603 5604 5605 5606 5607 5608 5609 5610 5611 5612 5613 5614 5615 5616 5617 5618 5619 5620 5621 5622 5623 5624 5625 5626 5627 5628 5629 5630 5631 5632 5633 5634 5635 5636 5637 5638 5639 5640 5641 5642 5643 5644 5645 5646 5647 5648 5649 5650 5651 5652 5653 5654 5655 5656 5657 5658 5659 5660 5661 5662 5663 5664 5665 5666 5667 5668 5669 5670 5671 5672 5673 5674 5675 5676 5677 5678 5679 5680 5681 5682 5683 5684 5685 5686 5687 5688 5689 5690 5691 5692 5693 5694 5695 5696 5697 5698 5699 5700 5701 5702 5703 5704 5705 5706 5707 5708 5709 5710 5711 5712 5713 5714 5715 5716 5717 5718 5719 5720 5721 5722 5723 5724 5725 5726 5727 5728 5729 5730 5731 5732 5733 5734 5735 5736 5737 5738 5739 5740 5741 5742 5743 5744 5745 5746 5747 5748 5749 5750 5751 5752 5753 5754 5755 5756 5757 5758 5759 5760 5761 5762 5763 5764 5765 5766 5767 5768 5769 5770 5771 5772 5773 5774 5775 5776 5777 5778 5779 5780 5781 5782 5783 5784 5785 5786 5787 5788 5789 5790 5791 5792 5793 5794 5795 5796 5797 5798 5799 5800 5801 5802 5803 5804 5805 5806 5807 5808 5809 5810 5811 5812 5813 5814 5815 5816 5817 5818 5819 5820 5821 5822 5823 5824 5825 5826 5827 5828 5829 5830 5831 5832 5833 5834 5835 5836 5837 5838 5839 5840 5841 5842 5843 5844 5845 5846 5847 5848 5849 5850 5851 5852 5853 5854 5855 5856 5857 5858 5859 5860 5861 5862 5863 5864 5865 5866 5867 5868 5869 5870 5871 5872 5873 5874 5875 5876 5877 5878 5879 5880 5881 5882 5883 5884 5885 5886 5887 5888 5889 5890 5891 5892 5893 5894 5895 5896 5897 5898 5899 5900 5901 5902 5903 5904 5905 5906 5907 5908 5909 5910 5911 5912 5913 5914 5915 5916 5917 5918 5919 5920 5921 5922 5923 5924 5925 5926 5927 5928 5929 5930 5931 5932 5933 5934 5935 5936 5937 5938 5939 5940 5941 5942 5943 5944 5945 5946 5947 5948 5949 5950 5951 5952 5953 5954 5955 5956 5957 5958 5959 5960 5961 5962 5963 5964 5965 5966 5967 5968 5969 5970 5971 5972 5973 5974 5975 5976 5977 5978 5979 5980 5981 5982 5983 5984 5985 5986 5987 5988 5989 5990 5991 5992 5993 5994 5995 5996 5997 5998 5999 6000 6001 6002 6003 6004 6005 6006 6007 6008 6009 6010 6011 6012 6013 6014 6015 6016 6017 6018 6019 6020 6021 6022 6023 6024 6025 6026 6027 6028 6029 6030 6031 6032 6033 6034 6035 6036 6037 6038 6039 6040 6041 6042 6043 6044 6045 6046 6047 6048 6049 6050 6051 6052 6053 6054 6055 6056 6057 6058 6059 6060 6061 6062 6063 6064 6065 6066 6067 6068 6069 6070 6071 6072 6073 6074 6075 6076 6077 6078 6079 6080 6081 6082 6083 6084 6085 6086 6087 6088 6089 6090 6091 6092 6093 6094 6095 6096 6097 6098 6099 6100 6101 6102 6103 6104 6105 6106 6107 6108 6109 6110 6111 6112 6113 6114 6115 6116 6117 6118 6119 6120 6121 6122 6123 6124 6125 6126 6127 6128 6129 6130 6131 6132 6133 6134 6135 6136 6137 6138 6139 6140 6141 6142 6143 6144 6145 6146 6147 6148 6149 6150 6151 6152 6153 6154 6155 6156 6157 6158 6159 6160 6161 6162 6163 6164 6165 6166 6167 6168 6169 6170 6171 6172 6173 6174 6175 6176 6177 6178 6179 6180 6181 6182 6183 6184 6185 6186 6187 6188 6189 6190 6191 6192 6193 6194 6195 6196 6197 6198 6199 6200 6201 6202 6203 6204 6205 6206 6207 6208 6209 6210 6211 6212 6213 6214 6215 6216 6217 6218 6219 6220 6221 6222 6223 6224 6225 6226 6227 6228 6229 6230 6231 6232 6233 6234 6235 6236 6237 6238 6239 6240 6241 6242 6243 6244 6245 6246 6247 6248 6249 6250 6251 6252 6253 6254 6255 6256 6257 6258 6259 6260 6261 6262 6263 6264 6265 6266 6267 6268 6269 6270 6271 6272 6273 6274 6275 6276 6277 6278 6279 6280 6281 6282 6283 6284 6285 6286 6287 6288 6289 6290 6291 6292 6293 6294 6295 6296 6297 6298 6299 6300 6301 6302 6303 6304 6305 6306 6307 6308 6309 6310 6311 6312 6313 6314 6315 6316 6317 6318 6319 6320 6321 6322 6323 6324 6325 6326 6327 6328 6329 6330 6331 6332 6333 6334 6335 6336 6337 6338 6339 6340 6341 6342 6343 6344 6345 6346 6347 6348 6349 6350 6351 6352 6353 6354 6355 6356 6357 6358 6359 6360 6361 6362 6363 6364 6365 6366 6367 6368 6369 6370 6371 6372 6373 6374 6375 6376 6377 6378 6379 6380 6381 6382 6383 6384 6385 6386 6387 6388 6389 6390 6391 6392 6393 6394 6395 6396 6397 6398 6399 6400 6401 6402 6403 6404 6405 6406 6407 6408 6409 6410 6411 6412 6413 6414 6415 6416 6417 6418 6419 6420 6421 6422 6423 6424 6425 6426 6427 6428 6429 6430 6431 6432 6433 6434 6435 6436 6437 6438 6439 6440 6441 6442 6443 6444 6445 6446 6447 6448 6449 6450 6451 6452 6453 6454 6455 6456 6457 6458 6459 6460 6461 6462 6463 6464 6465 6466 6467 6468 6469 6470 6471 6472 6473 6474 6475 6476 6477 6478 6479 6480 6481 6482 6483 6484 6485 6486 6487 6488 6489 6490 6491 6492 6493 6494 6495 6496 6497 6498 6499 6500 6501 6502 6503 6504 6505 6506 6507 6508 6509 6510 6511 6512 6513 6514 6515 6516 6517 6518 6519 6520 6521 6522 6523 6524 6525 6526 6527 6528 6529 6530 6531 6532 6533 6534 6535 6536 6537 6538 6539 6540 6541 6542 6543 6544 6545 6546 6547 6548 6549 6550 6551 6552 6553 6554 6555 6556 6557 6558 6559 6560 6561 6562 6563 6564 6565 6566 6567 6568 6569 6570 6571 6572 6573 6574 6575 6576 6577 6578 6579 6580 6581 6582 6583 6584 6585 6586 6587 6588 6589 6590 6591 6592 6593 6594 6595 6596 6597 6598 6599 6600 6601 6602 6603 6604 6605 6606 6607 6608 6609 6610 6611 6612 6613 6614 6615 6616 6617 6618 6619 6620 6621 6622 6623 6624 6625 6626 6627 6628 6629 6630 6631 6632 6633 6634 6635 6636 6637 6638 6639 6640 6641 6642 6643 6644 6645 6646 6647 6648 6649 6650 6651 6652 6653 6654 6655 6656 6657 6658 6659 6660 6661 6662 6663 6664 6665 6666 6667 6668 6669 6670 6671 6672 6673 6674 6675 6676 6677 6678 6679 6680 6681 6682 6683 6684 6685 6686 6687 6688 6689 6690 6691 6692 6693 6694 6695 6696 6697 6698 6699 6700 6701 6702 6703 6704 6705 6706 6707 6708 6709 6710 6711 6712 6713 6714 6715 6716 6717 6718 6719 6720 6721 6722 6723 6724 6725 6726 6727 6728 6729 6730 6731 6732 6733 6734 6735 6736 6737 6738 6739 6740 6741 6742 6743 6744 6745 6746 6747 6748 6749 6750 6751 6752 6753 6754 6755 6756 6757 6758 6759 6760 6761 6762 6763 6764 6765 6766 6767 6768 6769 6770 6771 6772 6773 6774 6775 6776 6777 6778 6779 6780 6781 6782 6783 6784 6785 6786 6787 6788 6789 6790 6791 6792 6793 6794 6795 6796 6797 6798 6799 6800 6801 6802 6803 6804 6805 6806 6807 6808 6809 6810 6811 6812 6813 6814 6815 6816 6817 6818 6819 6820 6821 6822 6823 6824 6825 6826 6827 6828 6829 6830 6831 6832 6833 6834 6835 6836 6837 6838 6839 6840 6841 6842 6843 6844 6845 6846 6847 6848 6849 6850 6851 6852 6853 6854 6855 6856 6857 6858 6859 6860 6861 6862 6863 6864 6865 6866 6867 6868 6869 6870 6871 6872 6873 6874 6875 6876 6877 6878 6879 6880 6881 6882 6883 6884 6885 6886 6887 6888 6889 6890 6891 6892 6893 6894 6895 6896 6897 6898 6899 6900 6901 6902 6903 6904 6905 6906 6907 6908 6909 6910 6911 6912 6913 6914 6915 6916 6917 6918 6919 6920 6921 6922 6923 6924 6925 6926 6927 6928 6929 6930 6931 6932 6933 6934 6935 6936 6937 6938 6939 6940 6941 6942 6943 6944 6945 6946 6947 6948 6949 6950 6951 6952 6953 6954 6955 6956 6957 6958 6959 6960 6961 6962 6963 6964 6965 6966 6967 6968 6969 6970 6971 6972 6973 6974 6975 6976 6977 6978 6979 6980 6981 6982 6983 6984 6985 6986 6987 6988 6989 6990 6991 6992 6993 6994 6995 6996 6997 6998 6999 7000 7001 7002 7003 7004 7005 7006 7007 7008 7009 7010 7011 7012 7013 7014 7015 7016 7017 7018 7019 7020 7021 7022 7023 7024 7025 7026 7027 7028 7029 7030 7031 7032 7033 7034 7035 7036 7037 7038 7039 7040 7041 7042 7043 7044 7045 7046 7047 7048 7049 7050 7051 7052 7053 7054 7055 7056 7057 7058 7059 7060 7061 7062 7063 7064 7065 7066 7067 7068 7069 7070 7071 7072 7073 7074 7075 7076 7077 7078 7079 7080 7081 7082 7083 7084 7085 7086 7087 7088 7089 7090 7091 7092 7093 7094 7095 7096 7097 7098 7099 7100 7101 7102 7103 7104 7105 7106 7107 7108 7109 7110 7111 7112 7113 7114 7115 7116 7117 7118 7119 7120 7121 7122 7123 7124 7125 7126 7127 7128 7129 7130 7131 7132 7133 7134 7135 7136 7137 7138 7139 7140 7141 7142 7143 7144 7145 7146 7147 7148 7149 7150 7151 7152 7153 7154 7155 7156 7157 7158 7159 7160 7161 7162 7163 7164 7165 7166 7167 7168 7169 7170 7171 7172 7173 7174 7175 7176 7177 7178 7179 7180 7181 7182 7183 7184 7185 7186 7187 7188 7189 7190 7191 7192 7193 7194 7195 7196 7197 7198 7199 7200 7201 7202 7203 7204 7205 7206 7207 7208 7209 7210 7211 7212 7213 7214 7215 7216 7217 7218 7219 7220 7221 7222 7223 7224 7225 7226 7227 7228 7229 7230 7231 7232 7233 7234 7235 7236 7237 7238 7239 7240 7241 7242 7243 7244 7245 7246 7247 7248 7249 7250 7251 7252 7253 7254 7255 7256 7257 7258 7259 7260 7261 7262 7263 7264 7265 7266 7267 7268 7269 7270 7271 7272 7273 7274 7275 7276 7277 7278 7279 7280 7281 7282 7283 7284 7285 7286 7287 7288 7289 7290 7291 7292 7293 7294 7295 7296 7297 7298 7299 7300 7301 7302 7303 7304 7305 7306 7307 7308 7309 7310 7311 7312 7313 7314 7315 7316 7317 7318 7319 7320 7321 7322 7323 7324 7325 7326 7327 7328 7329 7330 7331 7332 7333 7334 7335 7336 7337 7338 7339 7340 7341 7342 7343 7344 7345 7346 7347 7348 7349 7350 7351 7352 7353 7354 7355 7356 7357 7358 7359 7360 7361 7362 7363 7364 7365 7366 7367 7368 7369 7370 7371 7372 7373 7374 7375 7376 7377 7378 7379 7380 7381 7382 7383 7384 7385 7386 7387 7388 7389 7390 7391 7392 7393 7394 7395 7396 7397 7398 7399 7400 7401 7402 7403 7404 7405 7406 7407 7408 7409 7410 7411 7412 7413 7414 7415 7416 7417 7418 7419 7420 7421 7422 7423 7424 7425 7426 7427 7428 7429 7430 7431 7432 7433 7434 7435 7436 7437 7438 7439 7440 7441 7442 7443 7444 7445 7446 7447 7448 7449 7450 7451 7452 7453 7454 7455 7456 7457 7458 7459 7460 7461 7462 7463 7464 7465 7466 7467 7468 7469 7470 7471 7472 7473 7474 7475 7476 7477 7478 7479 7480 7481 7482 7483 7484 7485 7486 7487 7488 7489 7490 7491 7492 7493 7494 7495 7496 7497 7498 7499 7500 7501 7502 7503 7504 7505 7506 7507 7508 7509 7510 7511 7512 7513 7514 7515 7516 7517 7518 7519 7520 7521 7522 7523 7524 7525 7526 7527 7528 7529 7530 7531 7532 7533 7534 7535 7536 7537 7538 7539 7540 7541 7542 7543 7544 7545 7546 7547 7548 7549 7550 7551 7552 7553 7554 7555 7556 7557 7558 7559 7560 7561 7562 7563 7564 7565 7566 7567 7568 7569 7570 7571 7572 7573 7574 7575 7576 7577 7578 7579 7580 7581 7582 7583 7584 7585 7586 7587 7588 7589 7590 7591 7592 7593 7594 7595 7596 7597 7598 7599 7600 7601 7602 7603 7604 7605 7606 7607 7608 7609 7610 7611 7612 7613 7614 7615 7616 7617 7618 7619 7620 7621 7622 7623 7624 7625 7626 7627 7628 7629 7630 7631 7632 7633 7634 7635 7636 7637 7638 7639 7640 7641 7642 7643 7644 7645 7646 7647 7648 7649 7650 7651 7652 7653 7654 7655 7656 7657 7658 7659 7660 7661 7662 7663 7664 7665 7666 7667 7668 7669 7670 7671 7672 7673 7674 7675 7676 7677 7678 7679 7680 7681 7682 7683 7684 7685 7686 7687 7688 7689 7690 7691 7692 7693 7694 7695 7696 7697 7698 7699 7700 7701 7702 7703 7704 7705 7706 7707 7708 7709 7710 7711 7712 7713 7714 7715 7716 7717 7718 7719 7720 7721 7722 7723 7724 7725 7726 7727 7728 7729 7730 7731 7732 7733 7734 7735 7736 7737 7738 7739 7740 7741 7742 7743 7744 7745 7746 7747 7748 7749 7750 7751 7752 7753 7754 7755 7756 7757 7758 7759 7760 7761 7762 7763 7764 7765 7766 7767 7768 7769 7770 7771 7772 7773 7774 7775 7776 7777 7778 7779 7780 7781 7782 7783 7784 7785 7786 7787 7788 7789 7790 7791 7792 7793 7794 7795 7796 7797 7798 7799 7800 7801 7802 7803 7804 7805 7806 7807 7808 7809 7810 7811 7812 7813 7814 7815 7816 7817 7818 7819 7820 7821 7822 7823 7824 7825 7826 7827 7828 7829 7830 7831 7832 7833 7834 7835 7836 7837 7838 7839 7840 7841 7842 7843 7844 7845 7846 7847 7848 7849 7850 7851 7852 7853 7854 7855 7856 7857 7858 7859 7860 7861 7862 7863 7864 7865 7866 7867 7868 7869 7870 7871 7872 7873 7874 7875 7876 7877 7878 7879 7880 7881 7882 7883 7884 7885 7886 7887 7888 7889 7890 7891 7892 7893 7894 7895 7896 7897 7898 7899 7900 7901 7902 7903 7904 7905 7906 7907 7908 7909 7910 7911 7912 7913 7914 7915 7916 7917 7918 7919 7920 7921 7922 7923 7924 7925 7926 7927 7928 7929 7930 7931 7932 7933 7934 7935 7936 7937 7938 7939 7940 7941 7942 7943 7944 7945 7946 7947 7948 7949 7950 7951 7952 7953 7954 7955 7956 7957 7958 7959 7960 7961 7962 7963 7964 7965 7966 7967 7968 7969 7970 7971 7972 7973 7974 7975 7976 7977 7978 7979 7980 7981 7982 7983 7984 7985 7986 7987 7988 7989 7990 7991 7992 7993 7994 7995 7996 7997 7998 7999 8000 8001 8002 8003 8004 8005 8006 8007 8008 8009 8010 8011 8012 8013 8014 8015 8016 8017 8018 8019 8020 8021 8022 8023 8024 8025 8026 8027 8028 8029 8030 8031 8032 8033 8034 8035 8036 8037 8038 8039 8040 8041 8042 8043 8044 8045 8046 8047 8048 8049 8050 8051 8052 8053 8054 8055 8056 8057 8058 8059 8060 8061 8062 8063 8064 8065 8066 8067 8068 8069 8070 8071 8072 8073 8074 8075 8076 8077 8078 8079 8080 8081 8082 8083 8084 8085 8086 8087 8088 8089 8090 8091 8092 8093 8094 8095 8096 8097 8098 8099 8100 8101 8102 8103 8104 8105 8106 8107 8108 8109 8110 8111 8112 8113 8114 8115 8116 8117 8118 8119 8120 8121 8122 8123 8124 8125 8126 8127 8128 8129 8130 8131 8132 8133 8134 8135 8136 8137 8138 8139 8140 8141 8142 8143 8144 8145 8146 8147 8148 8149 8150 8151 8152 8153 8154 8155 8156 8157 8158 8159 8160 8161 8162 8163 8164 8165 8166 8167 8168 8169 8170 8171 8172 8173 8174 8175 8176 8177 8178 8179 8180 8181 8182 8183 8184 8185 8186 8187 8188 8189 8190 8191 8192 8193 8194 8195 8196 8197 8198 8199 8200 8201 8202 8203 8204 8205 8206 8207 8208 8209 8210 8211 8212 8213 8214 8215 8216 8217 8218 8219 8220 8221 8222 8223 8224 8225 8226 8227 8228 8229 8230 8231 8232 8233 8234 8235 8236 8237 8238 8239 8240 8241 8242 8243 8244 8245 8246 8247 8248 8249 8250 8251 8252 8253 8254 8255 8256 8257 8258 8259 8260 8261 8262 8263 8264 8265 8266 8267 8268 8269 8270 8271 8272 8273 8274 8275 8276 8277 8278 8279 8280 8281 8282 8283 8284 8285 8286 8287 8288 8289 8290 8291 8292 8293 8294 8295 8296 8297 8298 8299 8300 8301 8302 8303 8304 8305 8306 8307 8308 8309 8310 8311 8312 8313 8314 8315 8316 8317 8318 8319 8320 8321 8322 8323 8324 8325 8326 8327 8328 8329 8330 8331 8332 8333 8334 8335 8336 8337 8338 8339 8340 8341 8342 8343 8344 8345 8346 8347 8348 8349 8350 8351 8352 8353 8354 8355 8356 8357 8358 8359 8360 8361 8362 8363 8364 8365 8366 8367 8368 8369 8370 8371 8372 8373 8374 8375 8376 8377 8378 8379 8380 8381 8382 8383 8384 8385 8386 8387 8388 8389 8390 8391 8392 8393 8394 8395 8396 8397 8398 8399 8400 8401 8402 8403 8404 8405 8406 8407 8408 8409 8410 8411 8412 8413 8414 8415 8416 8417 8418 8419 8420 8421 8422 8423 8424 8425 8426 8427 8428 8429 8430 8431 8432 8433 8434 8435 8436 8437 8438 8439 8440 8441 8442 8443 8444 8445 8446 8447 8448 8449 8450 8451 8452 8453 8454 8455 8456 8457 8458 8459 8460 8461 8462 8463 8464 8465 8466 8467 8468 8469 8470 8471 8472 8473 8474 8475 8476 8477 8478 8479 8480 8481 8482 8483 8484 8485 8486 8487 8488 8489 8490 8491 8492 8493 8494 8495 8496 8497 8498 8499 8500 8501 8502 8503 8504 8505 8506 8507 8508 8509 8510 8511 8512 8513 8514 8515 8516 8517 8518 8519 8520 8521 8522 8523 8524 8525 8526 8527 8528 8529 8530 8531 8532 8533 8534 8535 8536 8537 8538 8539 8540 8541 8542 8543 8544 8545 8546 8547 8548 8549 8550 8551 8552 8553 8554 8555 8556 8557 8558 8559 8560 8561 8562 8563 8564 8565 8566 8567 8568 8569 8570 8571 8572 8573 8574 8575 8576 8577 8578 8579 8580 8581 8582 8583 8584 8585 8586 8587 8588 8589 8590 8591 8592 8593 8594 8595 8596 8597 8598 8599 8600 8601 8602 8603 8604 8605 8606 8607 8608 8609 8610 8611 8612 8613 8614 8615 8616 8617 8618 8619 8620 8621 8622 8623 8624 8625 8626 8627 8628 8629 8630 8631 8632 8633 8634 8635 8636 8637 8638 8639 8640 8641 8642 8643 8644 8645 8646 8647 8648 8649 8650 8651 8652 8653 8654 8655 8656 8657 8658 8659 8660 8661 8662 8663 8664 8665 8666 8667 8668 8669 8670 8671 8672 8673 8674 8675 8676 8677 8678 8679 8680 8681 8682 8683 8684 8685 8686 8687 8688 8689 8690 8691 8692 8693 8694 8695 8696 8697 8698 8699 8700 8701 8702 8703 8704 8705 8706 8707 8708 8709 8710 8711 8712 8713 8714 8715 8716 8717 8718 8719 8720 8721 8722 8723 8724 8725 8726 8727 8728 8729 8730 8731 8732 8733 8734 8735 8736 8737 8738 8739 8740 8741 8742 8743 8744 8745 8746 8747 8748 8749 8750 8751 8752 8753 8754 8755 8756 8757 8758 8759 8760 8761 8762 8763 8764 8765 8766 8767 8768 8769 8770 8771 8772 8773 8774 8775 8776 8777 8778 8779 8780 8781 8782 8783 8784 8785 8786 8787 8788 8789 8790 8791 8792 8793 8794 8795 8796 8797 8798 8799 8800 8801 8802 8803 8804 8805 8806 8807 8808 8809 8810 8811 8812 8813 8814 8815 8816 8817 8818 8819 8820 8821 8822 8823 8824 8825 8826 8827 8828 8829 8830 8831 8832 8833 8834 8835 8836 8837 8838 8839 8840 8841 8842 8843 8844 8845 8846 8847 8848 8849 8850 8851 8852 8853 8854 8855 8856 8857 8858 8859 8860 8861 8862 8863 8864 8865 8866 8867 8868 8869 8870 8871 8872 8873 8874 8875 8876 8877 8878 8879 8880 8881 8882 8883 8884 8885 8886 8887 8888 8889 8890 8891 8892 8893 8894 8895 8896 8897 8898 8899 8900 8901 8902 8903 8904 8905 8906 8907 8908 8909 8910 8911 8912 8913 8914 8915 8916 8917 8918 8919 8920 8921 8922 8923 8924 8925 8926 8927 8928 8929 8930 8931 8932 8933 8934 8935 8936 8937 8938 8939 8940 8941 8942 8943 8944 8945 8946 8947 8948 8949 8950 8951 8952 8953 8954 8955 8956 8957 8958 8959 8960 8961 8962 8963 8964 8965 8966 8967 8968 8969 8970 8971 8972 8973 8974 8975 8976 8977 8978 8979 8980 8981 8982 8983 8984 8985 8986 8987 8988 8989 8990 8991 8992 8993 8994 8995 8996 8997 8998 8999 9000 9001 9002 9003 9004 9005 9006 9007 9008 9009 9010 9011 9012 9013 9014 9015 9016 9017 9018 9019 9020 9021 9022 9023 9024 9025 9026 9027 9028 9029 9030 9031 9032 9033 9034 9035 9036 9037 9038 9039 9040 9041 9042 9043 9044 9045 9046 9047 9048 9049 9050 9051 9052 9053 9054 9055 9056 9057 9058 9059 9060 9061 9062 9063 9064 9065 9066 9067 9068 9069 9070 9071 9072 9073 9074 9075 9076 9077 9078 9079 9080 9081 9082 9083 9084 9085 9086 9087 9088 9089 9090 9091 9092 9093 9094 9095 9096 9097 9098 9099 9100 9101 9102 9103 9104 9105 9106 9107 9108 9109 9110 9111 9112 9113 9114 9115 9116 9117 9118 9119 9120 9121 9122 9123 9124 9125 9126 9127 9128 9129 9130 9131 9132 9133 9134 9135 9136 9137 9138 9139 9140 9141 9142 9143 9144 9145 9146 9147 9148 9149 9150 9151 9152 9153 9154 9155 9156 9157 9158 9159 9160 9161 9162 9163 9164 9165 9166 9167 9168 9169 9170 9171 9172 9173 9174 9175 9176 9177 9178 9179 9180 9181 9182 9183 9184 9185 9186 9187 9188 9189 9190 9191 9192 9193 9194 9195 9196 9197 9198 9199 9200 9201 9202 9203 9204 9205 9206 9207 9208 9209 9210 9211 9212 9213 9214 9215 9216 9217 9218 9219 9220 9221 9222 9223 9224 9225 9226 9227 9228 9229 9230 9231 9232 9233 9234 9235 9236 9237 9238 9239 9240 9241 9242 9243 9244 9245 9246 9247 9248 9249 9250 9251 9252 9253 9254 9255 9256 9257 9258 9259 9260 9261 9262 9263 9264 9265 9266 9267 9268 9269 9270 9271 9272 9273 9274 9275 9276 9277 9278 9279 9280 9281 9282 9283 9284 9285 9286 9287 9288 9289 9290 9291 9292 9293 9294 9295 9296 9297 9298 9299 9300 9301 9302 9303 9304 9305 9306 9307 9308 9309 9310 9311 9312 9313 9314 9315 9316 9317 9318 9319 9320 9321 9322 9323 9324 9325 9326 9327 9328 9329 9330 9331 9332 9333 9334 9335 9336 9337 9338 9339 9340 9341 9342 9343 9344 9345 9346 9347 9348 9349 9350 9351 9352 9353 9354 9355 9356 9357 9358 9359 9360 9361 9362 9363 9364 9365 9366 9367 9368 9369 9370 9371 9372 9373 9374 9375 9376 9377 9378 9379 9380 9381 9382 9383 9384 9385 9386 9387 9388 9389 9390 9391 9392 9393 9394 9395 9396 9397 9398 9399 9400 9401 9402 9403 9404 9405 9406 9407 9408 9409 9410 9411 9412 9413 9414 9415 9416 9417 9418 9419 9420 9421 9422 9423 9424 9425 9426 9427 9428 9429 9430 9431 9432 9433 9434 9435 9436 9437 9438 9439 9440 9441 9442 9443 9444 9445 9446 9447 9448 9449 9450 9451 9452 9453 9454 9455 9456 9457 9458 9459 9460 9461 9462 9463 9464 9465 9466 9467 9468 9469 9470 9471 9472 9473 9474 9475 9476 9477 9478 9479 9480 9481 9482 9483 9484 9485 9486 9487 9488 9489 9490 9491 9492 9493 9494 9495 9496 9497 9498 9499 9500 9501 9502 9503 9504 9505 9506 9507 9508 9509 9510 9511 9512 9513 9514 9515 9516 9517 9518 9519 9520 9521 9522 9523 9524 9525 9526 9527 9528 9529 9530 9531 9532 9533 9534 9535 9536 9537 9538 9539 9540 9541 9542 9543 9544 9545
|
/* Capstone Disassembly Engine, http://www.capstone-engine.org */
/* By Nguyen Anh Quynh <aquynh@gmail.com>, 2013-2019 */
/*===- TableGen'erated file -------------------------------------*- C++ -*-===*\
|* *|
|* Assembly Writer Source Fragment *|
|* *|
|* Automatically generated file, do not edit! *|
|* *|
\*===----------------------------------------------------------------------===*/
/// printInstruction - This method is automatically generated by tablegen
/// from the instruction set description.
static void printInstruction(MCInst *MI, SStream *O)
{
#ifndef CAPSTONE_DIET
static const char AsmStrs[] = {
/* 0 */ 's', 'h', 'a', '1', 's', 'u', '0', '.', '3', '2', 9, 0,
/* 12 */ 's', 'h', 'a', '2', '5', '6', 's', 'u', '0', '.', '3', '2', 9, 0,
/* 26 */ 's', 'h', 'a', '1', 's', 'u', '1', '.', '3', '2', 9, 0,
/* 38 */ 's', 'h', 'a', '2', '5', '6', 's', 'u', '1', '.', '3', '2', 9, 0,
/* 52 */ 's', 'h', 'a', '2', '5', '6', 'h', '2', '.', '3', '2', 9, 0,
/* 65 */ 's', 'h', 'a', '1', 'c', '.', '3', '2', 9, 0,
/* 75 */ 's', 'h', 'a', '1', 'h', '.', '3', '2', 9, 0,
/* 85 */ 's', 'h', 'a', '2', '5', '6', 'h', '.', '3', '2', 9, 0,
/* 97 */ 's', 'h', 'a', '1', 'm', '.', '3', '2', 9, 0,
/* 107 */ 's', 'h', 'a', '1', 'p', '.', '3', '2', 9, 0,
/* 117 */ 'v', 'c', 'v', 't', 'a', '.', 's', '3', '2', '.', 'f', '3', '2', 9, 0,
/* 132 */ 'v', 'c', 'v', 't', 'm', '.', 's', '3', '2', '.', 'f', '3', '2', 9, 0,
/* 147 */ 'v', 'c', 'v', 't', 'n', '.', 's', '3', '2', '.', 'f', '3', '2', 9, 0,
/* 162 */ 'v', 'c', 'v', 't', 'p', '.', 's', '3', '2', '.', 'f', '3', '2', 9, 0,
/* 177 */ 'v', 'c', 'v', 't', 'a', '.', 'u', '3', '2', '.', 'f', '3', '2', 9, 0,
/* 192 */ 'v', 'c', 'v', 't', 'm', '.', 'u', '3', '2', '.', 'f', '3', '2', 9, 0,
/* 207 */ 'v', 'c', 'v', 't', 'n', '.', 'u', '3', '2', '.', 'f', '3', '2', 9, 0,
/* 222 */ 'v', 'c', 'v', 't', 'p', '.', 'u', '3', '2', '.', 'f', '3', '2', 9, 0,
/* 237 */ 'v', 'c', 'm', 'l', 'a', '.', 'f', '3', '2', 9, 0,
/* 248 */ 'v', 'r', 'i', 'n', 't', 'a', '.', 'f', '3', '2', 9, 0,
/* 260 */ 'v', 'c', 'a', 'd', 'd', '.', 'f', '3', '2', 9, 0,
/* 271 */ 'v', 's', 'e', 'l', 'g', 'e', '.', 'f', '3', '2', 9, 0,
/* 283 */ 'v', 'm', 'i', 'n', 'n', 'm', '.', 'f', '3', '2', 9, 0,
/* 295 */ 'v', 'm', 'a', 'x', 'n', 'm', '.', 'f', '3', '2', 9, 0,
/* 307 */ 'v', 'r', 'i', 'n', 't', 'm', '.', 'f', '3', '2', 9, 0,
/* 319 */ 'v', 'r', 'i', 'n', 't', 'n', '.', 'f', '3', '2', 9, 0,
/* 331 */ 'v', 'r', 'i', 'n', 't', 'p', '.', 'f', '3', '2', 9, 0,
/* 343 */ 'v', 's', 'e', 'l', 'e', 'q', '.', 'f', '3', '2', 9, 0,
/* 355 */ 'v', 's', 'e', 'l', 'v', 's', '.', 'f', '3', '2', 9, 0,
/* 367 */ 'v', 's', 'e', 'l', 'g', 't', '.', 'f', '3', '2', 9, 0,
/* 379 */ 'v', 'r', 'i', 'n', 't', 'x', '.', 'f', '3', '2', 9, 0,
/* 391 */ 'v', 'r', 'i', 'n', 't', 'z', '.', 'f', '3', '2', 9, 0,
/* 403 */ 'l', 'd', 'c', '2', 9, 0,
/* 409 */ 'm', 'r', 'c', '2', 9, 0,
/* 415 */ 'm', 'r', 'r', 'c', '2', 9, 0,
/* 422 */ 's', 't', 'c', '2', 9, 0,
/* 428 */ 'c', 'd', 'p', '2', 9, 0,
/* 434 */ 'm', 'c', 'r', '2', 9, 0,
/* 440 */ 'm', 'c', 'r', 'r', '2', 9, 0,
/* 447 */ 'v', 'c', 'v', 't', 'a', '.', 's', '3', '2', '.', 'f', '6', '4', 9, 0,
/* 462 */ 'v', 'c', 'v', 't', 'm', '.', 's', '3', '2', '.', 'f', '6', '4', 9, 0,
/* 477 */ 'v', 'c', 'v', 't', 'n', '.', 's', '3', '2', '.', 'f', '6', '4', 9, 0,
/* 492 */ 'v', 'c', 'v', 't', 'p', '.', 's', '3', '2', '.', 'f', '6', '4', 9, 0,
/* 507 */ 'v', 'c', 'v', 't', 'a', '.', 'u', '3', '2', '.', 'f', '6', '4', 9, 0,
/* 522 */ 'v', 'c', 'v', 't', 'm', '.', 'u', '3', '2', '.', 'f', '6', '4', 9, 0,
/* 537 */ 'v', 'c', 'v', 't', 'n', '.', 'u', '3', '2', '.', 'f', '6', '4', 9, 0,
/* 552 */ 'v', 'c', 'v', 't', 'p', '.', 'u', '3', '2', '.', 'f', '6', '4', 9, 0,
/* 567 */ 'v', 'r', 'i', 'n', 't', 'a', '.', 'f', '6', '4', 9, 0,
/* 579 */ 'v', 's', 'e', 'l', 'g', 'e', '.', 'f', '6', '4', 9, 0,
/* 591 */ 'v', 'm', 'i', 'n', 'n', 'm', '.', 'f', '6', '4', 9, 0,
/* 603 */ 'v', 'm', 'a', 'x', 'n', 'm', '.', 'f', '6', '4', 9, 0,
/* 615 */ 'v', 'r', 'i', 'n', 't', 'm', '.', 'f', '6', '4', 9, 0,
/* 627 */ 'v', 'r', 'i', 'n', 't', 'n', '.', 'f', '6', '4', 9, 0,
/* 639 */ 'v', 'r', 'i', 'n', 't', 'p', '.', 'f', '6', '4', 9, 0,
/* 651 */ 'v', 's', 'e', 'l', 'e', 'q', '.', 'f', '6', '4', 9, 0,
/* 663 */ 'v', 's', 'e', 'l', 'v', 's', '.', 'f', '6', '4', 9, 0,
/* 675 */ 'v', 's', 'e', 'l', 'g', 't', '.', 'f', '6', '4', 9, 0,
/* 687 */ 'v', 'm', 'u', 'l', 'l', '.', 'p', '6', '4', 9, 0,
/* 698 */ 'v', 'c', 'v', 't', 'a', '.', 's', '3', '2', '.', 'f', '1', '6', 9, 0,
/* 713 */ 'v', 'c', 'v', 't', 'm', '.', 's', '3', '2', '.', 'f', '1', '6', 9, 0,
/* 728 */ 'v', 'c', 'v', 't', 'n', '.', 's', '3', '2', '.', 'f', '1', '6', 9, 0,
/* 743 */ 'v', 'c', 'v', 't', 'p', '.', 's', '3', '2', '.', 'f', '1', '6', 9, 0,
/* 758 */ 'v', 'c', 'v', 't', 'a', '.', 'u', '3', '2', '.', 'f', '1', '6', 9, 0,
/* 773 */ 'v', 'c', 'v', 't', 'm', '.', 'u', '3', '2', '.', 'f', '1', '6', 9, 0,
/* 788 */ 'v', 'c', 'v', 't', 'n', '.', 'u', '3', '2', '.', 'f', '1', '6', 9, 0,
/* 803 */ 'v', 'c', 'v', 't', 'p', '.', 'u', '3', '2', '.', 'f', '1', '6', 9, 0,
/* 818 */ 'v', 'c', 'v', 't', 'a', '.', 's', '1', '6', '.', 'f', '1', '6', 9, 0,
/* 833 */ 'v', 'c', 'v', 't', 'm', '.', 's', '1', '6', '.', 'f', '1', '6', 9, 0,
/* 848 */ 'v', 'c', 'v', 't', 'n', '.', 's', '1', '6', '.', 'f', '1', '6', 9, 0,
/* 863 */ 'v', 'c', 'v', 't', 'p', '.', 's', '1', '6', '.', 'f', '1', '6', 9, 0,
/* 878 */ 'v', 'c', 'v', 't', 'a', '.', 'u', '1', '6', '.', 'f', '1', '6', 9, 0,
/* 893 */ 'v', 'c', 'v', 't', 'm', '.', 'u', '1', '6', '.', 'f', '1', '6', 9, 0,
/* 908 */ 'v', 'c', 'v', 't', 'n', '.', 'u', '1', '6', '.', 'f', '1', '6', 9, 0,
/* 923 */ 'v', 'c', 'v', 't', 'p', '.', 'u', '1', '6', '.', 'f', '1', '6', 9, 0,
/* 938 */ 'v', 'c', 'm', 'l', 'a', '.', 'f', '1', '6', 9, 0,
/* 949 */ 'v', 'r', 'i', 'n', 't', 'a', '.', 'f', '1', '6', 9, 0,
/* 961 */ 'v', 'c', 'a', 'd', 'd', '.', 'f', '1', '6', 9, 0,
/* 972 */ 'v', 's', 'e', 'l', 'g', 'e', '.', 'f', '1', '6', 9, 0,
/* 984 */ 'v', 'm', 'i', 'n', 'n', 'm', '.', 'f', '1', '6', 9, 0,
/* 996 */ 'v', 'm', 'a', 'x', 'n', 'm', '.', 'f', '1', '6', 9, 0,
/* 1008 */ 'v', 'r', 'i', 'n', 't', 'm', '.', 'f', '1', '6', 9, 0,
/* 1020 */ 'v', 'r', 'i', 'n', 't', 'n', '.', 'f', '1', '6', 9, 0,
/* 1032 */ 'v', 'r', 'i', 'n', 't', 'p', '.', 'f', '1', '6', 9, 0,
/* 1044 */ 'v', 's', 'e', 'l', 'e', 'q', '.', 'f', '1', '6', 9, 0,
/* 1056 */ 'v', 'i', 'n', 's', '.', 'f', '1', '6', 9, 0,
/* 1066 */ 'v', 's', 'e', 'l', 'v', 's', '.', 'f', '1', '6', 9, 0,
/* 1078 */ 'v', 's', 'e', 'l', 'g', 't', '.', 'f', '1', '6', 9, 0,
/* 1090 */ 'v', 'r', 'i', 'n', 't', 'x', '.', 'f', '1', '6', 9, 0,
/* 1102 */ 'v', 'm', 'o', 'v', 'x', '.', 'f', '1', '6', 9, 0,
/* 1113 */ 'v', 'r', 'i', 'n', 't', 'z', '.', 'f', '1', '6', 9, 0,
/* 1125 */ 'a', 'e', 's', 'i', 'm', 'c', '.', '8', 9, 0,
/* 1135 */ 'a', 'e', 's', 'm', 'c', '.', '8', 9, 0,
/* 1144 */ 'a', 'e', 's', 'd', '.', '8', 9, 0,
/* 1152 */ 'a', 'e', 's', 'e', '.', '8', 9, 0,
/* 1160 */ 'v', 's', 'd', 'o', 't', '.', 's', '8', 9, 0,
/* 1170 */ 'v', 'u', 'd', 'o', 't', '.', 'u', '8', 9, 0,
/* 1180 */ 'r', 'f', 'e', 'd', 'a', 9, 0,
/* 1187 */ 'r', 'f', 'e', 'i', 'a', 9, 0,
/* 1194 */ 'c', 'r', 'c', '3', '2', 'b', 9, 0,
/* 1202 */ 'c', 'r', 'c', '3', '2', 'c', 'b', 9, 0,
/* 1211 */ 'r', 'f', 'e', 'd', 'b', 9, 0,
/* 1218 */ 'r', 'f', 'e', 'i', 'b', 9, 0,
/* 1225 */ 'd', 'm', 'b', 9, 0,
/* 1230 */ 'd', 's', 'b', 9, 0,
/* 1235 */ 'i', 's', 'b', 9, 0,
/* 1240 */ 't', 's', 'b', 9, 0,
/* 1245 */ 'h', 'v', 'c', 9, 0,
/* 1250 */ 'p', 'l', 'd', 9, 0,
/* 1255 */ 's', 'e', 't', 'e', 'n', 'd', 9, 0,
/* 1263 */ 'u', 'd', 'f', 9, 0,
/* 1268 */ 'c', 'r', 'c', '3', '2', 'h', 9, 0,
/* 1276 */ 'c', 'r', 'c', '3', '2', 'c', 'h', 9, 0,
/* 1285 */ 'p', 'l', 'i', 9, 0,
/* 1290 */ 'l', 'd', 'c', '2', 'l', 9, 0,
/* 1297 */ 's', 't', 'c', '2', 'l', 9, 0,
/* 1304 */ 'b', 'l', 9, 0,
/* 1308 */ 's', 'e', 't', 'p', 'a', 'n', 9, 0,
/* 1316 */ 'c', 'p', 's', 9, 0,
/* 1321 */ 'm', 'o', 'v', 's', 9, 0,
/* 1327 */ 'h', 'l', 't', 9, 0,
/* 1332 */ 'b', 'k', 'p', 't', 9, 0,
/* 1338 */ 'h', 'v', 'c', '.', 'w', 9, 0,
/* 1345 */ 'u', 'd', 'f', '.', 'w', 9, 0,
/* 1352 */ 'c', 'r', 'c', '3', '2', 'w', 9, 0,
/* 1360 */ 'c', 'r', 'c', '3', '2', 'c', 'w', 9, 0,
/* 1369 */ 'p', 'l', 'd', 'w', 9, 0,
/* 1375 */ 'b', 'x', 9, 0,
/* 1379 */ 'b', 'l', 'x', 9, 0,
/* 1384 */ 'c', 'b', 'z', 9, 0,
/* 1389 */ 'c', 'b', 'n', 'z', 9, 0,
/* 1395 */ 's', 'r', 's', 'd', 'a', 9, 's', 'p', '!', ',', 32, 0,
/* 1407 */ 's', 'r', 's', 'i', 'a', 9, 's', 'p', '!', ',', 32, 0,
/* 1419 */ 's', 'r', 's', 'd', 'b', 9, 's', 'p', '!', ',', 32, 0,
/* 1431 */ 's', 'r', 's', 'i', 'b', 9, 's', 'p', '!', ',', 32, 0,
/* 1443 */ 's', 'r', 's', 'd', 'a', 9, 's', 'p', ',', 32, 0,
/* 1454 */ 's', 'r', 's', 'i', 'a', 9, 's', 'p', ',', 32, 0,
/* 1465 */ 's', 'r', 's', 'd', 'b', 9, 's', 'p', ',', 32, 0,
/* 1476 */ 's', 'r', 's', 'i', 'b', 9, 's', 'p', ',', 32, 0,
/* 1487 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'P', 'a', 't', 'c', 'h', 'a', 'b', 'l', 'e', 32, 'R', 'E', 'T', '.', 0,
/* 1518 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'T', 'y', 'p', 'e', 'd', 32, 'E', 'v', 'e', 'n', 't', 32, 'L', 'o', 'g', '.', 0,
/* 1542 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'C', 'u', 's', 't', 'o', 'm', 32, 'E', 'v', 'e', 'n', 't', 32, 'L', 'o', 'g', '.', 0,
/* 1567 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'E', 'n', 't', 'e', 'r', '.', 0,
/* 1590 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'T', 'a', 'i', 'l', 32, 'C', 'a', 'l', 'l', 32, 'E', 'x', 'i', 't', '.', 0,
/* 1613 */ '#', 32, 'X', 'R', 'a', 'y', 32, 'F', 'u', 'n', 'c', 't', 'i', 'o', 'n', 32, 'E', 'x', 'i', 't', '.', 0,
/* 1635 */ '_', '_', 'b', 'r', 'k', 'd', 'i', 'v', '0', 0,
/* 1645 */ 'v', 'l', 'd', '1', 0,
/* 1650 */ 'd', 'c', 'p', 's', '1', 0,
/* 1656 */ 'v', 's', 't', '1', 0,
/* 1661 */ 'v', 'r', 'e', 'v', '3', '2', 0,
/* 1668 */ 'l', 'd', 'c', '2', 0,
/* 1673 */ 'm', 'r', 'c', '2', 0,
/* 1678 */ 'm', 'r', 'r', 'c', '2', 0,
/* 1684 */ 's', 't', 'c', '2', 0,
/* 1689 */ 'v', 'l', 'd', '2', 0,
/* 1694 */ 'c', 'd', 'p', '2', 0,
/* 1699 */ 'm', 'c', 'r', '2', 0,
/* 1704 */ 'm', 'c', 'r', 'r', '2', 0,
/* 1710 */ 'd', 'c', 'p', 's', '2', 0,
/* 1716 */ 'v', 's', 't', '2', 0,
/* 1721 */ 'v', 'l', 'd', '3', 0,
/* 1726 */ 'd', 'c', 'p', 's', '3', 0,
/* 1732 */ 'v', 's', 't', '3', 0,
/* 1737 */ 'v', 'r', 'e', 'v', '6', '4', 0,
/* 1744 */ 'v', 'l', 'd', '4', 0,
/* 1749 */ 'v', 's', 't', '4', 0,
/* 1754 */ 's', 'x', 't', 'a', 'b', '1', '6', 0,
/* 1762 */ 'u', 'x', 't', 'a', 'b', '1', '6', 0,
/* 1770 */ 's', 'x', 't', 'b', '1', '6', 0,
/* 1777 */ 'u', 'x', 't', 'b', '1', '6', 0,
/* 1784 */ 's', 'h', 's', 'u', 'b', '1', '6', 0,
/* 1792 */ 'u', 'h', 's', 'u', 'b', '1', '6', 0,
/* 1800 */ 'u', 'q', 's', 'u', 'b', '1', '6', 0,
/* 1808 */ 's', 's', 'u', 'b', '1', '6', 0,
/* 1815 */ 'u', 's', 'u', 'b', '1', '6', 0,
/* 1822 */ 's', 'h', 'a', 'd', 'd', '1', '6', 0,
/* 1830 */ 'u', 'h', 'a', 'd', 'd', '1', '6', 0,
/* 1838 */ 'u', 'q', 'a', 'd', 'd', '1', '6', 0,
/* 1846 */ 's', 'a', 'd', 'd', '1', '6', 0,
/* 1853 */ 'u', 'a', 'd', 'd', '1', '6', 0,
/* 1860 */ 's', 's', 'a', 't', '1', '6', 0,
/* 1867 */ 'u', 's', 'a', 't', '1', '6', 0,
/* 1874 */ 'v', 'r', 'e', 'v', '1', '6', 0,
/* 1881 */ 'u', 's', 'a', 'd', 'a', '8', 0,
/* 1888 */ 's', 'h', 's', 'u', 'b', '8', 0,
/* 1895 */ 'u', 'h', 's', 'u', 'b', '8', 0,
/* 1902 */ 'u', 'q', 's', 'u', 'b', '8', 0,
/* 1909 */ 's', 's', 'u', 'b', '8', 0,
/* 1915 */ 'u', 's', 'u', 'b', '8', 0,
/* 1921 */ 'u', 's', 'a', 'd', '8', 0,
/* 1927 */ 's', 'h', 'a', 'd', 'd', '8', 0,
/* 1934 */ 'u', 'h', 'a', 'd', 'd', '8', 0,
/* 1941 */ 'u', 'q', 'a', 'd', 'd', '8', 0,
/* 1948 */ 's', 'a', 'd', 'd', '8', 0,
/* 1954 */ 'u', 'a', 'd', 'd', '8', 0,
/* 1960 */ 'L', 'I', 'F', 'E', 'T', 'I', 'M', 'E', '_', 'E', 'N', 'D', 0,
/* 1973 */ 'B', 'U', 'N', 'D', 'L', 'E', 0,
/* 1980 */ 'D', 'B', 'G', '_', 'V', 'A', 'L', 'U', 'E', 0,
/* 1990 */ 'D', 'B', 'G', '_', 'L', 'A', 'B', 'E', 'L', 0,
/* 2000 */ '@', 32, 'C', 'O', 'M', 'P', 'I', 'L', 'E', 'R', 32, 'B', 'A', 'R', 'R', 'I', 'E', 'R', 0,
/* 2019 */ 'L', 'I', 'F', 'E', 'T', 'I', 'M', 'E', '_', 'S', 'T', 'A', 'R', 'T', 0,
/* 2034 */ 'v', 'a', 'b', 'a', 0,
/* 2039 */ 'l', 'd', 'a', 0,
/* 2043 */ 'l', 'd', 'm', 'd', 'a', 0,
/* 2049 */ 's', 't', 'm', 'd', 'a', 0,
/* 2055 */ 'r', 'f', 'e', 'i', 'a', 0,
/* 2061 */ 'v', 'l', 'd', 'm', 'i', 'a', 0,
/* 2068 */ 'v', 's', 't', 'm', 'i', 'a', 0,
/* 2075 */ 's', 'r', 's', 'i', 'a', 0,
/* 2081 */ 's', 'm', 'm', 'l', 'a', 0,
/* 2087 */ 'v', 'n', 'm', 'l', 'a', 0,
/* 2093 */ 'v', 'm', 'l', 'a', 0,
/* 2098 */ 'v', 'f', 'm', 'a', 0,
/* 2103 */ 'v', 'f', 'n', 'm', 'a', 0,
/* 2109 */ 'v', 'r', 's', 'r', 'a', 0,
/* 2115 */ 'v', 's', 'r', 'a', 0,
/* 2120 */ 't', 't', 'a', 0,
/* 2124 */ 'l', 'd', 'a', 'b', 0,
/* 2129 */ 's', 'x', 't', 'a', 'b', 0,
/* 2135 */ 'u', 'x', 't', 'a', 'b', 0,
/* 2141 */ 's', 'm', 'l', 'a', 'b', 'b', 0,
/* 2148 */ 's', 'm', 'l', 'a', 'l', 'b', 'b', 0,
/* 2156 */ 's', 'm', 'u', 'l', 'b', 'b', 0,
/* 2163 */ 't', 'b', 'b', 0,
/* 2167 */ 'r', 'f', 'e', 'd', 'b', 0,
/* 2173 */ 'v', 'l', 'd', 'm', 'd', 'b', 0,
/* 2180 */ 'v', 's', 't', 'm', 'd', 'b', 0,
/* 2187 */ 's', 'r', 's', 'd', 'b', 0,
/* 2193 */ 'l', 'd', 'm', 'i', 'b', 0,
/* 2199 */ 's', 't', 'm', 'i', 'b', 0,
/* 2205 */ 's', 't', 'l', 'b', 0,
/* 2210 */ 'd', 'm', 'b', 0,
/* 2214 */ 's', 'w', 'p', 'b', 0,
/* 2219 */ 'l', 'd', 'r', 'b', 0,
/* 2224 */ 's', 't', 'r', 'b', 0,
/* 2229 */ 'd', 's', 'b', 0,
/* 2233 */ 'i', 's', 'b', 0,
/* 2237 */ 'l', 'd', 'r', 's', 'b', 0,
/* 2243 */ 't', 's', 'b', 0,
/* 2247 */ 's', 'm', 'l', 'a', 't', 'b', 0,
/* 2254 */ 'p', 'k', 'h', 't', 'b', 0,
/* 2260 */ 's', 'm', 'l', 'a', 'l', 't', 'b', 0,
/* 2268 */ 's', 'm', 'u', 'l', 't', 'b', 0,
/* 2275 */ 'v', 'c', 'v', 't', 'b', 0,
/* 2281 */ 's', 'x', 't', 'b', 0,
/* 2286 */ 'u', 'x', 't', 'b', 0,
/* 2291 */ 'q', 'd', 's', 'u', 'b', 0,
/* 2297 */ 'v', 'h', 's', 'u', 'b', 0,
/* 2303 */ 'v', 'q', 's', 'u', 'b', 0,
/* 2309 */ 'v', 's', 'u', 'b', 0,
/* 2314 */ 's', 'm', 'l', 'a', 'w', 'b', 0,
/* 2321 */ 's', 'm', 'u', 'l', 'w', 'b', 0,
/* 2328 */ 'l', 'd', 'a', 'e', 'x', 'b', 0,
/* 2335 */ 's', 't', 'l', 'e', 'x', 'b', 0,
/* 2342 */ 'l', 'd', 'r', 'e', 'x', 'b', 0,
/* 2349 */ 's', 't', 'r', 'e', 'x', 'b', 0,
/* 2356 */ 's', 'b', 'c', 0,
/* 2360 */ 'a', 'd', 'c', 0,
/* 2364 */ 'l', 'd', 'c', 0,
/* 2368 */ 'b', 'f', 'c', 0,
/* 2372 */ 'v', 'b', 'i', 'c', 0,
/* 2377 */ 's', 'm', 'c', 0,
/* 2381 */ 'm', 'r', 'c', 0,
/* 2385 */ 'm', 'r', 'r', 'c', 0,
/* 2390 */ 'r', 's', 'c', 0,
/* 2394 */ 's', 't', 'c', 0,
/* 2398 */ 's', 'v', 'c', 0,
/* 2402 */ 's', 'm', 'l', 'a', 'd', 0,
/* 2408 */ 's', 'm', 'u', 'a', 'd', 0,
/* 2414 */ 'v', 'a', 'b', 'd', 0,
/* 2419 */ 'q', 'd', 'a', 'd', 'd', 0,
/* 2425 */ 'v', 'r', 'h', 'a', 'd', 'd', 0,
/* 2432 */ 'v', 'h', 'a', 'd', 'd', 0,
/* 2438 */ 'v', 'p', 'a', 'd', 'd', 0,
/* 2444 */ 'v', 'q', 'a', 'd', 'd', 0,
/* 2450 */ 'v', 'a', 'd', 'd', 0,
/* 2455 */ 's', 'm', 'l', 'a', 'l', 'd', 0,
/* 2462 */ 'p', 'l', 'd', 0,
/* 2466 */ 's', 'm', 'l', 's', 'l', 'd', 0,
/* 2473 */ 'v', 'a', 'n', 'd', 0,
/* 2478 */ 'l', 'd', 'r', 'd', 0,
/* 2483 */ 's', 't', 'r', 'd', 0,
/* 2488 */ 's', 'm', 'l', 's', 'd', 0,
/* 2494 */ 's', 'm', 'u', 's', 'd', 0,
/* 2500 */ 'l', 'd', 'a', 'e', 'x', 'd', 0,
/* 2507 */ 's', 't', 'l', 'e', 'x', 'd', 0,
/* 2514 */ 'l', 'd', 'r', 'e', 'x', 'd', 0,
/* 2521 */ 's', 't', 'r', 'e', 'x', 'd', 0,
/* 2528 */ 'v', 'a', 'c', 'g', 'e', 0,
/* 2534 */ 'v', 'c', 'g', 'e', 0,
/* 2539 */ 'v', 'c', 'l', 'e', 0,
/* 2544 */ 'v', 'r', 'e', 'c', 'p', 'e', 0,
/* 2551 */ 'v', 'c', 'm', 'p', 'e', 0,
/* 2557 */ 'v', 'r', 's', 'q', 'r', 't', 'e', 0,
/* 2565 */ 'v', 'b', 'i', 'f', 0,
/* 2570 */ 'd', 'b', 'g', 0,
/* 2574 */ 'v', 'q', 'n', 'e', 'g', 0,
/* 2580 */ 'v', 'n', 'e', 'g', 0,
/* 2585 */ 's', 'g', 0,
/* 2588 */ 'l', 'd', 'a', 'h', 0,
/* 2593 */ 'v', 'q', 'r', 'd', 'm', 'l', 'a', 'h', 0,
/* 2602 */ 's', 'x', 't', 'a', 'h', 0,
/* 2608 */ 'u', 'x', 't', 'a', 'h', 0,
/* 2614 */ 't', 'b', 'h', 0,
/* 2618 */ 's', 't', 'l', 'h', 0,
/* 2623 */ 'v', 'q', 'd', 'm', 'u', 'l', 'h', 0,
/* 2631 */ 'v', 'q', 'r', 'd', 'm', 'u', 'l', 'h', 0,
/* 2640 */ 'l', 'd', 'r', 'h', 0,
/* 2645 */ 's', 't', 'r', 'h', 0,
/* 2650 */ 'v', 'q', 'r', 'd', 'm', 'l', 's', 'h', 0,
/* 2659 */ 'l', 'd', 'r', 's', 'h', 0,
/* 2665 */ 'p', 'u', 's', 'h', 0,
/* 2670 */ 'r', 'e', 'v', 's', 'h', 0,
/* 2676 */ 's', 'x', 't', 'h', 0,
/* 2681 */ 'u', 'x', 't', 'h', 0,
/* 2686 */ 'l', 'd', 'a', 'e', 'x', 'h', 0,
/* 2693 */ 's', 't', 'l', 'e', 'x', 'h', 0,
/* 2700 */ 'l', 'd', 'r', 'e', 'x', 'h', 0,
/* 2707 */ 's', 't', 'r', 'e', 'x', 'h', 0,
/* 2714 */ 'b', 'f', 'i', 0,
/* 2718 */ 'p', 'l', 'i', 0,
/* 2722 */ 'v', 's', 'l', 'i', 0,
/* 2727 */ 'v', 's', 'r', 'i', 0,
/* 2732 */ 'b', 'x', 'j', 0,
/* 2736 */ 'l', 'd', 'c', '2', 'l', 0,
/* 2742 */ 's', 't', 'c', '2', 'l', 0,
/* 2748 */ 'u', 'm', 'a', 'a', 'l', 0,
/* 2754 */ 'v', 'a', 'b', 'a', 'l', 0,
/* 2760 */ 'v', 'p', 'a', 'd', 'a', 'l', 0,
/* 2767 */ 'v', 'q', 'd', 'm', 'l', 'a', 'l', 0,
/* 2775 */ 's', 'm', 'l', 'a', 'l', 0,
/* 2781 */ 'u', 'm', 'l', 'a', 'l', 0,
/* 2787 */ 'v', 'm', 'l', 'a', 'l', 0,
/* 2793 */ 'v', 't', 'b', 'l', 0,
/* 2798 */ 'v', 's', 'u', 'b', 'l', 0,
/* 2804 */ 'l', 'd', 'c', 'l', 0,
/* 2809 */ 's', 't', 'c', 'l', 0,
/* 2814 */ 'v', 'a', 'b', 'd', 'l', 0,
/* 2820 */ 'v', 'p', 'a', 'd', 'd', 'l', 0,
/* 2827 */ 'v', 'a', 'd', 'd', 'l', 0,
/* 2833 */ 's', 'e', 'l', 0,
/* 2837 */ 'v', 'q', 's', 'h', 'l', 0,
/* 2843 */ 'v', 'q', 'r', 's', 'h', 'l', 0,
/* 2850 */ 'v', 'r', 's', 'h', 'l', 0,
/* 2856 */ 'v', 's', 'h', 'l', 0,
/* 2861 */ '#', 32, 'F', 'E', 'n', 't', 'r', 'y', 32, 'c', 'a', 'l', 'l', 0,
/* 2875 */ 'v', 's', 'h', 'l', 'l', 0,
/* 2881 */ 'v', 'q', 'd', 'm', 'u', 'l', 'l', 0,
/* 2889 */ 's', 'm', 'u', 'l', 'l', 0,
/* 2895 */ 'u', 'm', 'u', 'l', 'l', 0,
/* 2901 */ 'v', 'm', 'u', 'l', 'l', 0,
/* 2907 */ 'v', 'b', 's', 'l', 0,
/* 2912 */ 'v', 'q', 'd', 'm', 'l', 's', 'l', 0,
/* 2920 */ 'v', 'm', 'l', 's', 'l', 0,
/* 2926 */ 's', 't', 'l', 0,
/* 2930 */ 's', 'm', 'm', 'u', 'l', 0,
/* 2936 */ 'v', 'n', 'm', 'u', 'l', 0,
/* 2942 */ 'v', 'm', 'u', 'l', 0,
/* 2947 */ 'v', 'm', 'o', 'v', 'l', 0,
/* 2953 */ 'v', 'l', 'l', 'd', 'm', 0,
/* 2959 */ 'v', 'l', 's', 't', 'm', 0,
/* 2965 */ 'v', 'r', 's', 'u', 'b', 'h', 'n', 0,
/* 2973 */ 'v', 's', 'u', 'b', 'h', 'n', 0,
/* 2980 */ 'v', 'r', 'a', 'd', 'd', 'h', 'n', 0,
/* 2988 */ 'v', 'a', 'd', 'd', 'h', 'n', 0,
/* 2995 */ 'v', 'p', 'm', 'i', 'n', 0,
/* 3001 */ 'v', 'm', 'i', 'n', 0,
/* 3006 */ 'c', 'm', 'n', 0,
/* 3010 */ 'v', 'q', 's', 'h', 'r', 'n', 0,
/* 3017 */ 'v', 'q', 'r', 's', 'h', 'r', 'n', 0,
/* 3025 */ 'v', 'r', 's', 'h', 'r', 'n', 0,
/* 3032 */ 'v', 's', 'h', 'r', 'n', 0,
/* 3038 */ 'v', 'o', 'r', 'n', 0,
/* 3043 */ 'v', 't', 'r', 'n', 0,
/* 3048 */ 'v', 'q', 's', 'h', 'r', 'u', 'n', 0,
/* 3056 */ 'v', 'q', 'r', 's', 'h', 'r', 'u', 'n', 0,
/* 3065 */ 'v', 'q', 'm', 'o', 'v', 'u', 'n', 0,
/* 3073 */ 'v', 'm', 'v', 'n', 0,
/* 3078 */ 'v', 'q', 'm', 'o', 'v', 'n', 0,
/* 3085 */ 'v', 'm', 'o', 'v', 'n', 0,
/* 3091 */ 't', 'r', 'a', 'p', 0,
/* 3096 */ 'c', 'd', 'p', 0,
/* 3100 */ 'v', 'z', 'i', 'p', 0,
/* 3105 */ 'v', 'c', 'm', 'p', 0,
/* 3110 */ 'p', 'o', 'p', 0,
/* 3114 */ 'v', 'd', 'u', 'p', 0,
/* 3119 */ 'v', 's', 'w', 'p', 0,
/* 3124 */ 'v', 'u', 'z', 'p', 0,
/* 3129 */ 'v', 'c', 'e', 'q', 0,
/* 3134 */ 't', 'e', 'q', 0,
/* 3138 */ 's', 'm', 'm', 'l', 'a', 'r', 0,
/* 3145 */ 'm', 'c', 'r', 0,
/* 3149 */ 'a', 'd', 'r', 0,
/* 3153 */ 'v', 'l', 'd', 'r', 0,
/* 3158 */ 'v', 'r', 's', 'h', 'r', 0,
/* 3164 */ 'v', 's', 'h', 'r', 0,
/* 3169 */ 's', 'm', 'm', 'u', 'l', 'r', 0,
/* 3176 */ 'v', 'e', 'o', 'r', 0,
/* 3181 */ 'r', 'o', 'r', 0,
/* 3185 */ 'm', 'c', 'r', 'r', 0,
/* 3190 */ 'v', 'o', 'r', 'r', 0,
/* 3195 */ 'a', 's', 'r', 0,
/* 3199 */ 's', 'm', 'm', 'l', 's', 'r', 0,
/* 3206 */ 'v', 'm', 's', 'r', 0,
/* 3211 */ 'v', 'r', 'i', 'n', 't', 'r', 0,
/* 3218 */ 'v', 's', 't', 'r', 0,
/* 3223 */ 'v', 'c', 'v', 't', 'r', 0,
/* 3229 */ 'v', 'q', 'a', 'b', 's', 0,
/* 3235 */ 'v', 'a', 'b', 's', 0,
/* 3240 */ 's', 'u', 'b', 's', 0,
/* 3245 */ 'v', 'c', 'l', 's', 0,
/* 3250 */ 's', 'm', 'm', 'l', 's', 0,
/* 3256 */ 'v', 'n', 'm', 'l', 's', 0,
/* 3262 */ 'v', 'm', 'l', 's', 0,
/* 3267 */ 'v', 'f', 'm', 's', 0,
/* 3272 */ 'v', 'f', 'n', 'm', 's', 0,
/* 3278 */ 'b', 'x', 'n', 's', 0,
/* 3283 */ 'b', 'l', 'x', 'n', 's', 0,
/* 3289 */ 'v', 'r', 'e', 'c', 'p', 's', 0,
/* 3296 */ 'v', 'm', 'r', 's', 0,
/* 3301 */ 'a', 's', 'r', 's', 0,
/* 3306 */ 'l', 's', 'r', 's', 0,
/* 3311 */ 'v', 'r', 's', 'q', 'r', 't', 's', 0,
/* 3319 */ 'm', 'o', 'v', 's', 0,
/* 3324 */ 's', 's', 'a', 't', 0,
/* 3329 */ 'u', 's', 'a', 't', 0,
/* 3334 */ 't', 't', 'a', 't', 0,
/* 3339 */ 's', 'm', 'l', 'a', 'b', 't', 0,
/* 3346 */ 'p', 'k', 'h', 'b', 't', 0,
/* 3352 */ 's', 'm', 'l', 'a', 'l', 'b', 't', 0,
/* 3360 */ 's', 'm', 'u', 'l', 'b', 't', 0,
/* 3367 */ 'l', 'd', 'r', 'b', 't', 0,
/* 3373 */ 's', 't', 'r', 'b', 't', 0,
/* 3379 */ 'l', 'd', 'r', 's', 'b', 't', 0,
/* 3386 */ 'e', 'r', 'e', 't', 0,
/* 3391 */ 'v', 'a', 'c', 'g', 't', 0,
/* 3397 */ 'v', 'c', 'g', 't', 0,
/* 3402 */ 'l', 'd', 'r', 'h', 't', 0,
/* 3408 */ 's', 't', 'r', 'h', 't', 0,
/* 3414 */ 'l', 'd', 'r', 's', 'h', 't', 0,
/* 3421 */ 'r', 'b', 'i', 't', 0,
/* 3426 */ 'v', 'b', 'i', 't', 0,
/* 3431 */ 'v', 'c', 'l', 't', 0,
/* 3436 */ 'v', 'c', 'n', 't', 0,
/* 3441 */ 'h', 'i', 'n', 't', 0,
/* 3446 */ 'l', 'd', 'r', 't', 0,
/* 3451 */ 'v', 's', 'q', 'r', 't', 0,
/* 3457 */ 's', 't', 'r', 't', 0,
/* 3462 */ 'v', 't', 's', 't', 0,
/* 3467 */ 's', 'm', 'l', 'a', 't', 't', 0,
/* 3474 */ 's', 'm', 'l', 'a', 'l', 't', 't', 0,
/* 3482 */ 's', 'm', 'u', 'l', 't', 't', 0,
/* 3489 */ 't', 't', 't', 0,
/* 3493 */ 'v', 'c', 'v', 't', 't', 0,
/* 3499 */ 'v', 'j', 'c', 'v', 't', 0,
/* 3505 */ 'v', 'c', 'v', 't', 0,
/* 3510 */ 'm', 'o', 'v', 't', 0,
/* 3515 */ 's', 'm', 'l', 'a', 'w', 't', 0,
/* 3522 */ 's', 'm', 'u', 'l', 'w', 't', 0,
/* 3529 */ 'v', 'e', 'x', 't', 0,
/* 3534 */ 'v', 'q', 's', 'h', 'l', 'u', 0,
/* 3541 */ 'r', 'e', 'v', 0,
/* 3545 */ 's', 'd', 'i', 'v', 0,
/* 3550 */ 'u', 'd', 'i', 'v', 0,
/* 3555 */ 'v', 'd', 'i', 'v', 0,
/* 3560 */ 'v', 'm', 'o', 'v', 0,
/* 3565 */ 'v', 's', 'u', 'b', 'w', 0,
/* 3571 */ 'v', 'a', 'd', 'd', 'w', 0,
/* 3577 */ 'p', 'l', 'd', 'w', 0,
/* 3582 */ 'm', 'o', 'v', 'w', 0,
/* 3587 */ 'f', 'l', 'd', 'm', 'i', 'a', 'x', 0,
/* 3595 */ 'f', 's', 't', 'm', 'i', 'a', 'x', 0,
/* 3603 */ 'v', 'p', 'm', 'a', 'x', 0,
/* 3609 */ 'v', 'm', 'a', 'x', 0,
/* 3614 */ 's', 'h', 's', 'a', 'x', 0,
/* 3620 */ 'u', 'h', 's', 'a', 'x', 0,
/* 3626 */ 'u', 'q', 's', 'a', 'x', 0,
/* 3632 */ 's', 's', 'a', 'x', 0,
/* 3637 */ 'u', 's', 'a', 'x', 0,
/* 3642 */ 'f', 'l', 'd', 'm', 'd', 'b', 'x', 0,
/* 3650 */ 'f', 's', 't', 'm', 'd', 'b', 'x', 0,
/* 3658 */ 'v', 't', 'b', 'x', 0,
/* 3663 */ 's', 'm', 'l', 'a', 'd', 'x', 0,
/* 3670 */ 's', 'm', 'u', 'a', 'd', 'x', 0,
/* 3677 */ 's', 'm', 'l', 'a', 'l', 'd', 'x', 0,
/* 3685 */ 's', 'm', 'l', 's', 'l', 'd', 'x', 0,
/* 3693 */ 's', 'm', 'l', 's', 'd', 'x', 0,
/* 3700 */ 's', 'm', 'u', 's', 'd', 'x', 0,
/* 3707 */ 'l', 'd', 'a', 'e', 'x', 0,
/* 3713 */ 's', 't', 'l', 'e', 'x', 0,
/* 3719 */ 'l', 'd', 'r', 'e', 'x', 0,
/* 3725 */ 'c', 'l', 'r', 'e', 'x', 0,
/* 3731 */ 's', 't', 'r', 'e', 'x', 0,
/* 3737 */ 's', 'b', 'f', 'x', 0,
/* 3742 */ 'u', 'b', 'f', 'x', 0,
/* 3747 */ 'b', 'l', 'x', 0,
/* 3751 */ 'r', 'r', 'x', 0,
/* 3755 */ 's', 'h', 'a', 's', 'x', 0,
/* 3761 */ 'u', 'h', 'a', 's', 'x', 0,
/* 3767 */ 'u', 'q', 'a', 's', 'x', 0,
/* 3773 */ 's', 'a', 's', 'x', 0,
/* 3778 */ 'u', 'a', 's', 'x', 0,
/* 3783 */ 'v', 'r', 'i', 'n', 't', 'x', 0,
/* 3790 */ 'v', 'c', 'l', 'z', 0,
/* 3795 */ 'v', 'r', 'i', 'n', 't', 'z', 0,
};
#endif
static const uint32_t OpInfo0[] = {
0U, // PHI
0U, // INLINEASM
0U, // CFI_INSTRUCTION
0U, // EH_LABEL
0U, // GC_LABEL
0U, // ANNOTATION_LABEL
0U, // KILL
0U, // EXTRACT_SUBREG
0U, // INSERT_SUBREG
0U, // IMPLICIT_DEF
0U, // SUBREG_TO_REG
0U, // COPY_TO_REGCLASS
1981U, // DBG_VALUE
1991U, // DBG_LABEL
0U, // REG_SEQUENCE
0U, // COPY
1974U, // BUNDLE
2020U, // LIFETIME_START
1961U, // LIFETIME_END
0U, // STACKMAP
2862U, // FENTRY_CALL
0U, // PATCHPOINT
0U, // LOAD_STACK_GUARD
0U, // STATEPOINT
0U, // LOCAL_ESCAPE
0U, // FAULTING_OP
0U, // PATCHABLE_OP
1568U, // PATCHABLE_FUNCTION_ENTER
1488U, // PATCHABLE_RET
1614U, // PATCHABLE_FUNCTION_EXIT
1591U, // PATCHABLE_TAIL_CALL
1543U, // PATCHABLE_EVENT_CALL
1519U, // PATCHABLE_TYPED_EVENT_CALL
0U, // ICALL_BRANCH_FUNNEL
0U, // G_ADD
0U, // G_SUB
0U, // G_MUL
0U, // G_SDIV
0U, // G_UDIV
0U, // G_SREM
0U, // G_UREM
0U, // G_AND
0U, // G_OR
0U, // G_XOR
0U, // G_IMPLICIT_DEF
0U, // G_PHI
0U, // G_FRAME_INDEX
0U, // G_GLOBAL_VALUE
0U, // G_EXTRACT
0U, // G_UNMERGE_VALUES
0U, // G_INSERT
0U, // G_MERGE_VALUES
0U, // G_PTRTOINT
0U, // G_INTTOPTR
0U, // G_BITCAST
0U, // G_LOAD
0U, // G_SEXTLOAD
0U, // G_ZEXTLOAD
0U, // G_STORE
0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS
0U, // G_ATOMIC_CMPXCHG
0U, // G_ATOMICRMW_XCHG
0U, // G_ATOMICRMW_ADD
0U, // G_ATOMICRMW_SUB
0U, // G_ATOMICRMW_AND
0U, // G_ATOMICRMW_NAND
0U, // G_ATOMICRMW_OR
0U, // G_ATOMICRMW_XOR
0U, // G_ATOMICRMW_MAX
0U, // G_ATOMICRMW_MIN
0U, // G_ATOMICRMW_UMAX
0U, // G_ATOMICRMW_UMIN
0U, // G_BRCOND
0U, // G_BRINDIRECT
0U, // G_INTRINSIC
0U, // G_INTRINSIC_W_SIDE_EFFECTS
0U, // G_ANYEXT
0U, // G_TRUNC
0U, // G_CONSTANT
0U, // G_FCONSTANT
0U, // G_VASTART
0U, // G_VAARG
0U, // G_SEXT
0U, // G_ZEXT
0U, // G_SHL
0U, // G_LSHR
0U, // G_ASHR
0U, // G_ICMP
0U, // G_FCMP
0U, // G_SELECT
0U, // G_UADDE
0U, // G_USUBE
0U, // G_SADDO
0U, // G_SSUBO
0U, // G_UMULO
0U, // G_SMULO
0U, // G_UMULH
0U, // G_SMULH
0U, // G_FADD
0U, // G_FSUB
0U, // G_FMUL
0U, // G_FMA
0U, // G_FDIV
0U, // G_FREM
0U, // G_FPOW
0U, // G_FEXP
0U, // G_FEXP2
0U, // G_FLOG
0U, // G_FLOG2
0U, // G_FNEG
0U, // G_FPEXT
0U, // G_FPTRUNC
0U, // G_FPTOSI
0U, // G_FPTOUI
0U, // G_SITOFP
0U, // G_UITOFP
0U, // G_FABS
0U, // G_GEP
0U, // G_PTR_MASK
0U, // G_BR
0U, // G_INSERT_VECTOR_ELT
0U, // G_EXTRACT_VECTOR_ELT
0U, // G_SHUFFLE_VECTOR
0U, // G_BSWAP
0U, // G_ADDRSPACE_CAST
0U, // G_BLOCK_ADDR
0U, // ABS
0U, // ADDSri
0U, // ADDSrr
0U, // ADDSrsi
0U, // ADDSrsr
0U, // ADJCALLSTACKDOWN
0U, // ADJCALLSTACKUP
7292U, // ASRi
7292U, // ASRr
0U, // B
0U, // BCCZi64
0U, // BCCi64
0U, // BMOVPCB_CALL
0U, // BMOVPCRX_CALL
0U, // BR_JTadd
0U, // BR_JTm_i12
0U, // BR_JTm_rs
0U, // BR_JTr
0U, // BX_CALL
0U, // CMP_SWAP_16
0U, // CMP_SWAP_32
0U, // CMP_SWAP_64
0U, // CMP_SWAP_8
0U, // CONSTPOOL_ENTRY
0U, // COPY_STRUCT_BYVAL_I32
2001U, // CompilerBarrier
16788832U, // ITasm
0U, // Int_eh_sjlj_dispatchsetup
0U, // Int_eh_sjlj_longjmp
0U, // Int_eh_sjlj_setjmp
0U, // Int_eh_sjlj_setjmp_nofp
0U, // Int_eh_sjlj_setup_dispatch
0U, // JUMPTABLE_ADDRS
0U, // JUMPTABLE_INSTS
0U, // JUMPTABLE_TBB
0U, // JUMPTABLE_TBH
0U, // LDMIA_RET
15656U, // LDRBT_POST
15443U, // LDRConstPool
0U, // LDRLIT_ga_abs
0U, // LDRLIT_ga_pcrel
0U, // LDRLIT_ga_pcrel_ldr
15735U, // LDRT_POST
0U, // LEApcrel
0U, // LEApcrelJT
7013U, // LSLi
7013U, // LSLr
7299U, // LSRi
7299U, // LSRr
0U, // MEMCPY
0U, // MLAv5
0U, // MOVCCi
0U, // MOVCCi16
0U, // MOVCCi32imm
0U, // MOVCCr
0U, // MOVCCsi
0U, // MOVCCsr
0U, // MOVPCRX
0U, // MOVTi16_ga_pcrel
0U, // MOV_ga_pcrel
0U, // MOV_ga_pcrel_ldr
0U, // MOVi16_ga_pcrel
0U, // MOVi32imm
0U, // MOVsra_flag
0U, // MOVsrl_flag
0U, // MULv5
0U, // MVNCCi
0U, // PICADD
0U, // PICLDR
0U, // PICLDRB
0U, // PICLDRH
0U, // PICLDRSB
0U, // PICLDRSH
0U, // PICSTR
0U, // PICSTRB
0U, // PICSTRH
7278U, // RORi
7278U, // RORr
0U, // RRX
20136U, // RRXi
0U, // RSBSri
0U, // RSBSrsi
0U, // RSBSrsr
0U, // SMLALv5
0U, // SMULLv5
0U, // SPACE
15662U, // STRBT_POST
0U, // STRBi_preidx
0U, // STRBr_preidx
0U, // STRH_preidx
15746U, // STRT_POST
0U, // STRi_preidx
0U, // STRr_preidx
0U, // SUBS_PC_LR
0U, // SUBSri
0U, // SUBSrr
0U, // SUBSrsi
0U, // SUBSrsr
0U, // TAILJMPd
0U, // TAILJMPr
0U, // TAILJMPr4
0U, // TCRETURNdi
0U, // TCRETURNri
0U, // TPsoft
0U, // UMLALv5
0U, // UMULLv5
153198U, // VLD1LNdAsm_16
284270U, // VLD1LNdAsm_32
415342U, // VLD1LNdAsm_8
153198U, // VLD1LNdWB_fixed_Asm_16
284270U, // VLD1LNdWB_fixed_Asm_32
415342U, // VLD1LNdWB_fixed_Asm_8
157294U, // VLD1LNdWB_register_Asm_16
288366U, // VLD1LNdWB_register_Asm_32
419438U, // VLD1LNdWB_register_Asm_8
153242U, // VLD2LNdAsm_16
284314U, // VLD2LNdAsm_32
415386U, // VLD2LNdAsm_8
153242U, // VLD2LNdWB_fixed_Asm_16
284314U, // VLD2LNdWB_fixed_Asm_32
415386U, // VLD2LNdWB_fixed_Asm_8
157338U, // VLD2LNdWB_register_Asm_16
288410U, // VLD2LNdWB_register_Asm_32
419482U, // VLD2LNdWB_register_Asm_8
153242U, // VLD2LNqAsm_16
284314U, // VLD2LNqAsm_32
153242U, // VLD2LNqWB_fixed_Asm_16
284314U, // VLD2LNqWB_fixed_Asm_32
157338U, // VLD2LNqWB_register_Asm_16
288410U, // VLD2LNqWB_register_Asm_32
1107457722U, // VLD3DUPdAsm_16
1107588794U, // VLD3DUPdAsm_32
1107719866U, // VLD3DUPdAsm_8
2181199546U, // VLD3DUPdWB_fixed_Asm_16
2181330618U, // VLD3DUPdWB_fixed_Asm_32
2181461690U, // VLD3DUPdWB_fixed_Asm_8
33707706U, // VLD3DUPdWB_register_Asm_16
33838778U, // VLD3DUPdWB_register_Asm_32
33969850U, // VLD3DUPdWB_register_Asm_8
1124234938U, // VLD3DUPqAsm_16
1124366010U, // VLD3DUPqAsm_32
1124497082U, // VLD3DUPqAsm_8
2197976762U, // VLD3DUPqWB_fixed_Asm_16
2198107834U, // VLD3DUPqWB_fixed_Asm_32
2198238906U, // VLD3DUPqWB_fixed_Asm_8
50484922U, // VLD3DUPqWB_register_Asm_16
50615994U, // VLD3DUPqWB_register_Asm_32
50747066U, // VLD3DUPqWB_register_Asm_8
153274U, // VLD3LNdAsm_16
284346U, // VLD3LNdAsm_32
415418U, // VLD3LNdAsm_8
153274U, // VLD3LNdWB_fixed_Asm_16
284346U, // VLD3LNdWB_fixed_Asm_32
415418U, // VLD3LNdWB_fixed_Asm_8
157370U, // VLD3LNdWB_register_Asm_16
288442U, // VLD3LNdWB_register_Asm_32
419514U, // VLD3LNdWB_register_Asm_8
153274U, // VLD3LNqAsm_16
284346U, // VLD3LNqAsm_32
153274U, // VLD3LNqWB_fixed_Asm_16
284346U, // VLD3LNqWB_fixed_Asm_32
157370U, // VLD3LNqWB_register_Asm_16
288442U, // VLD3LNqWB_register_Asm_32
3288495802U, // VLD3dAsm_16
3288626874U, // VLD3dAsm_32
3288757946U, // VLD3dAsm_8
3288495802U, // VLD3dWB_fixed_Asm_16
3288626874U, // VLD3dWB_fixed_Asm_32
3288757946U, // VLD3dWB_fixed_Asm_8
3288487610U, // VLD3dWB_register_Asm_16
3288618682U, // VLD3dWB_register_Asm_32
3288749754U, // VLD3dWB_register_Asm_8
1157789370U, // VLD3qAsm_16
1157920442U, // VLD3qAsm_32
1158051514U, // VLD3qAsm_8
2231531194U, // VLD3qWB_fixed_Asm_16
2231662266U, // VLD3qWB_fixed_Asm_32
2231793338U, // VLD3qWB_fixed_Asm_8
84039354U, // VLD3qWB_register_Asm_16
84170426U, // VLD3qWB_register_Asm_32
84301498U, // VLD3qWB_register_Asm_8
1174566609U, // VLD4DUPdAsm_16
1174697681U, // VLD4DUPdAsm_32
1174828753U, // VLD4DUPdAsm_8
2248308433U, // VLD4DUPdWB_fixed_Asm_16
2248439505U, // VLD4DUPdWB_fixed_Asm_32
2248570577U, // VLD4DUPdWB_fixed_Asm_8
100816593U, // VLD4DUPdWB_register_Asm_16
100947665U, // VLD4DUPdWB_register_Asm_32
101078737U, // VLD4DUPdWB_register_Asm_8
1191343825U, // VLD4DUPqAsm_16
1191474897U, // VLD4DUPqAsm_32
1191605969U, // VLD4DUPqAsm_8
2265085649U, // VLD4DUPqWB_fixed_Asm_16
2265216721U, // VLD4DUPqWB_fixed_Asm_32
2265347793U, // VLD4DUPqWB_fixed_Asm_8
117593809U, // VLD4DUPqWB_register_Asm_16
117724881U, // VLD4DUPqWB_register_Asm_32
117855953U, // VLD4DUPqWB_register_Asm_8
153297U, // VLD4LNdAsm_16
284369U, // VLD4LNdAsm_32
415441U, // VLD4LNdAsm_8
153297U, // VLD4LNdWB_fixed_Asm_16
284369U, // VLD4LNdWB_fixed_Asm_32
415441U, // VLD4LNdWB_fixed_Asm_8
157393U, // VLD4LNdWB_register_Asm_16
288465U, // VLD4LNdWB_register_Asm_32
419537U, // VLD4LNdWB_register_Asm_8
153297U, // VLD4LNqAsm_16
284369U, // VLD4LNqAsm_32
153297U, // VLD4LNqWB_fixed_Asm_16
284369U, // VLD4LNqWB_fixed_Asm_32
157393U, // VLD4LNqWB_register_Asm_16
288465U, // VLD4LNqWB_register_Asm_32
3355604689U, // VLD4dAsm_16
3355735761U, // VLD4dAsm_32
3355866833U, // VLD4dAsm_8
3355604689U, // VLD4dWB_fixed_Asm_16
3355735761U, // VLD4dWB_fixed_Asm_32
3355866833U, // VLD4dWB_fixed_Asm_8
3355596497U, // VLD4dWB_register_Asm_16
3355727569U, // VLD4dWB_register_Asm_32
3355858641U, // VLD4dWB_register_Asm_8
1224898257U, // VLD4qAsm_16
1225029329U, // VLD4qAsm_32
1225160401U, // VLD4qAsm_8
2298640081U, // VLD4qWB_fixed_Asm_16
2298771153U, // VLD4qWB_fixed_Asm_32
2298902225U, // VLD4qWB_fixed_Asm_8
151148241U, // VLD4qWB_register_Asm_16
151279313U, // VLD4qWB_register_Asm_32
151410385U, // VLD4qWB_register_Asm_8
0U, // VMOVD0
0U, // VMOVDcc
0U, // VMOVQ0
0U, // VMOVScc
153209U, // VST1LNdAsm_16
284281U, // VST1LNdAsm_32
415353U, // VST1LNdAsm_8
153209U, // VST1LNdWB_fixed_Asm_16
284281U, // VST1LNdWB_fixed_Asm_32
415353U, // VST1LNdWB_fixed_Asm_8
157305U, // VST1LNdWB_register_Asm_16
288377U, // VST1LNdWB_register_Asm_32
419449U, // VST1LNdWB_register_Asm_8
153269U, // VST2LNdAsm_16
284341U, // VST2LNdAsm_32
415413U, // VST2LNdAsm_8
153269U, // VST2LNdWB_fixed_Asm_16
284341U, // VST2LNdWB_fixed_Asm_32
415413U, // VST2LNdWB_fixed_Asm_8
157365U, // VST2LNdWB_register_Asm_16
288437U, // VST2LNdWB_register_Asm_32
419509U, // VST2LNdWB_register_Asm_8
153269U, // VST2LNqAsm_16
284341U, // VST2LNqAsm_32
153269U, // VST2LNqWB_fixed_Asm_16
284341U, // VST2LNqWB_fixed_Asm_32
157365U, // VST2LNqWB_register_Asm_16
288437U, // VST2LNqWB_register_Asm_32
153285U, // VST3LNdAsm_16
284357U, // VST3LNdAsm_32
415429U, // VST3LNdAsm_8
153285U, // VST3LNdWB_fixed_Asm_16
284357U, // VST3LNdWB_fixed_Asm_32
415429U, // VST3LNdWB_fixed_Asm_8
157381U, // VST3LNdWB_register_Asm_16
288453U, // VST3LNdWB_register_Asm_32
419525U, // VST3LNdWB_register_Asm_8
153285U, // VST3LNqAsm_16
284357U, // VST3LNqAsm_32
153285U, // VST3LNqWB_fixed_Asm_16
284357U, // VST3LNqWB_fixed_Asm_32
157381U, // VST3LNqWB_register_Asm_16
288453U, // VST3LNqWB_register_Asm_32
3288495813U, // VST3dAsm_16
3288626885U, // VST3dAsm_32
3288757957U, // VST3dAsm_8
3288495813U, // VST3dWB_fixed_Asm_16
3288626885U, // VST3dWB_fixed_Asm_32
3288757957U, // VST3dWB_fixed_Asm_8
3288487621U, // VST3dWB_register_Asm_16
3288618693U, // VST3dWB_register_Asm_32
3288749765U, // VST3dWB_register_Asm_8
1157789381U, // VST3qAsm_16
1157920453U, // VST3qAsm_32
1158051525U, // VST3qAsm_8
2231531205U, // VST3qWB_fixed_Asm_16
2231662277U, // VST3qWB_fixed_Asm_32
2231793349U, // VST3qWB_fixed_Asm_8
84039365U, // VST3qWB_register_Asm_16
84170437U, // VST3qWB_register_Asm_32
84301509U, // VST3qWB_register_Asm_8
153302U, // VST4LNdAsm_16
284374U, // VST4LNdAsm_32
415446U, // VST4LNdAsm_8
153302U, // VST4LNdWB_fixed_Asm_16
284374U, // VST4LNdWB_fixed_Asm_32
415446U, // VST4LNdWB_fixed_Asm_8
157398U, // VST4LNdWB_register_Asm_16
288470U, // VST4LNdWB_register_Asm_32
419542U, // VST4LNdWB_register_Asm_8
153302U, // VST4LNqAsm_16
284374U, // VST4LNqAsm_32
153302U, // VST4LNqWB_fixed_Asm_16
284374U, // VST4LNqWB_fixed_Asm_32
157398U, // VST4LNqWB_register_Asm_16
288470U, // VST4LNqWB_register_Asm_32
3355604694U, // VST4dAsm_16
3355735766U, // VST4dAsm_32
3355866838U, // VST4dAsm_8
3355604694U, // VST4dWB_fixed_Asm_16
3355735766U, // VST4dWB_fixed_Asm_32
3355866838U, // VST4dWB_fixed_Asm_8
3355596502U, // VST4dWB_register_Asm_16
3355727574U, // VST4dWB_register_Asm_32
3355858646U, // VST4dWB_register_Asm_8
1224898262U, // VST4qAsm_16
1225029334U, // VST4qAsm_32
1225160406U, // VST4qAsm_8
2298640086U, // VST4qWB_fixed_Asm_16
2298771158U, // VST4qWB_fixed_Asm_32
2298902230U, // VST4qWB_fixed_Asm_8
151148246U, // VST4qWB_register_Asm_16
151279318U, // VST4qWB_register_Asm_32
151410390U, // VST4qWB_register_Asm_8
0U, // WIN__CHKSTK
0U, // WIN__DBZCHK
0U, // t2ABS
0U, // t2ADDSri
0U, // t2ADDSrr
0U, // t2ADDSrs
0U, // t2BR_JT
0U, // t2LDMIA_RET
14508U, // t2LDRBpcrel
15443U, // t2LDRConstPool
14929U, // t2LDRHpcrel
14526U, // t2LDRSBpcrel
14948U, // t2LDRSHpcrel
0U, // t2LDRpci_pic
15443U, // t2LDRpcrel
0U, // t2LEApcrel
0U, // t2LEApcrelJT
0U, // t2MOVCCasr
0U, // t2MOVCCi
0U, // t2MOVCCi16
0U, // t2MOVCCi32imm
0U, // t2MOVCClsl
0U, // t2MOVCClsr
0U, // t2MOVCCr
0U, // t2MOVCCror
31992U, // t2MOVSsi
23800U, // t2MOVSsr
0U, // t2MOVTi16_ga_pcrel
0U, // t2MOV_ga_pcrel
0U, // t2MOVi16_ga_pcrel
0U, // t2MOVi32imm
32234U, // t2MOVsi
24042U, // t2MOVsr
0U, // t2MVNCCi
0U, // t2RSBSri
0U, // t2RSBSrs
0U, // t2STRB_preidx
0U, // t2STRH_preidx
0U, // t2STR_preidx
0U, // t2SUBSri
0U, // t2SUBSrr
0U, // t2SUBSrs
0U, // t2TBB_JT
0U, // t2TBH_JT
0U, // tADCS
0U, // tADDSi3
0U, // tADDSi8
0U, // tADDSrr
0U, // tADDframe
0U, // tADJCALLSTACKDOWN
0U, // tADJCALLSTACKUP
0U, // tBRIND
0U, // tBR_JTr
0U, // tBX_CALL
0U, // tBX_RET
0U, // tBX_RET_vararg
0U, // tBfar
0U, // tLDMIA_UPD
15443U, // tLDRConstPool
0U, // tLDRLIT_ga_abs
0U, // tLDRLIT_ga_pcrel
0U, // tLDR_postidx
0U, // tLDRpci_pic
0U, // tLEApcrel
0U, // tLEApcrelJT
0U, // tMOVCCr_pseudo
0U, // tPOP_RET
0U, // tSBCS
0U, // tSUBSi3
0U, // tSUBSi8
0U, // tSUBSrr
0U, // tTAILJMPd
0U, // tTAILJMPdND
0U, // tTAILJMPr
0U, // tTBB_JT
0U, // tTBH_JT
0U, // tTPsoft
530745U, // ADCri
530745U, // ADCrr
559417U, // ADCrsi
39225U, // ADCrsr
530806U, // ADDri
530806U, // ADDrr
559478U, // ADDrsi
39286U, // ADDrsr
539726U, // ADR
1242211449U, // AESD
1242211457U, // AESE
1258988646U, // AESIMC
1258988656U, // AESMC
530859U, // ANDri
530859U, // ANDrr
559531U, // ANDrsi
39339U, // ANDrsr
555329U, // BFC
547483U, // BFI
530758U, // BICri
530758U, // BICrr
559430U, // BICrsi
39238U, // BICrsr
828725U, // BKPT
828697U, // BL
828772U, // BLX
1074314916U, // BLX_pred
828772U, // BLXi
1074313964U, // BL_pred
828768U, // BX
1074313901U, // BXJ
970304U, // BX_RET
1074314816U, // BX_pred
1074313296U, // Bcc
201907225U, // CDP
219210157U, // CDP2
3726U, // CLREX
540368U, // CLZ
539583U, // CMNri
539583U, // CMNzrr
555967U, // CMNzrsi
547775U, // CMNzrsr
539683U, // CMPri
539683U, // CMPrr
556067U, // CMPrsi
547875U, // CMPrsr
828709U, // CPS1p
1309211869U, // CPS2p
235470045U, // CPS3p
185246891U, // CRC32B
185246899U, // CRC32CB
185246973U, // CRC32CH
185247057U, // CRC32CW
185246965U, // CRC32H
185247049U, // CRC32W
1074313739U, // DBG
66762U, // DMB
66767U, // DSB
531562U, // EORri
531562U, // EORrr
560234U, // EORrsi
40042U, // EORrsr
838971U, // ERET
1326595561U, // FCONSTD
1326726633U, // FCONSTH
1326857705U, // FCONSTS
2332573243U, // FLDMXDB_UPD
572932U, // FLDMXIA
2332573188U, // FLDMXIA_UPD
1625313U, // FMSTAT
2332573251U, // FSTMXDB_UPD
572940U, // FSTMXIA
2332573196U, // FSTMXIA_UPD
1074314610U, // HINT
828720U, // HLT
828638U, // HVC
70868U, // ISB
538616U, // LDA
538701U, // LDAB
540284U, // LDAEX
538905U, // LDAEXB
268974533U, // LDAEXD
539263U, // LDAEXH
539165U, // LDAH
286975243U, // LDC2L_OFFSET
3524977931U, // LDC2L_OPTION
303752459U, // LDC2L_POST
320529675U, // LDC2L_PRE
286974356U, // LDC2_OFFSET
3524977044U, // LDC2_OPTION
303751572U, // LDC2_POST
320528788U, // LDC2_PRE
1275615989U, // LDCL_OFFSET
1275615989U, // LDCL_OPTION
1275615989U, // LDCL_POST
1275615989U, // LDCL_PRE
1275615549U, // LDC_OFFSET
1275615549U, // LDC_OPTION
1275615549U, // LDC_POST
1275615549U, // LDC_PRE
571388U, // LDMDA
2332571644U, // LDMDA_UPD
571519U, // LDMDB
2332571775U, // LDMDB_UPD
572300U, // LDMIA
2332572556U, // LDMIA_UPD
571538U, // LDMIB
2332571794U, // LDMIB_UPD
552232U, // LDRBT_POST_IMM
552232U, // LDRBT_POST_REG
551084U, // LDRB_POST_IMM
551084U, // LDRB_POST_REG
546988U, // LDRB_PRE_IMM
551084U, // LDRB_PRE_REG
555180U, // LDRBi12
546988U, // LDRBrs
551343U, // LDRD
580015U, // LDRD_POST
580015U, // LDRD_PRE
540296U, // LDREX
538919U, // LDREXB
268974547U, // LDREXD
539277U, // LDREXH
547409U, // LDRH
548171U, // LDRHTi
552267U, // LDRHTr
551505U, // LDRH_POST
551505U, // LDRH_PRE
547006U, // LDRSB
548148U, // LDRSBTi
552244U, // LDRSBTr
551102U, // LDRSB_POST
551102U, // LDRSB_PRE
547428U, // LDRSH
548183U, // LDRSHTi
552279U, // LDRSHTr
551524U, // LDRSH_POST
551524U, // LDRSH_PRE
552311U, // LDRT_POST_IMM
552311U, // LDRT_POST_REG
552019U, // LDR_POST_IMM
552019U, // LDR_POST_REG
547923U, // LDR_PRE_IMM
552019U, // LDR_PRE_REG
556115U, // LDRcp
556115U, // LDRi12
547923U, // LDRrs
201907274U, // MCR
168878515U, // MCR2
201878642U, // MCRR
168878521U, // MCRR2
559140U, // MLA
548021U, // MLS
1887722U, // MOVPCLR
556471U, // MOVTi16
544234U, // MOVi
540159U, // MOVi16
544234U, // MOVr
544234U, // MOVr_TC
531946U, // MOVsi
560618U, // MOVsr
336124238U, // MRC
74138U, // MRC2
352872786U, // MRRC
78240U, // MRRC2
2148056290U, // MRS
539874U, // MRSbanked
3221798114U, // MRSsys
369638536U, // MSR
386415752U, // MSRbanked
369638536U, // MSRi
531317U, // MUL
543747U, // MVNi
543747U, // MVNr
531459U, // MVNsi
560131U, // MVNsr
531576U, // ORRri
531576U, // ORRrr
560248U, // ORRrsi
40056U, // ORRrsr
548115U, // PKHBT
547023U, // PKHTB
83290U, // PLDWi12
87386U, // PLDWrs
83171U, // PLDi12
87267U, // PLDrs
83206U, // PLIi12
87302U, // PLIrs
555406U, // QADD
554800U, // QADD16
554903U, // QADD8
556729U, // QASX
555380U, // QDADD
555252U, // QDSUB
556588U, // QSAX
555265U, // QSUB
554762U, // QSUB16
554864U, // QSUB8
539998U, // RBIT
540118U, // REV
538452U, // REV16
539247U, // REVSH
828573U, // RFEDA
2008221U, // RFEDA_UPD
828604U, // RFEDB
2008252U, // RFEDB_UPD
828580U, // RFEIA
2008228U, // RFEIA_UPD
828611U, // RFEIB
2008259U, // RFEIB_UPD
530624U, // RSBri
530624U, // RSBrr
559296U, // RSBrsi
39104U, // RSBrsr
530775U, // RSCri
530775U, // RSCrr
559447U, // RSCrsi
39255U, // RSCrsr
554807U, // SADD16
554909U, // SADD8
556734U, // SASX
530741U, // SBCri
530741U, // SBCrr
559413U, // SBCrsi
39221U, // SBCrsr
548506U, // SBFX
556506U, // SDIV
555794U, // SEL
91368U, // SETEND
828701U, // SETPAN
168468546U, // SHA1C
1258987596U, // SHA1H
168468578U, // SHA1M
168468588U, // SHA1P
168468481U, // SHA1SU0
1242210331U, // SHA1SU1
168468566U, // SHA256H
168468533U, // SHA256H2
1242210317U, // SHA256SU0
168468519U, // SHA256SU1
554783U, // SHADD16
554888U, // SHADD8
556716U, // SHASX
556575U, // SHSAX
554745U, // SHSUB16
554849U, // SHSUB8
1074313546U, // SMC
546910U, // SMLABB
548108U, // SMLABT
547171U, // SMLAD
548432U, // SMLADX
96984U, // SMLAL
579685U, // SMLALBB
580889U, // SMLALBT
579992U, // SMLALD
581214U, // SMLALDX
579797U, // SMLALTB
581011U, // SMLALTT
547016U, // SMLATB
548236U, // SMLATT
547083U, // SMLAWB
548284U, // SMLAWT
547257U, // SMLSD
548462U, // SMLSDX
580003U, // SMLSLD
581222U, // SMLSLDX
546850U, // SMMLA
547907U, // SMMLAR
548019U, // SMMLS
547968U, // SMMLSR
555891U, // SMMUL
556130U, // SMMULR
555369U, // SMUAD
556631U, // SMUADX
555117U, // SMULBB
556321U, // SMULBT
559946U, // SMULL
555229U, // SMULTB
556443U, // SMULTT
555282U, // SMULWB
556483U, // SMULWT
555455U, // SMUSD
556661U, // SMUSDX
828836U, // SRSDA
828788U, // SRSDA_UPD
828858U, // SRSDB
828812U, // SRSDB_UPD
828847U, // SRSIA
828800U, // SRSIA_UPD
828869U, // SRSIB
828824U, // SRSIB_UPD
548093U, // SSAT
554821U, // SSAT16
556593U, // SSAX
554769U, // SSUB16
554870U, // SSUB8
286975250U, // STC2L_OFFSET
3524977938U, // STC2L_OPTION
303752466U, // STC2L_POST
320529682U, // STC2L_PRE
286974375U, // STC2_OFFSET
3524977063U, // STC2_OPTION
303751591U, // STC2_POST
320528807U, // STC2_PRE
1275615994U, // STCL_OFFSET
1275615994U, // STCL_OPTION
1275615994U, // STCL_POST
1275615994U, // STCL_PRE
1275615579U, // STC_OFFSET
1275615579U, // STC_OPTION
1275615579U, // STC_POST
1275615579U, // STC_PRE
539503U, // STL
538782U, // STLB
556674U, // STLEX
555296U, // STLEXB
555468U, // STLEXD
555654U, // STLEXH
539195U, // STLH
571394U, // STMDA
2332571650U, // STMDA_UPD
571526U, // STMDB
2332571782U, // STMDB_UPD
572306U, // STMIA
2332572562U, // STMIA_UPD
571544U, // STMIB
2332571800U, // STMIB_UPD
185101614U, // STRBT_POST_IMM
185101614U, // STRBT_POST_REG
185100465U, // STRB_POST_IMM
185100465U, // STRB_POST_REG
185096369U, // STRB_PRE_IMM
185100465U, // STRB_PRE_REG
555185U, // STRBi12
546993U, // STRBrs
551348U, // STRD
185129396U, // STRD_POST
185129396U, // STRD_PRE
556692U, // STREX
555310U, // STREXB
555482U, // STREXD
555668U, // STREXH
547414U, // STRH
185097553U, // STRHTi
185101649U, // STRHTr
185100886U, // STRH_POST
185100886U, // STRH_PRE
185101698U, // STRT_POST_IMM
185101698U, // STRT_POST_REG
185101460U, // STR_POST_IMM
185101460U, // STR_POST_REG
185097364U, // STR_PRE_IMM
185101460U, // STR_PRE_REG
556180U, // STRi12
547988U, // STRrs
530678U, // SUBri
530678U, // SUBrr
559350U, // SUBrsi
39158U, // SUBrsr
1074313567U, // SVC
556081U, // SWP
555175U, // SWPB
546898U, // SXTAB
546523U, // SXTAB16
547371U, // SXTAH
555242U, // SXTB
554731U, // SXTB16
555637U, // SXTH
539711U, // TEQri
539711U, // TEQrr
556095U, // TEQrsi
547903U, // TEQrsr
3092U, // TRAP
3092U, // TRAPNaCl
99545U, // TSB
540040U, // TSTri
540040U, // TSTrr
556424U, // TSTrsi
548232U, // TSTrsr
554814U, // UADD16
554915U, // UADD8
556739U, // UASX
548511U, // UBFX
828656U, // UDF
556511U, // UDIV
554791U, // UHADD16
554895U, // UHADD8
556722U, // UHASX
556581U, // UHSAX
554753U, // UHSUB16
554856U, // UHSUB8
580285U, // UMAAL
96990U, // UMLAL
559952U, // UMULL
554799U, // UQADD16
554902U, // UQADD8
556728U, // UQASX
556587U, // UQSAX
554761U, // UQSUB16
554863U, // UQSUB8
554882U, // USAD8
546650U, // USADA8
548098U, // USAT
554828U, // USAT16
556598U, // USAX
554776U, // USUB16
554876U, // USUB8
546904U, // UXTAB
546531U, // UXTAB16
547377U, // UXTAH
555247U, // UXTB
554738U, // UXTB16
555642U, // UXTH
169892547U, // VABALsv2i64
170023619U, // VABALsv4i32
170154691U, // VABALsv8i16
170285763U, // VABALuv2i64
170416835U, // VABALuv4i32
170547907U, // VABALuv8i16
170153971U, // VABAsv16i8
169891827U, // VABAsv2i32
170022899U, // VABAsv4i16
169891827U, // VABAsv4i32
170022899U, // VABAsv8i16
170153971U, // VABAsv8i8
170547187U, // VABAuv16i8
170285043U, // VABAuv2i32
170416115U, // VABAuv4i16
170285043U, // VABAuv4i32
170416115U, // VABAuv8i16
170547187U, // VABAuv8i8
186678015U, // VABDLsv2i64
186809087U, // VABDLsv4i32
186940159U, // VABDLsv8i16
187071231U, // VABDLuv2i64
187202303U, // VABDLuv4i32
187333375U, // VABDLuv8i16
253131119U, // VABDfd
253131119U, // VABDfq
253000047U, // VABDhd
253000047U, // VABDhq
186939759U, // VABDsv16i8
186677615U, // VABDsv2i32
186808687U, // VABDsv4i16
186677615U, // VABDsv4i32
186808687U, // VABDsv8i16
186939759U, // VABDsv8i8
187332975U, // VABDuv16i8
187070831U, // VABDuv2i32
187201903U, // VABDuv4i16
187070831U, // VABDuv4i32
187201903U, // VABDuv8i16
187332975U, // VABDuv8i8
252853412U, // VABSD
252984484U, // VABSH
253115556U, // VABSS
253115556U, // VABSfd
253115556U, // VABSfq
252984484U, // VABShd
252984484U, // VABShq
1260666020U, // VABSv16i8
1260403876U, // VABSv2i32
1260534948U, // VABSv4i16
1260403876U, // VABSv4i32
1260534948U, // VABSv8i16
1260666020U, // VABSv8i8
253131233U, // VACGEfd
253131233U, // VACGEfq
253000161U, // VACGEhd
253000161U, // VACGEhq
253132096U, // VACGTfd
253132096U, // VACGTfq
253001024U, // VACGThd
253001024U, // VACGThq
252869011U, // VADDD
253000083U, // VADDH
187464621U, // VADDHNv2i32
187595693U, // VADDHNv4i16
187726765U, // VADDHNv8i8
186678028U, // VADDLsv2i64
186809100U, // VADDLsv4i32
186940172U, // VADDLsv8i16
187071244U, // VADDLuv2i64
187202316U, // VADDLuv4i32
187333388U, // VADDLuv8i16
253131155U, // VADDS
186678772U, // VADDWsv2i64
186809844U, // VADDWsv4i32
186940916U, // VADDWsv8i16
187071988U, // VADDWuv2i64
187203060U, // VADDWuv4i32
187334132U, // VADDWuv8i16
253131155U, // VADDfd
253131155U, // VADDfq
253000083U, // VADDhd
253000083U, // VADDhq
187857299U, // VADDv16i8
187464083U, // VADDv1i64
187595155U, // VADDv2i32
187464083U, // VADDv2i64
187726227U, // VADDv4i16
187595155U, // VADDv4i32
187726227U, // VADDv8i16
187857299U, // VADDv8i8
555434U, // VANDd
555434U, // VANDq
555333U, // VBICd
405698885U, // VBICiv2i32
405829957U, // VBICiv4i16
405698885U, // VBICiv4i32
405829957U, // VBICiv8i16
555333U, // VBICq
547334U, // VBIFd
547334U, // VBIFq
548195U, // VBITd
548195U, // VBITq
547676U, // VBSLd
547676U, // VBSLq
185245957U, // VCADDv2f32
185246658U, // VCADDv4f16
185245957U, // VCADDv4f32
185246658U, // VCADDv8f16
253131834U, // VCEQfd
253131834U, // VCEQfq
253000762U, // VCEQhd
253000762U, // VCEQhq
187857978U, // VCEQv16i8
187595834U, // VCEQv2i32
187726906U, // VCEQv4i16
187595834U, // VCEQv4i32
187726906U, // VCEQv8i16
187857978U, // VCEQv8i8
1261583418U, // VCEQzv16i8
253115450U, // VCEQzv2f32
1261321274U, // VCEQzv2i32
252984378U, // VCEQzv4f16
253115450U, // VCEQzv4f32
1261452346U, // VCEQzv4i16
1261321274U, // VCEQzv4i32
252984378U, // VCEQzv8f16
1261452346U, // VCEQzv8i16
1261583418U, // VCEQzv8i8
253131239U, // VCGEfd
253131239U, // VCGEfq
253000167U, // VCGEhd
253000167U, // VCGEhq
186939879U, // VCGEsv16i8
186677735U, // VCGEsv2i32
186808807U, // VCGEsv4i16
186677735U, // VCGEsv4i32
186808807U, // VCGEsv8i16
186939879U, // VCGEsv8i8
187333095U, // VCGEuv16i8
187070951U, // VCGEuv2i32
187202023U, // VCGEuv4i16
187070951U, // VCGEuv4i32
187202023U, // VCGEuv8i16
187333095U, // VCGEuv8i8
1260665319U, // VCGEzv16i8
253114855U, // VCGEzv2f32
1260403175U, // VCGEzv2i32
252983783U, // VCGEzv4f16
253114855U, // VCGEzv4f32
1260534247U, // VCGEzv4i16
1260403175U, // VCGEzv4i32
252983783U, // VCGEzv8f16
1260534247U, // VCGEzv8i16
1260665319U, // VCGEzv8i8
253132102U, // VCGTfd
253132102U, // VCGTfq
253001030U, // VCGThd
253001030U, // VCGThq
186940742U, // VCGTsv16i8
186678598U, // VCGTsv2i32
186809670U, // VCGTsv4i16
186678598U, // VCGTsv4i32
186809670U, // VCGTsv8i16
186940742U, // VCGTsv8i8
187333958U, // VCGTuv16i8
187071814U, // VCGTuv2i32
187202886U, // VCGTuv4i16
187071814U, // VCGTuv4i32
187202886U, // VCGTuv8i16
187333958U, // VCGTuv8i8
1260666182U, // VCGTzv16i8
253115718U, // VCGTzv2f32
1260404038U, // VCGTzv2i32
252984646U, // VCGTzv4f16
253115718U, // VCGTzv4f32
1260535110U, // VCGTzv4i16
1260404038U, // VCGTzv4i32
252984646U, // VCGTzv8f16
1260535110U, // VCGTzv8i16
1260666182U, // VCGTzv8i8
1260665324U, // VCLEzv16i8
253114860U, // VCLEzv2f32
1260403180U, // VCLEzv2i32
252983788U, // VCLEzv4f16
253114860U, // VCLEzv4f32
1260534252U, // VCLEzv4i16
1260403180U, // VCLEzv4i32
252983788U, // VCLEzv8f16
1260534252U, // VCLEzv8i16
1260665324U, // VCLEzv8i8
1260666030U, // VCLSv16i8
1260403886U, // VCLSv2i32
1260534958U, // VCLSv4i16
1260403886U, // VCLSv4i32
1260534958U, // VCLSv8i16
1260666030U, // VCLSv8i8
1260666216U, // VCLTzv16i8
253115752U, // VCLTzv2f32
1260404072U, // VCLTzv2i32
252984680U, // VCLTzv4f16
253115752U, // VCLTzv4f32
1260535144U, // VCLTzv4i16
1260404072U, // VCLTzv4i32
252984680U, // VCLTzv8f16
1260535144U, // VCLTzv8i16
1260666216U, // VCLTzv8i8
1261584079U, // VCLZv16i8
1261321935U, // VCLZv2i32
1261453007U, // VCLZv4i16
1261321935U, // VCLZv4i32
1261453007U, // VCLZv8i16
1261584079U, // VCLZv8i8
168468718U, // VCMLAv2f32
168468718U, // VCMLAv2f32_indexed
168469419U, // VCMLAv4f16
168469419U, // VCMLAv4f16_indexed
168468718U, // VCMLAv4f32
168468718U, // VCMLAv4f32_indexed
168469419U, // VCMLAv8f16
168469419U, // VCMLAv8f16_indexed
252853282U, // VCMPD
252852728U, // VCMPED
252983800U, // VCMPEH
253114872U, // VCMPES
420657656U, // VCMPEZD
420788728U, // VCMPEZH
420919800U, // VCMPEZS
252984354U, // VCMPH
253115426U, // VCMPS
420658210U, // VCMPZD
420789282U, // VCMPZH
420920354U, // VCMPZS
408941U, // VCNTd
408941U, // VCNTq
1258987638U, // VCVTANSDf
1258988339U, // VCVTANSDh
1258987638U, // VCVTANSQf
1258988339U, // VCVTANSQh
1258987698U, // VCVTANUDf
1258988399U, // VCVTANUDh
1258987698U, // VCVTANUQf
1258988399U, // VCVTANUQh
1258987968U, // VCVTASD
1258988219U, // VCVTASH
1258987638U, // VCVTASS
1258988028U, // VCVTAUD
1258988279U, // VCVTAUH
1258987698U, // VCVTAUS
3422436U, // VCVTBDH
3553508U, // VCVTBHD
3684580U, // VCVTBHS
3815652U, // VCVTBSH
3947954U, // VCVTDS
1258987653U, // VCVTMNSDf
1258988354U, // VCVTMNSDh
1258987653U, // VCVTMNSQf
1258988354U, // VCVTMNSQh
1258987713U, // VCVTMNUDf
1258988414U, // VCVTMNUDh
1258987713U, // VCVTMNUQf
1258988414U, // VCVTMNUQh
1258987983U, // VCVTMSD
1258988234U, // VCVTMSH
1258987653U, // VCVTMSS
1258988043U, // VCVTMUD
1258988294U, // VCVTMUH
1258987713U, // VCVTMUS
1258987668U, // VCVTNNSDf
1258988369U, // VCVTNNSDh
1258987668U, // VCVTNNSQf
1258988369U, // VCVTNNSQh
1258987728U, // VCVTNNUDf
1258988429U, // VCVTNNUDh
1258987728U, // VCVTNNUQf
1258988429U, // VCVTNNUQh
1258987998U, // VCVTNSD
1258988249U, // VCVTNSH
1258987668U, // VCVTNSS
1258988058U, // VCVTNUD
1258988309U, // VCVTNUH
1258987728U, // VCVTNUS
1258987683U, // VCVTPNSDf
1258988384U, // VCVTPNSDh
1258987683U, // VCVTPNSQf
1258988384U, // VCVTPNSQh
1258987743U, // VCVTPNUDf
1258988444U, // VCVTPNUDh
1258987743U, // VCVTPNUQf
1258988444U, // VCVTPNUQh
1258988013U, // VCVTPSD
1258988264U, // VCVTPSH
1258987683U, // VCVTPSS
1258988073U, // VCVTPUD
1258988324U, // VCVTPUH
1258987743U, // VCVTPUS
4079026U, // VCVTSD
3423654U, // VCVTTDH
3554726U, // VCVTTHD
3685798U, // VCVTTHS
3816870U, // VCVTTSH
3816882U, // VCVTf2h
440417714U, // VCVTf2sd
440417714U, // VCVTf2sq
440548786U, // VCVTf2ud
440548786U, // VCVTf2uq
2403368370U, // VCVTf2xsd
2403368370U, // VCVTf2xsq
2403499442U, // VCVTf2xud
2403499442U, // VCVTf2xuq
3685810U, // VCVTh2f
440679858U, // VCVTh2sd
440679858U, // VCVTh2sq
440810930U, // VCVTh2ud
440810930U, // VCVTh2uq
2403630514U, // VCVTh2xsd
2403630514U, // VCVTh2xsq
2403761586U, // VCVTh2xud
2403761586U, // VCVTh2xuq
440942002U, // VCVTs2fd
440942002U, // VCVTs2fq
441073074U, // VCVTs2hd
441073074U, // VCVTs2hq
441204146U, // VCVTu2fd
441204146U, // VCVTu2fq
441335218U, // VCVTu2hd
441335218U, // VCVTu2hq
2403892658U, // VCVTxs2fd
2403892658U, // VCVTxs2fq
2404023730U, // VCVTxs2hd
2404023730U, // VCVTxs2hq
2404154802U, // VCVTxu2fd
2404154802U, // VCVTxu2fq
2404285874U, // VCVTxu2hd
2404285874U, // VCVTxu2hq
252870116U, // VDIVD
253001188U, // VDIVH
253132260U, // VDIVS
146475U, // VDUP16d
146475U, // VDUP16q
277547U, // VDUP32d
277547U, // VDUP32q
408619U, // VDUP8d
408619U, // VDUP8q
162859U, // VDUPLN16d
162859U, // VDUPLN16q
293931U, // VDUPLN32d
293931U, // VDUPLN32q
425003U, // VDUPLN8d
425003U, // VDUPLN8q
556137U, // VEORd
556137U, // VEORq
155082U, // VEXTd16
286154U, // VEXTd32
417226U, // VEXTd8
155082U, // VEXTq16
286154U, // VEXTq32
5266890U, // VEXTq64
417226U, // VEXTq8
2400344115U, // VFMAD
2400475187U, // VFMAH
2400606259U, // VFMAS
2400606259U, // VFMAfd
2400606259U, // VFMAfq
2400475187U, // VFMAhd
2400475187U, // VFMAhq
2400345284U, // VFMSD
2400476356U, // VFMSH
2400607428U, // VFMSS
2400607428U, // VFMSfd
2400607428U, // VFMSfq
2400476356U, // VFMShd
2400476356U, // VFMShq
2400344120U, // VFNMAD
2400475192U, // VFNMAH
2400606264U, // VFNMAS
2400345289U, // VFNMSD
2400476361U, // VFNMSH
2400607433U, // VFNMSS
294377U, // VGETLNi32
3408035305U, // VGETLNs16
3408166377U, // VGETLNs8
3408428521U, // VGETLNu16
3408559593U, // VGETLNu8
186939777U, // VHADDsv16i8
186677633U, // VHADDsv2i32
186808705U, // VHADDsv4i16
186677633U, // VHADDsv4i32
186808705U, // VHADDsv8i16
186939777U, // VHADDsv8i8
187332993U, // VHADDuv16i8
187070849U, // VHADDuv2i32
187201921U, // VHADDuv4i16
187070849U, // VHADDuv4i32
187201921U, // VHADDuv8i16
187332993U, // VHADDuv8i8
186939642U, // VHSUBsv16i8
186677498U, // VHSUBsv2i32
186808570U, // VHSUBsv4i16
186677498U, // VHSUBsv4i32
186808570U, // VHSUBsv8i16
186939642U, // VHSUBsv8i8
187332858U, // VHSUBuv16i8
187070714U, // VHSUBuv2i32
187201786U, // VHSUBuv4i16
187070714U, // VHSUBuv4i32
187201786U, // VHSUBuv8i16
187332858U, // VHSUBuv8i8
1258988577U, // VINSH
441597356U, // VJCVT
3674371694U, // VLD1DUPd16
453138030U, // VLD1DUPd16wb_fixed
453142126U, // VLD1DUPd16wb_register
3674502766U, // VLD1DUPd32
453269102U, // VLD1DUPd32wb_fixed
453273198U, // VLD1DUPd32wb_register
3674633838U, // VLD1DUPd8
453400174U, // VLD1DUPd8wb_fixed
453404270U, // VLD1DUPd8wb_register
3691148910U, // VLD1DUPq16
469915246U, // VLD1DUPq16wb_fixed
469919342U, // VLD1DUPq16wb_register
3691279982U, // VLD1DUPq32
470046318U, // VLD1DUPq32wb_fixed
470050414U, // VLD1DUPq32wb_register
3691411054U, // VLD1DUPq8
470177390U, // VLD1DUPq8wb_fixed
470181486U, // VLD1DUPq8wb_register
1079273070U, // VLD1LNd16
1079350894U, // VLD1LNd16_UPD
1079404142U, // VLD1LNd32
1079481966U, // VLD1LNd32_UPD
1079535214U, // VLD1LNd8
1079613038U, // VLD1LNd8_UPD
0U, // VLD1LNq16Pseudo
0U, // VLD1LNq16Pseudo_UPD
0U, // VLD1LNq32Pseudo
0U, // VLD1LNq32Pseudo_UPD
0U, // VLD1LNq8Pseudo
0U, // VLD1LNq8Pseudo_UPD
3707926126U, // VLD1d16
3355604590U, // VLD1d16Q
0U, // VLD1d16QPseudo
134370926U, // VLD1d16Qwb_fixed
134375022U, // VLD1d16Qwb_register
3288495726U, // VLD1d16T
0U, // VLD1d16TPseudo
67262062U, // VLD1d16Twb_fixed
67266158U, // VLD1d16Twb_register
486692462U, // VLD1d16wb_fixed
486696558U, // VLD1d16wb_register
3708057198U, // VLD1d32
3355735662U, // VLD1d32Q
0U, // VLD1d32QPseudo
134501998U, // VLD1d32Qwb_fixed
134506094U, // VLD1d32Qwb_register
3288626798U, // VLD1d32T
0U, // VLD1d32TPseudo
67393134U, // VLD1d32Twb_fixed
67397230U, // VLD1d32Twb_register
486823534U, // VLD1d32wb_fixed
486827630U, // VLD1d32wb_register
3713037934U, // VLD1d64
3360716398U, // VLD1d64Q
0U, // VLD1d64QPseudo
0U, // VLD1d64QPseudoWB_fixed
0U, // VLD1d64QPseudoWB_register
139482734U, // VLD1d64Qwb_fixed
139486830U, // VLD1d64Qwb_register
3293607534U, // VLD1d64T
0U, // VLD1d64TPseudo
0U, // VLD1d64TPseudoWB_fixed
0U, // VLD1d64TPseudoWB_register
72373870U, // VLD1d64Twb_fixed
72377966U, // VLD1d64Twb_register
491804270U, // VLD1d64wb_fixed
491808366U, // VLD1d64wb_register
3708188270U, // VLD1d8
3355866734U, // VLD1d8Q
0U, // VLD1d8QPseudo
134633070U, // VLD1d8Qwb_fixed
134637166U, // VLD1d8Qwb_register
3288757870U, // VLD1d8T
0U, // VLD1d8TPseudo
67524206U, // VLD1d8Twb_fixed
67528302U, // VLD1d8Twb_register
486954606U, // VLD1d8wb_fixed
486958702U, // VLD1d8wb_register
3724703342U, // VLD1q16
0U, // VLD1q16HighQPseudo
0U, // VLD1q16HighTPseudo
0U, // VLD1q16LowQPseudo_UPD
0U, // VLD1q16LowTPseudo_UPD
503469678U, // VLD1q16wb_fixed
503473774U, // VLD1q16wb_register
3724834414U, // VLD1q32
0U, // VLD1q32HighQPseudo
0U, // VLD1q32HighTPseudo
0U, // VLD1q32LowQPseudo_UPD
0U, // VLD1q32LowTPseudo_UPD
503600750U, // VLD1q32wb_fixed
503604846U, // VLD1q32wb_register
3729815150U, // VLD1q64
0U, // VLD1q64HighQPseudo
0U, // VLD1q64HighTPseudo
0U, // VLD1q64LowQPseudo_UPD
0U, // VLD1q64LowTPseudo_UPD
508581486U, // VLD1q64wb_fixed
508585582U, // VLD1q64wb_register
3724965486U, // VLD1q8
0U, // VLD1q8HighQPseudo
0U, // VLD1q8HighTPseudo
0U, // VLD1q8LowQPseudo_UPD
0U, // VLD1q8LowTPseudo_UPD
503731822U, // VLD1q8wb_fixed
503735918U, // VLD1q8wb_register
3691148954U, // VLD2DUPd16
469915290U, // VLD2DUPd16wb_fixed
469919386U, // VLD2DUPd16wb_register
3741480602U, // VLD2DUPd16x2
520246938U, // VLD2DUPd16x2wb_fixed
520251034U, // VLD2DUPd16x2wb_register
3691280026U, // VLD2DUPd32
470046362U, // VLD2DUPd32wb_fixed
470050458U, // VLD2DUPd32wb_register
3741611674U, // VLD2DUPd32x2
520378010U, // VLD2DUPd32x2wb_fixed
520382106U, // VLD2DUPd32x2wb_register
3691411098U, // VLD2DUPd8
470177434U, // VLD2DUPd8wb_fixed
470181530U, // VLD2DUPd8wb_register
3741742746U, // VLD2DUPd8x2
520509082U, // VLD2DUPd8x2wb_fixed
520513178U, // VLD2DUPd8x2wb_register
0U, // VLD2DUPq16EvenPseudo
0U, // VLD2DUPq16OddPseudo
0U, // VLD2DUPq32EvenPseudo
0U, // VLD2DUPq32OddPseudo
0U, // VLD2DUPq8EvenPseudo
0U, // VLD2DUPq8OddPseudo
1079350938U, // VLD2LNd16
0U, // VLD2LNd16Pseudo
0U, // VLD2LNd16Pseudo_UPD
1079355034U, // VLD2LNd16_UPD
1079482010U, // VLD2LNd32
0U, // VLD2LNd32Pseudo
0U, // VLD2LNd32Pseudo_UPD
1079486106U, // VLD2LNd32_UPD
1079613082U, // VLD2LNd8
0U, // VLD2LNd8Pseudo
0U, // VLD2LNd8Pseudo_UPD
1079617178U, // VLD2LNd8_UPD
1079350938U, // VLD2LNq16
0U, // VLD2LNq16Pseudo
0U, // VLD2LNq16Pseudo_UPD
1079355034U, // VLD2LNq16_UPD
1079482010U, // VLD2LNq32
0U, // VLD2LNq32Pseudo
0U, // VLD2LNq32Pseudo_UPD
1079486106U, // VLD2LNq32_UPD
3758257818U, // VLD2b16
537024154U, // VLD2b16wb_fixed
537028250U, // VLD2b16wb_register
3758388890U, // VLD2b32
537155226U, // VLD2b32wb_fixed
537159322U, // VLD2b32wb_register
3758519962U, // VLD2b8
537286298U, // VLD2b8wb_fixed
537290394U, // VLD2b8wb_register
3724703386U, // VLD2d16
503469722U, // VLD2d16wb_fixed
503473818U, // VLD2d16wb_register
3724834458U, // VLD2d32
503600794U, // VLD2d32wb_fixed
503604890U, // VLD2d32wb_register
3724965530U, // VLD2d8
503731866U, // VLD2d8wb_fixed
503735962U, // VLD2d8wb_register
3355604634U, // VLD2q16
0U, // VLD2q16Pseudo
0U, // VLD2q16PseudoWB_fixed
0U, // VLD2q16PseudoWB_register
134370970U, // VLD2q16wb_fixed
134375066U, // VLD2q16wb_register
3355735706U, // VLD2q32
0U, // VLD2q32Pseudo
0U, // VLD2q32PseudoWB_fixed
0U, // VLD2q32PseudoWB_register
134502042U, // VLD2q32wb_fixed
134506138U, // VLD2q32wb_register
3355866778U, // VLD2q8
0U, // VLD2q8Pseudo
0U, // VLD2q8PseudoWB_fixed
0U, // VLD2q8PseudoWB_register
134633114U, // VLD2q8wb_fixed
134637210U, // VLD2q8wb_register
2153014970U, // VLD3DUPd16
0U, // VLD3DUPd16Pseudo
0U, // VLD3DUPd16Pseudo_UPD
2153092794U, // VLD3DUPd16_UPD
2153146042U, // VLD3DUPd32
0U, // VLD3DUPd32Pseudo
0U, // VLD3DUPd32Pseudo_UPD
2153223866U, // VLD3DUPd32_UPD
2153277114U, // VLD3DUPd8
0U, // VLD3DUPd8Pseudo
0U, // VLD3DUPd8Pseudo_UPD
2153354938U, // VLD3DUPd8_UPD
2153014970U, // VLD3DUPq16
0U, // VLD3DUPq16EvenPseudo
0U, // VLD3DUPq16OddPseudo
2153092794U, // VLD3DUPq16_UPD
2153146042U, // VLD3DUPq32
0U, // VLD3DUPq32EvenPseudo
0U, // VLD3DUPq32OddPseudo
2153223866U, // VLD3DUPq32_UPD
2153277114U, // VLD3DUPq8
0U, // VLD3DUPq8EvenPseudo
0U, // VLD3DUPq8OddPseudo
2153354938U, // VLD3DUPq8_UPD
1079355066U, // VLD3LNd16
0U, // VLD3LNd16Pseudo
0U, // VLD3LNd16Pseudo_UPD
1079359162U, // VLD3LNd16_UPD
1079486138U, // VLD3LNd32
0U, // VLD3LNd32Pseudo
0U, // VLD3LNd32Pseudo_UPD
1079490234U, // VLD3LNd32_UPD
1079617210U, // VLD3LNd8
0U, // VLD3LNd8Pseudo
0U, // VLD3LNd8Pseudo_UPD
1079621306U, // VLD3LNd8_UPD
1079355066U, // VLD3LNq16
0U, // VLD3LNq16Pseudo
0U, // VLD3LNq16Pseudo_UPD
1079359162U, // VLD3LNq16_UPD
1079486138U, // VLD3LNq32
0U, // VLD3LNq32Pseudo
0U, // VLD3LNq32Pseudo_UPD
1079490234U, // VLD3LNq32_UPD
5531322U, // VLD3d16
0U, // VLD3d16Pseudo
0U, // VLD3d16Pseudo_UPD
5609146U, // VLD3d16_UPD
5662394U, // VLD3d32
0U, // VLD3d32Pseudo
0U, // VLD3d32Pseudo_UPD
5740218U, // VLD3d32_UPD
5793466U, // VLD3d8
0U, // VLD3d8Pseudo
0U, // VLD3d8Pseudo_UPD
5871290U, // VLD3d8_UPD
5531322U, // VLD3q16
0U, // VLD3q16Pseudo_UPD
5609146U, // VLD3q16_UPD
0U, // VLD3q16oddPseudo
0U, // VLD3q16oddPseudo_UPD
5662394U, // VLD3q32
0U, // VLD3q32Pseudo_UPD
5740218U, // VLD3q32_UPD
0U, // VLD3q32oddPseudo
0U, // VLD3q32oddPseudo_UPD
5793466U, // VLD3q8
0U, // VLD3q8Pseudo_UPD
5871290U, // VLD3q8_UPD
0U, // VLD3q8oddPseudo
0U, // VLD3q8oddPseudo_UPD
2153043665U, // VLD4DUPd16
0U, // VLD4DUPd16Pseudo
0U, // VLD4DUPd16Pseudo_UPD
2153105105U, // VLD4DUPd16_UPD
2153174737U, // VLD4DUPd32
0U, // VLD4DUPd32Pseudo
0U, // VLD4DUPd32Pseudo_UPD
2153236177U, // VLD4DUPd32_UPD
2153305809U, // VLD4DUPd8
0U, // VLD4DUPd8Pseudo
0U, // VLD4DUPd8Pseudo_UPD
2153367249U, // VLD4DUPd8_UPD
2153043665U, // VLD4DUPq16
0U, // VLD4DUPq16EvenPseudo
0U, // VLD4DUPq16OddPseudo
2153105105U, // VLD4DUPq16_UPD
2153174737U, // VLD4DUPq32
0U, // VLD4DUPq32EvenPseudo
0U, // VLD4DUPq32OddPseudo
2153236177U, // VLD4DUPq32_UPD
2153305809U, // VLD4DUPq8
0U, // VLD4DUPq8EvenPseudo
0U, // VLD4DUPq8OddPseudo
2153367249U, // VLD4DUPq8_UPD
1079359185U, // VLD4LNd16
0U, // VLD4LNd16Pseudo
0U, // VLD4LNd16Pseudo_UPD
1079367377U, // VLD4LNd16_UPD
1079490257U, // VLD4LNd32
0U, // VLD4LNd32Pseudo
0U, // VLD4LNd32Pseudo_UPD
1079498449U, // VLD4LNd32_UPD
1079621329U, // VLD4LNd8
0U, // VLD4LNd8Pseudo
0U, // VLD4LNd8Pseudo_UPD
1079629521U, // VLD4LNd8_UPD
1079359185U, // VLD4LNq16
0U, // VLD4LNq16Pseudo
0U, // VLD4LNq16Pseudo_UPD
1079367377U, // VLD4LNq16_UPD
1079490257U, // VLD4LNq32
0U, // VLD4LNq32Pseudo
0U, // VLD4LNq32Pseudo_UPD
1079498449U, // VLD4LNq32_UPD
5560017U, // VLD4d16
0U, // VLD4d16Pseudo
0U, // VLD4d16Pseudo_UPD
5621457U, // VLD4d16_UPD
5691089U, // VLD4d32
0U, // VLD4d32Pseudo
0U, // VLD4d32Pseudo_UPD
5752529U, // VLD4d32_UPD
5822161U, // VLD4d8
0U, // VLD4d8Pseudo
0U, // VLD4d8Pseudo_UPD
5883601U, // VLD4d8_UPD
5560017U, // VLD4q16
0U, // VLD4q16Pseudo_UPD
5621457U, // VLD4q16_UPD
0U, // VLD4q16oddPseudo
0U, // VLD4q16oddPseudo_UPD
5691089U, // VLD4q32
0U, // VLD4q32Pseudo_UPD
5752529U, // VLD4q32_UPD
0U, // VLD4q32oddPseudo
0U, // VLD4q32oddPseudo_UPD
5822161U, // VLD4q8
0U, // VLD4q8Pseudo_UPD
5883601U, // VLD4q8_UPD
0U, // VLD4q8oddPseudo
0U, // VLD4q8oddPseudo_UPD
2332571774U, // VLDMDDB_UPD
571406U, // VLDMDIA
2332571662U, // VLDMDIA_UPD
0U, // VLDMQIA
2332571774U, // VLDMSDB_UPD
571406U, // VLDMSIA
2332571662U, // VLDMSIA_UPD
556114U, // VLDRD
162898U, // VLDRH
556114U, // VLDRS
1074314122U, // VLLDM
1074314128U, // VLSTM
185246300U, // VMAXNMD
185246693U, // VMAXNMH
185245992U, // VMAXNMNDf
185246693U, // VMAXNMNDh
185245992U, // VMAXNMNQf
185246693U, // VMAXNMNQh
185245992U, // VMAXNMS
253132314U, // VMAXfd
253132314U, // VMAXfq
253001242U, // VMAXhd
253001242U, // VMAXhq
186940954U, // VMAXsv16i8
186678810U, // VMAXsv2i32
186809882U, // VMAXsv4i16
186678810U, // VMAXsv4i32
186809882U, // VMAXsv8i16
186940954U, // VMAXsv8i8
187334170U, // VMAXuv16i8
187072026U, // VMAXuv2i32
187203098U, // VMAXuv4i16
187072026U, // VMAXuv4i32
187203098U, // VMAXuv8i16
187334170U, // VMAXuv8i8
185246288U, // VMINNMD
185246681U, // VMINNMH
185245980U, // VMINNMNDf
185246681U, // VMINNMNDh
185245980U, // VMINNMNQf
185246681U, // VMINNMNQh
185245980U, // VMINNMS
253131706U, // VMINfd
253131706U, // VMINfq
253000634U, // VMINhd
253000634U, // VMINhq
186940346U, // VMINsv16i8
186678202U, // VMINsv2i32
186809274U, // VMINsv4i16
186678202U, // VMINsv4i32
186809274U, // VMINsv8i16
186940346U, // VMINsv8i8
187333562U, // VMINuv16i8
187071418U, // VMINuv2i32
187202490U, // VMINuv4i16
187071418U, // VMINuv4i32
187202490U, // VMINuv8i16
187333562U, // VMINuv8i8
2400344110U, // VMLAD
2400475182U, // VMLAH
169896676U, // VMLALslsv2i32
170027748U, // VMLALslsv4i16
170289892U, // VMLALsluv2i32
170420964U, // VMLALsluv4i16
169892580U, // VMLALsv2i64
170023652U, // VMLALsv4i32
170154724U, // VMLALsv8i16
170285796U, // VMLALuv2i64
170416868U, // VMLALuv4i32
170547940U, // VMLALuv8i16
2400606254U, // VMLAS
2400606254U, // VMLAfd
2400606254U, // VMLAfq
2400475182U, // VMLAhd
2400475182U, // VMLAhq
2400610350U, // VMLAslfd
2400610350U, // VMLAslfq
2400479278U, // VMLAslhd
2400479278U, // VMLAslhq
170813486U, // VMLAslv2i32
170944558U, // VMLAslv4i16
170813486U, // VMLAslv4i32
170944558U, // VMLAslv8i16
171071534U, // VMLAv16i8
170809390U, // VMLAv2i32
170940462U, // VMLAv4i16
170809390U, // VMLAv4i32
170940462U, // VMLAv8i16
171071534U, // VMLAv8i8
2400345279U, // VMLSD
2400476351U, // VMLSH
169896809U, // VMLSLslsv2i32
170027881U, // VMLSLslsv4i16
170290025U, // VMLSLsluv2i32
170421097U, // VMLSLsluv4i16
169892713U, // VMLSLsv2i64
170023785U, // VMLSLsv4i32
170154857U, // VMLSLsv8i16
170285929U, // VMLSLuv2i64
170417001U, // VMLSLuv4i32
170548073U, // VMLSLuv8i16
2400607423U, // VMLSS
2400607423U, // VMLSfd
2400607423U, // VMLSfq
2400476351U, // VMLShd
2400476351U, // VMLShq
2400611519U, // VMLSslfd
2400611519U, // VMLSslfq
2400480447U, // VMLSslhd
2400480447U, // VMLSslhq
170814655U, // VMLSslv2i32
170945727U, // VMLSslv4i16
170814655U, // VMLSslv4i32
170945727U, // VMLSslv8i16
171072703U, // VMLSv16i8
170810559U, // VMLSv2i32
170941631U, // VMLSv4i16
170810559U, // VMLSv4i32
170941631U, // VMLSv8i16
171072703U, // VMLSv8i8
252853737U, // VMOVD
556521U, // VMOVDRR
1258988623U, // VMOVH
252984809U, // VMOVHR
1260403588U, // VMOVLsv2i64
1260534660U, // VMOVLsv4i32
1260665732U, // VMOVLsv8i16
1260796804U, // VMOVLuv2i64
1260927876U, // VMOVLuv4i32
1261058948U, // VMOVLuv8i16
1261190158U, // VMOVNv2i32
1261321230U, // VMOVNv4i16
1261452302U, // VMOVNv8i8
252984809U, // VMOVRH
556521U, // VMOVRRD
548329U, // VMOVRRS
540137U, // VMOVRS
253115881U, // VMOVS
540137U, // VMOVSR
548329U, // VMOVSRR
405945833U, // VMOVv16i8
405552617U, // VMOVv1i64
1326857705U, // VMOVv2f32
405683689U, // VMOVv2i32
405552617U, // VMOVv2i64
1326857705U, // VMOVv4f32
405814761U, // VMOVv4i16
405683689U, // VMOVv4i32
405814761U, // VMOVv8i16
405945833U, // VMOVv8i8
3221798113U, // VMRS
572641U, // VMRS_FPEXC
1074314465U, // VMRS_FPINST
2148056289U, // VMRS_FPINST2
3221798113U, // VMRS_FPSID
572641U, // VMRS_MVFR0
1074314465U, // VMRS_MVFR1
2148056289U, // VMRS_MVFR2
5946503U, // VMSR
6077575U, // VMSR_FPEXC
6208647U, // VMSR_FPINST
6339719U, // VMSR_FPINST2
6470791U, // VMSR_FPSID
252869503U, // VMULD
253000575U, // VMULH
185246384U, // VMULLp64
6585174U, // VMULLp8
186669910U, // VMULLslsv2i32
186800982U, // VMULLslsv4i16
187063126U, // VMULLsluv2i32
187194198U, // VMULLsluv4i16
186678102U, // VMULLsv2i64
186809174U, // VMULLsv4i32
186940246U, // VMULLsv8i16
187071318U, // VMULLuv2i64
187202390U, // VMULLuv4i32
187333462U, // VMULLuv8i16
253131647U, // VMULS
253131647U, // VMULfd
253131647U, // VMULfq
253000575U, // VMULhd
253000575U, // VMULhq
6585215U, // VMULpd
6585215U, // VMULpq
253123455U, // VMULslfd
253123455U, // VMULslfq
252992383U, // VMULslhd
252992383U, // VMULslhq
187587455U, // VMULslv2i32
187718527U, // VMULslv4i16
187587455U, // VMULslv4i32
187718527U, // VMULslv8i16
187857791U, // VMULv16i8
187595647U, // VMULv2i32
187726719U, // VMULv4i16
187595647U, // VMULv4i32
187726719U, // VMULv8i16
187857791U, // VMULv8i8
539650U, // VMVNd
539650U, // VMVNq
405683202U, // VMVNv2i32
405814274U, // VMVNv4i16
405683202U, // VMVNv4i32
405814274U, // VMVNv8i16
252852757U, // VNEGD
252983829U, // VNEGH
253114901U, // VNEGS
253114901U, // VNEGf32q
253114901U, // VNEGfd
252983829U, // VNEGhd
252983829U, // VNEGhq
1260534293U, // VNEGs16d
1260534293U, // VNEGs16q
1260403221U, // VNEGs32d
1260403221U, // VNEGs32q
1260665365U, // VNEGs8d
1260665365U, // VNEGs8q
2400344104U, // VNMLAD
2400475176U, // VNMLAH
2400606248U, // VNMLAS
2400345273U, // VNMLSD
2400476345U, // VNMLSH
2400607417U, // VNMLSS
252869497U, // VNMULD
253000569U, // VNMULH
253131641U, // VNMULS
555999U, // VORNd
555999U, // VORNq
556151U, // VORRd
405699703U, // VORRiv2i32
405830775U, // VORRiv4i16
405699703U, // VORRiv4i32
405830775U, // VORRiv8i16
556151U, // VORRq
1243904713U, // VPADALsv16i8
1243642569U, // VPADALsv2i32
1243773641U, // VPADALsv4i16
1243642569U, // VPADALsv4i32
1243773641U, // VPADALsv8i16
1243904713U, // VPADALsv8i8
1244297929U, // VPADALuv16i8
1244035785U, // VPADALuv2i32
1244166857U, // VPADALuv4i16
1244035785U, // VPADALuv4i32
1244166857U, // VPADALuv8i16
1244297929U, // VPADALuv8i8
1260665605U, // VPADDLsv16i8
1260403461U, // VPADDLsv2i32
1260534533U, // VPADDLsv4i16
1260403461U, // VPADDLsv4i32
1260534533U, // VPADDLsv8i16
1260665605U, // VPADDLsv8i8
1261058821U, // VPADDLuv16i8
1260796677U, // VPADDLuv2i32
1260927749U, // VPADDLuv4i16
1260796677U, // VPADDLuv4i32
1260927749U, // VPADDLuv8i16
1261058821U, // VPADDLuv8i8
253131143U, // VPADDf
253000071U, // VPADDh
187726215U, // VPADDi16
187595143U, // VPADDi32
187857287U, // VPADDi8
253132308U, // VPMAXf
253001236U, // VPMAXh
186809876U, // VPMAXs16
186678804U, // VPMAXs32
186940948U, // VPMAXs8
187203092U, // VPMAXu16
187072020U, // VPMAXu32
187334164U, // VPMAXu8
253131700U, // VPMINf
253000628U, // VPMINh
186809268U, // VPMINs16
186678196U, // VPMINs32
186940340U, // VPMINs8
187202484U, // VPMINu16
187071412U, // VPMINu32
187333556U, // VPMINu8
1260666014U, // VQABSv16i8
1260403870U, // VQABSv2i32
1260534942U, // VQABSv4i16
1260403870U, // VQABSv4i32
1260534942U, // VQABSv8i16
1260666014U, // VQABSv8i8
186939789U, // VQADDsv16i8
191265165U, // VQADDsv1i64
186677645U, // VQADDsv2i32
191265165U, // VQADDsv2i64
186808717U, // VQADDsv4i16
186677645U, // VQADDsv4i32
186808717U, // VQADDsv8i16
186939789U, // VQADDsv8i8
187333005U, // VQADDuv16i8
191396237U, // VQADDuv1i64
187070861U, // VQADDuv2i32
191396237U, // VQADDuv2i64
187201933U, // VQADDuv4i16
187070861U, // VQADDuv4i32
187201933U, // VQADDuv8i16
187333005U, // VQADDuv8i8
169896656U, // VQDMLALslv2i32
170027728U, // VQDMLALslv4i16
169892560U, // VQDMLALv2i64
170023632U, // VQDMLALv4i32
169896801U, // VQDMLSLslv2i32
170027873U, // VQDMLSLslv4i16
169892705U, // VQDMLSLv2i64
170023777U, // VQDMLSLv4i32
186669632U, // VQDMULHslv2i32
186800704U, // VQDMULHslv4i16
186669632U, // VQDMULHslv4i32
186800704U, // VQDMULHslv8i16
186677824U, // VQDMULHv2i32
186808896U, // VQDMULHv4i16
186677824U, // VQDMULHv4i32
186808896U, // VQDMULHv8i16
186669890U, // VQDMULLslv2i32
186800962U, // VQDMULLslv4i16
186678082U, // VQDMULLv2i64
186809154U, // VQDMULLv4i32
1264991226U, // VQMOVNsuv2i32
1260403706U, // VQMOVNsuv4i16
1260534778U, // VQMOVNsuv8i8
1264991239U, // VQMOVNsv2i32
1260403719U, // VQMOVNsv4i16
1260534791U, // VQMOVNsv8i8
1265122311U, // VQMOVNuv2i32
1260796935U, // VQMOVNuv4i16
1260928007U, // VQMOVNuv8i8
1260665359U, // VQNEGv16i8
1260403215U, // VQNEGv2i32
1260534287U, // VQNEGv4i16
1260403215U, // VQNEGv4i32
1260534287U, // VQNEGv8i16
1260665359U, // VQNEGv8i8
169896482U, // VQRDMLAHslv2i32
170027554U, // VQRDMLAHslv4i16
169896482U, // VQRDMLAHslv4i32
170027554U, // VQRDMLAHslv8i16
169892386U, // VQRDMLAHv2i32
170023458U, // VQRDMLAHv4i16
169892386U, // VQRDMLAHv4i32
170023458U, // VQRDMLAHv8i16
169896539U, // VQRDMLSHslv2i32
170027611U, // VQRDMLSHslv4i16
169896539U, // VQRDMLSHslv4i32
170027611U, // VQRDMLSHslv8i16
169892443U, // VQRDMLSHv2i32
170023515U, // VQRDMLSHv4i16
169892443U, // VQRDMLSHv4i32
170023515U, // VQRDMLSHv8i16
186669640U, // VQRDMULHslv2i32
186800712U, // VQRDMULHslv4i16
186669640U, // VQRDMULHslv4i32
186800712U, // VQRDMULHslv8i16
186677832U, // VQRDMULHv2i32
186808904U, // VQRDMULHv4i16
186677832U, // VQRDMULHv4i32
186808904U, // VQRDMULHv8i16
186940188U, // VQRSHLsv16i8
191265564U, // VQRSHLsv1i64
186678044U, // VQRSHLsv2i32
191265564U, // VQRSHLsv2i64
186809116U, // VQRSHLsv4i16
186678044U, // VQRSHLsv4i32
186809116U, // VQRSHLsv8i16
186940188U, // VQRSHLsv8i8
187333404U, // VQRSHLuv16i8
191396636U, // VQRSHLuv1i64
187071260U, // VQRSHLuv2i32
191396636U, // VQRSHLuv2i64
187202332U, // VQRSHLuv4i16
187071260U, // VQRSHLuv4i32
187202332U, // VQRSHLuv8i16
187333404U, // VQRSHLuv8i8
191265738U, // VQRSHRNsv2i32
186678218U, // VQRSHRNsv4i16
186809290U, // VQRSHRNsv8i8
191396810U, // VQRSHRNuv2i32
187071434U, // VQRSHRNuv4i16
187202506U, // VQRSHRNuv8i8
191265777U, // VQRSHRUNv2i32
186678257U, // VQRSHRUNv4i16
186809329U, // VQRSHRUNv8i8
186940182U, // VQSHLsiv16i8
191265558U, // VQSHLsiv1i64
186678038U, // VQSHLsiv2i32
191265558U, // VQSHLsiv2i64
186809110U, // VQSHLsiv4i16
186678038U, // VQSHLsiv4i32
186809110U, // VQSHLsiv8i16
186940182U, // VQSHLsiv8i8
186940879U, // VQSHLsuv16i8
191266255U, // VQSHLsuv1i64
186678735U, // VQSHLsuv2i32
191266255U, // VQSHLsuv2i64
186809807U, // VQSHLsuv4i16
186678735U, // VQSHLsuv4i32
186809807U, // VQSHLsuv8i16
186940879U, // VQSHLsuv8i8
186940182U, // VQSHLsv16i8
191265558U, // VQSHLsv1i64
186678038U, // VQSHLsv2i32
191265558U, // VQSHLsv2i64
186809110U, // VQSHLsv4i16
186678038U, // VQSHLsv4i32
186809110U, // VQSHLsv8i16
186940182U, // VQSHLsv8i8
187333398U, // VQSHLuiv16i8
191396630U, // VQSHLuiv1i64
187071254U, // VQSHLuiv2i32
191396630U, // VQSHLuiv2i64
187202326U, // VQSHLuiv4i16
187071254U, // VQSHLuiv4i32
187202326U, // VQSHLuiv8i16
187333398U, // VQSHLuiv8i8
187333398U, // VQSHLuv16i8
191396630U, // VQSHLuv1i64
187071254U, // VQSHLuv2i32
191396630U, // VQSHLuv2i64
187202326U, // VQSHLuv4i16
187071254U, // VQSHLuv4i32
187202326U, // VQSHLuv8i16
187333398U, // VQSHLuv8i8
191265731U, // VQSHRNsv2i32
186678211U, // VQSHRNsv4i16
186809283U, // VQSHRNsv8i8
191396803U, // VQSHRNuv2i32
187071427U, // VQSHRNuv4i16
187202499U, // VQSHRNuv8i8
191265769U, // VQSHRUNv2i32
186678249U, // VQSHRUNv4i16
186809321U, // VQSHRUNv8i8
186939648U, // VQSUBsv16i8
191265024U, // VQSUBsv1i64
186677504U, // VQSUBsv2i32
191265024U, // VQSUBsv2i64
186808576U, // VQSUBsv4i16
186677504U, // VQSUBsv4i32
186808576U, // VQSUBsv8i16
186939648U, // VQSUBsv8i8
187332864U, // VQSUBuv16i8
191396096U, // VQSUBuv1i64
187070720U, // VQSUBuv2i32
191396096U, // VQSUBuv2i64
187201792U, // VQSUBuv4i16
187070720U, // VQSUBuv4i32
187201792U, // VQSUBuv8i16
187332864U, // VQSUBuv8i8
187464613U, // VRADDHNv2i32
187595685U, // VRADDHNv4i16
187726757U, // VRADDHNv8i8
1260796401U, // VRECPEd
253114865U, // VRECPEfd
253114865U, // VRECPEfq
252983793U, // VRECPEhd
252983793U, // VRECPEhq
1260796401U, // VRECPEq
253131994U, // VRECPSfd
253131994U, // VRECPSfq
253000922U, // VRECPShd
253000922U, // VRECPShq
407379U, // VREV16d8
407379U, // VREV16q8
145022U, // VREV32d16
407166U, // VREV32d8
145022U, // VREV32q16
407166U, // VREV32q8
145098U, // VREV64d16
276170U, // VREV64d32
407242U, // VREV64d8
145098U, // VREV64q16
276170U, // VREV64q32
407242U, // VREV64q8
186939770U, // VRHADDsv16i8
186677626U, // VRHADDsv2i32
186808698U, // VRHADDsv4i16
186677626U, // VRHADDsv4i32
186808698U, // VRHADDsv8i16
186939770U, // VRHADDsv8i8
187332986U, // VRHADDuv16i8
187070842U, // VRHADDuv2i32
187201914U, // VRHADDuv4i16
187070842U, // VRHADDuv4i32
187201914U, // VRHADDuv8i16
187332986U, // VRHADDuv8i8
1258988088U, // VRINTAD
1258988470U, // VRINTAH
1258987769U, // VRINTANDf
1258988470U, // VRINTANDh
1258987769U, // VRINTANQf
1258988470U, // VRINTANQh
1258987769U, // VRINTAS
1258988136U, // VRINTMD
1258988529U, // VRINTMH
1258987828U, // VRINTMNDf
1258988529U, // VRINTMNDh
1258987828U, // VRINTMNQf
1258988529U, // VRINTMNQh
1258987828U, // VRINTMS
1258988148U, // VRINTND
1258988541U, // VRINTNH
1258987840U, // VRINTNNDf
1258988541U, // VRINTNNDh
1258987840U, // VRINTNNQf
1258988541U, // VRINTNNQh
1258987840U, // VRINTNS
1258988160U, // VRINTPD
1258988553U, // VRINTPH
1258987852U, // VRINTPNDf
1258988553U, // VRINTPNDh
1258987852U, // VRINTPNQf
1258988553U, // VRINTPNQh
1258987852U, // VRINTPS
252853388U, // VRINTRD
252984460U, // VRINTRH
253115532U, // VRINTRS
252853960U, // VRINTXD
252985032U, // VRINTXH
1258987900U, // VRINTXNDf
1258988611U, // VRINTXNDh
1258987900U, // VRINTXNQf
1258988611U, // VRINTXNQh
253116104U, // VRINTXS
252853972U, // VRINTZD
252985044U, // VRINTZH
1258987912U, // VRINTZNDf
1258988634U, // VRINTZNDh
1258987912U, // VRINTZNQf
1258988634U, // VRINTZNQh
253116116U, // VRINTZS
186940195U, // VRSHLsv16i8
191265571U, // VRSHLsv1i64
186678051U, // VRSHLsv2i32
191265571U, // VRSHLsv2i64
186809123U, // VRSHLsv4i16
186678051U, // VRSHLsv4i32
186809123U, // VRSHLsv8i16
186940195U, // VRSHLsv8i8
187333411U, // VRSHLuv16i8
191396643U, // VRSHLuv1i64
187071267U, // VRSHLuv2i32
191396643U, // VRSHLuv2i64
187202339U, // VRSHLuv4i16
187071267U, // VRSHLuv4i32
187202339U, // VRSHLuv8i16
187333411U, // VRSHLuv8i8
187464658U, // VRSHRNv2i32
187595730U, // VRSHRNv4i16
187726802U, // VRSHRNv8i8
186940503U, // VRSHRsv16i8
191265879U, // VRSHRsv1i64
186678359U, // VRSHRsv2i32
191265879U, // VRSHRsv2i64
186809431U, // VRSHRsv4i16
186678359U, // VRSHRsv4i32
186809431U, // VRSHRsv8i16
186940503U, // VRSHRsv8i8
187333719U, // VRSHRuv16i8
191396951U, // VRSHRuv1i64
187071575U, // VRSHRuv2i32
191396951U, // VRSHRuv2i64
187202647U, // VRSHRuv4i16
187071575U, // VRSHRuv4i32
187202647U, // VRSHRuv8i16
187333719U, // VRSHRuv8i8
1260796414U, // VRSQRTEd
253114878U, // VRSQRTEfd
253114878U, // VRSQRTEfq
252983806U, // VRSQRTEhd
252983806U, // VRSQRTEhq
1260796414U, // VRSQRTEq
253132016U, // VRSQRTSfd
253132016U, // VRSQRTSfq
253000944U, // VRSQRTShd
253000944U, // VRSQRTShq
170154046U, // VRSRAsv16i8
174479422U, // VRSRAsv1i64
169891902U, // VRSRAsv2i32
174479422U, // VRSRAsv2i64
170022974U, // VRSRAsv4i16
169891902U, // VRSRAsv4i32
170022974U, // VRSRAsv8i16
170154046U, // VRSRAsv8i8
170547262U, // VRSRAuv16i8
174610494U, // VRSRAuv1i64
170285118U, // VRSRAuv2i32
174610494U, // VRSRAuv2i64
170416190U, // VRSRAuv4i16
170285118U, // VRSRAuv4i32
170416190U, // VRSRAuv8i16
170547262U, // VRSRAuv8i8
187464598U, // VRSUBHNv2i32
187595670U, // VRSUBHNv4i16
187726742U, // VRSUBHNv8i8
910473U, // VSDOTD
7070857U, // VSDOTDI
910473U, // VSDOTQ
7070857U, // VSDOTQI
185246348U, // VSELEQD
185246741U, // VSELEQH
185246040U, // VSELEQS
185246276U, // VSELGED
185246669U, // VSELGEH
185245968U, // VSELGES
185246372U, // VSELGTD
185246775U, // VSELGTH
185246064U, // VSELGTS
185246360U, // VSELVSD
185246763U, // VSELVSH
185246052U, // VSELVSS
3221380585U, // VSETLNi16
3221511657U, // VSETLNi32
3221642729U, // VSETLNi8
187726652U, // VSHLLi16
187595580U, // VSHLLi32
187857724U, // VSHLLi8
186678076U, // VSHLLsv2i64
186809148U, // VSHLLsv4i32
186940220U, // VSHLLsv8i16
187071292U, // VSHLLuv2i64
187202364U, // VSHLLuv4i32
187333436U, // VSHLLuv8i16
187857705U, // VSHLiv16i8
187464489U, // VSHLiv1i64
187595561U, // VSHLiv2i32
187464489U, // VSHLiv2i64
187726633U, // VSHLiv4i16
187595561U, // VSHLiv4i32
187726633U, // VSHLiv8i16
187857705U, // VSHLiv8i8
186940201U, // VSHLsv16i8
191265577U, // VSHLsv1i64
186678057U, // VSHLsv2i32
191265577U, // VSHLsv2i64
186809129U, // VSHLsv4i16
186678057U, // VSHLsv4i32
186809129U, // VSHLsv8i16
186940201U, // VSHLsv8i8
187333417U, // VSHLuv16i8
191396649U, // VSHLuv1i64
187071273U, // VSHLuv2i32
191396649U, // VSHLuv2i64
187202345U, // VSHLuv4i16
187071273U, // VSHLuv4i32
187202345U, // VSHLuv8i16
187333417U, // VSHLuv8i8
187464665U, // VSHRNv2i32
187595737U, // VSHRNv4i16
187726809U, // VSHRNv8i8
186940509U, // VSHRsv16i8
191265885U, // VSHRsv1i64
186678365U, // VSHRsv2i32
191265885U, // VSHRsv2i64
186809437U, // VSHRsv4i16
186678365U, // VSHRsv4i32
186809437U, // VSHRsv8i16
186940509U, // VSHRsv8i8
187333725U, // VSHRuv16i8
191396957U, // VSHRuv1i64
187071581U, // VSHRuv2i32
191396957U, // VSHRuv2i64
187202653U, // VSHRuv4i16
187071581U, // VSHRuv4i32
187202653U, // VSHRuv8i16
187333725U, // VSHRuv8i8
7110066U, // VSHTOD
256540082U, // VSHTOH
7241138U, // VSHTOS
443563442U, // VSITOD
443694514U, // VSITOH
440942002U, // VSITOS
416419U, // VSLIv16i8
5266083U, // VSLIv1i64
285347U, // VSLIv2i32
5266083U, // VSLIv2i64
154275U, // VSLIv4i16
285347U, // VSLIv4i32
154275U, // VSLIv8i16
416419U, // VSLIv8i8
1332772274U, // VSLTOD
1332903346U, // VSLTOH
1330150834U, // VSLTOS
252853628U, // VSQRTD
252984700U, // VSQRTH
253115772U, // VSQRTS
170154052U, // VSRAsv16i8
174479428U, // VSRAsv1i64
169891908U, // VSRAsv2i32
174479428U, // VSRAsv2i64
170022980U, // VSRAsv4i16
169891908U, // VSRAsv4i32
170022980U, // VSRAsv8i16
170154052U, // VSRAsv8i8
170547268U, // VSRAuv16i8
174610500U, // VSRAuv1i64
170285124U, // VSRAuv2i32
174610500U, // VSRAuv2i64
170416196U, // VSRAuv4i16
170285124U, // VSRAuv4i32
170416196U, // VSRAuv8i16
170547268U, // VSRAuv8i8
416424U, // VSRIv16i8
5266088U, // VSRIv1i64
285352U, // VSRIv2i32
5266088U, // VSRIv2i64
154280U, // VSRIv4i16
285352U, // VSRIv4i32
154280U, // VSRIv8i16
416424U, // VSRIv8i8
1247041145U, // VST1LNd16
1632949881U, // VST1LNd16_UPD
1247172217U, // VST1LNd32
1633080953U, // VST1LNd32_UPD
1247303289U, // VST1LNd8
1633212025U, // VST1LNd8_UPD
0U, // VST1LNq16Pseudo
0U, // VST1LNq16Pseudo_UPD
0U, // VST1LNq32Pseudo
0U, // VST1LNq32Pseudo_UPD
0U, // VST1LNq8Pseudo
0U, // VST1LNq8Pseudo_UPD
570586745U, // VST1d16
587363961U, // VST1d16Q
0U, // VST1d16QPseudo
604132985U, // VST1d16Qwb_fixed
620914297U, // VST1d16Qwb_register
637695609U, // VST1d16T
0U, // VST1d16TPseudo
654464633U, // VST1d16Twb_fixed
671245945U, // VST1d16Twb_register
688019065U, // VST1d16wb_fixed
704800377U, // VST1d16wb_register
570717817U, // VST1d32
587495033U, // VST1d32Q
0U, // VST1d32QPseudo
604264057U, // VST1d32Qwb_fixed
621045369U, // VST1d32Qwb_register
637826681U, // VST1d32T
0U, // VST1d32TPseudo
654595705U, // VST1d32Twb_fixed
671377017U, // VST1d32Twb_register
688150137U, // VST1d32wb_fixed
704931449U, // VST1d32wb_register
575698553U, // VST1d64
592475769U, // VST1d64Q
0U, // VST1d64QPseudo
0U, // VST1d64QPseudoWB_fixed
0U, // VST1d64QPseudoWB_register
609244793U, // VST1d64Qwb_fixed
626026105U, // VST1d64Qwb_register
642807417U, // VST1d64T
0U, // VST1d64TPseudo
0U, // VST1d64TPseudoWB_fixed
0U, // VST1d64TPseudoWB_register
659576441U, // VST1d64Twb_fixed
676357753U, // VST1d64Twb_register
693130873U, // VST1d64wb_fixed
709912185U, // VST1d64wb_register
570848889U, // VST1d8
587626105U, // VST1d8Q
0U, // VST1d8QPseudo
604395129U, // VST1d8Qwb_fixed
621176441U, // VST1d8Qwb_register
637957753U, // VST1d8T
0U, // VST1d8TPseudo
654726777U, // VST1d8Twb_fixed
671508089U, // VST1d8Twb_register
688281209U, // VST1d8wb_fixed
705062521U, // VST1d8wb_register
721581689U, // VST1q16
0U, // VST1q16HighQPseudo
0U, // VST1q16HighTPseudo
0U, // VST1q16LowQPseudo_UPD
0U, // VST1q16LowTPseudo_UPD
738350713U, // VST1q16wb_fixed
755132025U, // VST1q16wb_register
721712761U, // VST1q32
0U, // VST1q32HighQPseudo
0U, // VST1q32HighTPseudo
0U, // VST1q32LowQPseudo_UPD
0U, // VST1q32LowTPseudo_UPD
738481785U, // VST1q32wb_fixed
755263097U, // VST1q32wb_register
726693497U, // VST1q64
0U, // VST1q64HighQPseudo
0U, // VST1q64HighTPseudo
0U, // VST1q64LowQPseudo_UPD
0U, // VST1q64LowTPseudo_UPD
743462521U, // VST1q64wb_fixed
760243833U, // VST1q64wb_register
721843833U, // VST1q8
0U, // VST1q8HighQPseudo
0U, // VST1q8HighTPseudo
0U, // VST1q8LowQPseudo_UPD
0U, // VST1q8LowTPseudo_UPD
738612857U, // VST1q8wb_fixed
755394169U, // VST1q8wb_register
1247045301U, // VST2LNd16
0U, // VST2LNd16Pseudo
0U, // VST2LNd16Pseudo_UPD
1632999093U, // VST2LNd16_UPD
1247176373U, // VST2LNd32
0U, // VST2LNd32Pseudo
0U, // VST2LNd32Pseudo_UPD
1633130165U, // VST2LNd32_UPD
1247307445U, // VST2LNd8
0U, // VST2LNd8Pseudo
0U, // VST2LNd8Pseudo_UPD
1633261237U, // VST2LNd8_UPD
1247045301U, // VST2LNq16
0U, // VST2LNq16Pseudo
0U, // VST2LNq16Pseudo_UPD
1632999093U, // VST2LNq16_UPD
1247176373U, // VST2LNq32
0U, // VST2LNq32Pseudo
0U, // VST2LNq32Pseudo_UPD
1633130165U, // VST2LNq32_UPD
771913397U, // VST2b16
788682421U, // VST2b16wb_fixed
805463733U, // VST2b16wb_register
772044469U, // VST2b32
788813493U, // VST2b32wb_fixed
805594805U, // VST2b32wb_register
772175541U, // VST2b8
788944565U, // VST2b8wb_fixed
805725877U, // VST2b8wb_register
721581749U, // VST2d16
738350773U, // VST2d16wb_fixed
755132085U, // VST2d16wb_register
721712821U, // VST2d32
738481845U, // VST2d32wb_fixed
755263157U, // VST2d32wb_register
721843893U, // VST2d8
738612917U, // VST2d8wb_fixed
755394229U, // VST2d8wb_register
587364021U, // VST2q16
0U, // VST2q16Pseudo
0U, // VST2q16PseudoWB_fixed
0U, // VST2q16PseudoWB_register
604133045U, // VST2q16wb_fixed
620914357U, // VST2q16wb_register
587495093U, // VST2q32
0U, // VST2q32Pseudo
0U, // VST2q32PseudoWB_fixed
0U, // VST2q32PseudoWB_register
604264117U, // VST2q32wb_fixed
621045429U, // VST2q32wb_register
587626165U, // VST2q8
0U, // VST2q8Pseudo
0U, // VST2q8PseudoWB_fixed
0U, // VST2q8PseudoWB_register
604395189U, // VST2q8wb_fixed
621176501U, // VST2q8wb_register
1247073989U, // VST3LNd16
0U, // VST3LNd16Pseudo
0U, // VST3LNd16Pseudo_UPD
1633011397U, // VST3LNd16_UPD
1247205061U, // VST3LNd32
0U, // VST3LNd32Pseudo
0U, // VST3LNd32Pseudo_UPD
1633142469U, // VST3LNd32_UPD
1247336133U, // VST3LNd8
0U, // VST3LNd8Pseudo
0U, // VST3LNd8Pseudo_UPD
1633273541U, // VST3LNd8_UPD
1247073989U, // VST3LNq16
0U, // VST3LNq16Pseudo
0U, // VST3LNq16Pseudo_UPD
1633011397U, // VST3LNq16_UPD
1247205061U, // VST3LNq32
0U, // VST3LNq32Pseudo
0U, // VST3LNq32Pseudo_UPD
1633142469U, // VST3LNq32_UPD
173303493U, // VST3d16
0U, // VST3d16Pseudo
0U, // VST3d16Pseudo_UPD
559257285U, // VST3d16_UPD
173434565U, // VST3d32
0U, // VST3d32Pseudo
0U, // VST3d32Pseudo_UPD
559388357U, // VST3d32_UPD
173565637U, // VST3d8
0U, // VST3d8Pseudo
0U, // VST3d8Pseudo_UPD
559519429U, // VST3d8_UPD
173303493U, // VST3q16
0U, // VST3q16Pseudo_UPD
559257285U, // VST3q16_UPD
0U, // VST3q16oddPseudo
0U, // VST3q16oddPseudo_UPD
173434565U, // VST3q32
0U, // VST3q32Pseudo_UPD
559388357U, // VST3q32_UPD
0U, // VST3q32oddPseudo
0U, // VST3q32oddPseudo_UPD
173565637U, // VST3q8
0U, // VST3q8Pseudo_UPD
559519429U, // VST3q8_UPD
0U, // VST3q8oddPseudo
0U, // VST3q8oddPseudo_UPD
1247123158U, // VST4LNd16
0U, // VST4LNd16Pseudo
0U, // VST4LNd16Pseudo_UPD
1633003222U, // VST4LNd16_UPD
1247254230U, // VST4LNd32
0U, // VST4LNd32Pseudo
0U, // VST4LNd32Pseudo_UPD
1633134294U, // VST4LNd32_UPD
1247385302U, // VST4LNd8
0U, // VST4LNd8Pseudo
0U, // VST4LNd8Pseudo_UPD
1633265366U, // VST4LNd8_UPD
1247123158U, // VST4LNq16
0U, // VST4LNq16Pseudo
0U, // VST4LNq16Pseudo_UPD
1633003222U, // VST4LNq16_UPD
1247254230U, // VST4LNq32
0U, // VST4LNq32Pseudo
0U, // VST4LNq32Pseudo_UPD
1633134294U, // VST4LNq32_UPD
173332182U, // VST4d16
0U, // VST4d16Pseudo
0U, // VST4d16Pseudo_UPD
559269590U, // VST4d16_UPD
173463254U, // VST4d32
0U, // VST4d32Pseudo
0U, // VST4d32Pseudo_UPD
559400662U, // VST4d32_UPD
173594326U, // VST4d8
0U, // VST4d8Pseudo
0U, // VST4d8Pseudo_UPD
559531734U, // VST4d8_UPD
173332182U, // VST4q16
0U, // VST4q16Pseudo_UPD
559269590U, // VST4q16_UPD
0U, // VST4q16oddPseudo
0U, // VST4q16oddPseudo_UPD
173463254U, // VST4q32
0U, // VST4q32Pseudo_UPD
559400662U, // VST4q32_UPD
0U, // VST4q32oddPseudo
0U, // VST4q32oddPseudo_UPD
173594326U, // VST4q8
0U, // VST4q8Pseudo_UPD
559531734U, // VST4q8_UPD
0U, // VST4q8oddPseudo
0U, // VST4q8oddPseudo_UPD
2332571781U, // VSTMDDB_UPD
571413U, // VSTMDIA
2332571669U, // VSTMDIA_UPD
0U, // VSTMQIA
2332571781U, // VSTMSDB_UPD
571413U, // VSTMSIA
2332571669U, // VSTMSIA_UPD
556179U, // VSTRD
162963U, // VSTRH
556179U, // VSTRS
252868870U, // VSUBD
252999942U, // VSUBH
187464606U, // VSUBHNv2i32
187595678U, // VSUBHNv4i16
187726750U, // VSUBHNv8i8
186677999U, // VSUBLsv2i64
186809071U, // VSUBLsv4i32
186940143U, // VSUBLsv8i16
187071215U, // VSUBLuv2i64
187202287U, // VSUBLuv4i32
187333359U, // VSUBLuv8i16
253131014U, // VSUBS
186678766U, // VSUBWsv2i64
186809838U, // VSUBWsv4i32
186940910U, // VSUBWsv8i16
187071982U, // VSUBWuv2i64
187203054U, // VSUBWuv4i32
187334126U, // VSUBWuv8i16
253131014U, // VSUBfd
253131014U, // VSUBfq
252999942U, // VSUBhd
252999942U, // VSUBhq
187857158U, // VSUBv16i8
187463942U, // VSUBv1i64
187595014U, // VSUBv2i32
187463942U, // VSUBv2i64
187726086U, // VSUBv4i16
187595014U, // VSUBv4i32
187726086U, // VSUBv8i16
187857158U, // VSUBv8i8
547888U, // VSWPd
547888U, // VSWPq
424682U, // VTBL1
424682U, // VTBL2
424682U, // VTBL3
0U, // VTBL3Pseudo
424682U, // VTBL4
0U, // VTBL4Pseudo
417355U, // VTBX1
417355U, // VTBX2
417355U, // VTBX3
0U, // VTBX3Pseudo
417355U, // VTBX4
0U, // VTBX4Pseudo
7634354U, // VTOSHD
256146866U, // VTOSHH
7765426U, // VTOSHS
441597080U, // VTOSIRD
444087448U, // VTOSIRH
440417432U, // VTOSIRS
441597362U, // VTOSIZD
444087730U, // VTOSIZH
440417714U, // VTOSIZS
1330806194U, // VTOSLD
1333296562U, // VTOSLH
1329626546U, // VTOSLS
8027570U, // VTOUHD
256277938U, // VTOUHH
8158642U, // VTOUHS
444480664U, // VTOUIRD
444611736U, // VTOUIRH
440548504U, // VTOUIRS
444480946U, // VTOUIZD
444612018U, // VTOUIZH
440548786U, // VTOUIZS
1333689778U, // VTOULD
1333820850U, // VTOULH
1329757618U, // VTOULS
154596U, // VTRNd16
285668U, // VTRNd32
416740U, // VTRNd8
154596U, // VTRNq16
285668U, // VTRNq32
416740U, // VTRNq8
425351U, // VTSTv16i8
294279U, // VTSTv2i32
163207U, // VTSTv4i16
294279U, // VTSTv4i32
163207U, // VTSTv8i16
425351U, // VTSTv8i8
910483U, // VUDOTD
7070867U, // VUDOTDI
910483U, // VUDOTQ
7070867U, // VUDOTQI
8551858U, // VUHTOD
256802226U, // VUHTOH
8682930U, // VUHTOS
445005234U, // VUITOD
445136306U, // VUITOH
441204146U, // VUITOS
1334214066U, // VULTOD
1334345138U, // VULTOH
1330412978U, // VULTOS
154677U, // VUZPd16
416821U, // VUZPd8
154677U, // VUZPq16
285749U, // VUZPq32
416821U, // VUZPq8
154653U, // VZIPd16
416797U, // VZIPd8
154653U, // VZIPq16
285725U, // VZIPq32
416797U, // VZIPq8
571388U, // sysLDMDA
2332571644U, // sysLDMDA_UPD
571519U, // sysLDMDB
2332571775U, // sysLDMDB_UPD
572300U, // sysLDMIA
2332572556U, // sysLDMIA_UPD
571538U, // sysLDMIB
2332571794U, // sysLDMIB_UPD
571394U, // sysSTMDA
2332571650U, // sysSTMDA_UPD
571526U, // sysSTMDB
2332571782U, // sysSTMDB_UPD
572306U, // sysSTMIA
2332572562U, // sysSTMIA_UPD
571544U, // sysSTMIB
2332571800U, // sysSTMIB_UPD
530745U, // t2ADCri
9050425U, // t2ADCrr
9079097U, // t2ADCrs
9050486U, // t2ADDri
556533U, // t2ADDri12
9050486U, // t2ADDrr
9079158U, // t2ADDrs
9059406U, // t2ADR
530859U, // t2ANDri
9050539U, // t2ANDrr
9079211U, // t2ANDrs
9051260U, // t2ASRri
9051260U, // t2ASRrr
1082832976U, // t2B
555329U, // t2BFC
547483U, // t2BFI
530758U, // t2BICri
9050438U, // t2BICrr
9079110U, // t2BICrs
1074313901U, // t2BXJ
1082832976U, // t2Bcc
201907225U, // t2CDP
201905823U, // t2CDP2
839310U, // t2CLREX
540368U, // t2CLZ
9059263U, // t2CMNri
9059263U, // t2CMNzrr
9075647U, // t2CMNzrs
9059363U, // t2CMPri
9059363U, // t2CMPrr
9075747U, // t2CMPrs
828709U, // t2CPS1p
1317731549U, // t2CPS2p
235470045U, // t2CPS3p
185246891U, // t2CRC32B
185246899U, // t2CRC32CB
185246973U, // t2CRC32CH
185247057U, // t2CRC32CW
185246965U, // t2CRC32H
185247049U, // t2CRC32W
1074313739U, // t2DBG
837235U, // t2DCPS1
837295U, // t2DCPS2
837311U, // t2DCPS3
822655139U, // t2DMB
822655158U, // t2DSB
531562U, // t2EORri
9051242U, // t2EORrr
9079914U, // t2EORrs
1082834290U, // t2HINT
828731U, // t2HVC
839432378U, // t2ISB
17313120U, // t2IT
0U, // t2Int_eh_sjlj_setjmp
0U, // t2Int_eh_sjlj_setjmp_nofp
538616U, // t2LDA
538701U, // t2LDAB
540284U, // t2LDAEX
538905U, // t2LDAEXB
555461U, // t2LDAEXD
539263U, // t2LDAEXH
539165U, // t2LDAH
1275615921U, // t2LDC2L_OFFSET
1275615921U, // t2LDC2L_OPTION
1275615921U, // t2LDC2L_POST
1275615921U, // t2LDC2L_PRE
1275614853U, // t2LDC2_OFFSET
1275614853U, // t2LDC2_OPTION
1275614853U, // t2LDC2_POST
1275614853U, // t2LDC2_PRE
1275615989U, // t2LDCL_OFFSET
1275615989U, // t2LDCL_OPTION
1275615989U, // t2LDCL_POST
1275615989U, // t2LDCL_PRE
1275615549U, // t2LDC_OFFSET
1275615549U, // t2LDC_OPTION
1275615549U, // t2LDC_POST
1275615549U, // t2LDC_PRE
571519U, // t2LDMDB
2332571775U, // t2LDMDB_UPD
9091980U, // t2LDMIA
2341092236U, // t2LDMIA_UPD
556328U, // t2LDRBT
546988U, // t2LDRB_POST
546988U, // t2LDRB_PRE
9074860U, // t2LDRBi12
555180U, // t2LDRBi8
9058476U, // t2LDRBpci
9066668U, // t2LDRBs
551343U, // t2LDRD_POST
551343U, // t2LDRD_PRE
547247U, // t2LDRDi8
556680U, // t2LDREX
538919U, // t2LDREXB
555475U, // t2LDREXD
539277U, // t2LDREXH
556363U, // t2LDRHT
547409U, // t2LDRH_POST
547409U, // t2LDRH_PRE
9075281U, // t2LDRHi12
555601U, // t2LDRHi8
9058897U, // t2LDRHpci
9067089U, // t2LDRHs
556340U, // t2LDRSBT
547006U, // t2LDRSB_POST
547006U, // t2LDRSB_PRE
9074878U, // t2LDRSBi12
555198U, // t2LDRSBi8
9058494U, // t2LDRSBpci
9066686U, // t2LDRSBs
556375U, // t2LDRSHT
547428U, // t2LDRSH_POST
547428U, // t2LDRSH_PRE
9075300U, // t2LDRSHi12
555620U, // t2LDRSHi8
9058916U, // t2LDRSHpci
9067108U, // t2LDRSHs
556407U, // t2LDRT
547923U, // t2LDR_POST
547923U, // t2LDR_PRE
9075795U, // t2LDRi12
556115U, // t2LDRi8
9059411U, // t2LDRpci
9067603U, // t2LDRs
9050981U, // t2LSLri
9050981U, // t2LSLrr
9051267U, // t2LSRri
9051267U, // t2LSRrr
201907274U, // t2MCR
201905828U, // t2MCR2
201878642U, // t2MCRR
201877161U, // t2MCRR2
546852U, // t2MLA
548021U, // t2MLS
556471U, // t2MOVTi16
9063914U, // t2MOVi
540159U, // t2MOVi16
9063914U, // t2MOVr
9059558U, // t2MOVsra_flag
9059563U, // t2MOVsrl_flag
336124238U, // t2MRC
336123530U, // t2MRC2
352872786U, // t2MRRC
352872079U, // t2MRRC2
2148056290U, // t2MRS_AR
539874U, // t2MRS_M
539874U, // t2MRSbanked
3221798114U, // t2MRSsys_AR
369638536U, // t2MSR_AR
369638536U, // t2MSR_M
386415752U, // t2MSRbanked
555893U, // t2MUL
543747U, // t2MVNi
9063427U, // t2MVNr
9051139U, // t2MVNs
531424U, // t2ORNri
531424U, // t2ORNrr
560096U, // t2ORNrs
531576U, // t2ORRri
9051256U, // t2ORRrr
9079928U, // t2ORRrs
548115U, // t2PKHBT
547023U, // t2PKHTB
856178170U, // t2PLDWi12
872955386U, // t2PLDWi8
889748986U, // t2PLDWs
856177055U, // t2PLDi12
872954271U, // t2PLDi8
906541471U, // t2PLDpci
889747871U, // t2PLDs
856177311U, // t2PLIi12
872954527U, // t2PLIi8
906541727U, // t2PLIpci
889748127U, // t2PLIs
555406U, // t2QADD
554800U, // t2QADD16
554903U, // t2QADD8
556729U, // t2QASX
555380U, // t2QDADD
555252U, // t2QDSUB
556588U, // t2QSAX
555265U, // t2QSUB
554762U, // t2QSUB16
554864U, // t2QSUB8
539998U, // t2RBIT
9059798U, // t2REV
9058132U, // t2REV16
9058927U, // t2REVSH
1074313336U, // t2RFEDB
2148055160U, // t2RFEDBW
1074313224U, // t2RFEIA
2148055048U, // t2RFEIAW
9051246U, // t2RORri
9051246U, // t2RORrr
544424U, // t2RRX
9050304U, // t2RSBri
530624U, // t2RSBrr
559296U, // t2RSBrs
554807U, // t2SADD16
554909U, // t2SADD8
556734U, // t2SASX
530741U, // t2SBCri
9050421U, // t2SBCrr
9079093U, // t2SBCrs
548506U, // t2SBFX
556506U, // t2SDIV
555794U, // t2SEL
828701U, // t2SETPAN
838170U, // t2SG
554783U, // t2SHADD16
554888U, // t2SHADD8
556716U, // t2SHASX
556575U, // t2SHSAX
554745U, // t2SHSUB16
554849U, // t2SHSUB8
1074313546U, // t2SMC
546910U, // t2SMLABB
548108U, // t2SMLABT
547171U, // t2SMLAD
548432U, // t2SMLADX
580312U, // t2SMLAL
579685U, // t2SMLALBB
580889U, // t2SMLALBT
579992U, // t2SMLALD
581214U, // t2SMLALDX
579797U, // t2SMLALTB
581011U, // t2SMLALTT
547016U, // t2SMLATB
548236U, // t2SMLATT
547083U, // t2SMLAWB
548284U, // t2SMLAWT
547257U, // t2SMLSD
548462U, // t2SMLSDX
580003U, // t2SMLSLD
581222U, // t2SMLSLDX
546850U, // t2SMMLA
547907U, // t2SMMLAR
548019U, // t2SMMLS
547968U, // t2SMMLSR
555891U, // t2SMMUL
556130U, // t2SMMULR
555369U, // t2SMUAD
556631U, // t2SMUADX
555117U, // t2SMULBB
556321U, // t2SMULBT
547658U, // t2SMULL
555229U, // t2SMULTB
556443U, // t2SMULTT
555282U, // t2SMULWB
556483U, // t2SMULWT
555455U, // t2SMUSD
556661U, // t2SMUSDX
9222284U, // t2SRSDB
9353356U, // t2SRSDB_UPD
9222172U, // t2SRSIA
9353244U, // t2SRSIA_UPD
548093U, // t2SSAT
554821U, // t2SSAT16
556593U, // t2SSAX
554769U, // t2SSUB16
554870U, // t2SSUB8
1275615927U, // t2STC2L_OFFSET
1275615927U, // t2STC2L_OPTION
1275615927U, // t2STC2L_POST
1275615927U, // t2STC2L_PRE
1275614869U, // t2STC2_OFFSET
1275614869U, // t2STC2_OPTION
1275614869U, // t2STC2_POST
1275614869U, // t2STC2_PRE
1275615994U, // t2STCL_OFFSET
1275615994U, // t2STCL_OPTION
1275615994U, // t2STCL_POST
1275615994U, // t2STCL_PRE
1275615579U, // t2STC_OFFSET
1275615579U, // t2STC_OPTION
1275615579U, // t2STC_POST
1275615579U, // t2STC_PRE
539503U, // t2STL
538782U, // t2STLB
556674U, // t2STLEX
555296U, // t2STLEXB
547276U, // t2STLEXD
555654U, // t2STLEXH
539195U, // t2STLH
571526U, // t2STMDB
2332571782U, // t2STMDB_UPD
9091986U, // t2STMIA
2341092242U, // t2STMIA_UPD
556334U, // t2STRBT
185096369U, // t2STRB_POST
185096369U, // t2STRB_PRE
9074865U, // t2STRBi12
555185U, // t2STRBi8
9066673U, // t2STRBs
185100724U, // t2STRD_POST
185100724U, // t2STRD_PRE
547252U, // t2STRDi8
548500U, // t2STREX
555310U, // t2STREXB
547290U, // t2STREXD
555668U, // t2STREXH
556369U, // t2STRHT
185096790U, // t2STRH_POST
185096790U, // t2STRH_PRE
9075286U, // t2STRHi12
555606U, // t2STRHi8
9067094U, // t2STRHs
556418U, // t2STRT
185097364U, // t2STR_POST
185097364U, // t2STR_PRE
9075860U, // t2STRi12
556180U, // t2STRi8
9067668U, // t2STRs
9485481U, // t2SUBS_PC_LR
9050358U, // t2SUBri
556527U, // t2SUBri12
9050358U, // t2SUBrr
9079030U, // t2SUBrs
546898U, // t2SXTAB
546523U, // t2SXTAB16
547371U, // t2SXTAH
9074922U, // t2SXTB
554731U, // t2SXTB16
9075317U, // t2SXTH
923285620U, // t2TBB
940063287U, // t2TBH
9059391U, // t2TEQri
9059391U, // t2TEQrr
9075775U, // t2TEQrs
956872900U, // t2TSB
9059720U, // t2TSTri
9059720U, // t2TSTrr
9076104U, // t2TSTrs
540048U, // t2TT
538697U, // t2TTA
539911U, // t2TTAT
540066U, // t2TTT
554814U, // t2UADD16
554915U, // t2UADD8
556739U, // t2UASX
548511U, // t2UBFX
828738U, // t2UDF
556511U, // t2UDIV
554791U, // t2UHADD16
554895U, // t2UHADD8
556722U, // t2UHASX
556581U, // t2UHSAX
554753U, // t2UHSUB16
554856U, // t2UHSUB8
580285U, // t2UMAAL
580318U, // t2UMLAL
547664U, // t2UMULL
554799U, // t2UQADD16
554902U, // t2UQADD8
556728U, // t2UQASX
556587U, // t2UQSAX
554761U, // t2UQSUB16
554863U, // t2UQSUB8
554882U, // t2USAD8
546650U, // t2USADA8
548098U, // t2USAT
554828U, // t2USAT16
556598U, // t2USAX
554776U, // t2USUB16
554876U, // t2USUB8
546904U, // t2UXTAB
546531U, // t2UXTAB16
547377U, // t2UXTAH
9074927U, // t2UXTB
554738U, // t2UXTB16
9075322U, // t2UXTH
982776121U, // tADC
555382U, // tADDhirr
177469814U, // tADDi3
982776182U, // tADDi8
555382U, // tADDrSP
555382U, // tADDrSPi
177469814U, // tADDrr
555382U, // tADDspi
555382U, // tADDspr
539726U, // tADR
982776235U, // tAND
177470588U, // tASRri
982776956U, // tASRrr
1074313296U, // tB
982776134U, // tBIC
828725U, // tBKPT
1242090220U, // tBL
1242090708U, // tBLXNSr
1242091172U, // tBLXi
1242091172U, // tBLXr
1074314816U, // tBX
1074314447U, // tBXNS
1074313296U, // tBcc
1258988910U, // tCBNZ
1258988905U, // tCBZ
539583U, // tCMNz
539683U, // tCMPhir
539683U, // tCMPi8
539683U, // tCMPr
1308687581U, // tCPS
982776938U, // tEOR
1074314610U, // tHINT
828720U, // tHLT
0U, // tInt_WIN_eh_sjlj_longjmp
0U, // tInt_eh_sjlj_longjmp
0U, // tInt_eh_sjlj_setjmp
572300U, // tLDMIA
555180U, // tLDRBi
555180U, // tLDRBr
555601U, // tLDRHi
555601U, // tLDRHr
555198U, // tLDRSB
555620U, // tLDRSH
556115U, // tLDRi
539731U, // tLDRpci
556115U, // tLDRr
556115U, // tLDRspi
177470309U, // tLSLri
982776677U, // tLSLrr
177470595U, // tLSRri
982776963U, // tLSRrr
1258988842U, // tMOVSr
446037482U, // tMOVi8
540138U, // tMOVr
177470325U, // tMUL
446036995U, // tMVN
982776952U, // tORR
0U, // tPICADD
990432295U, // tPOP
990431850U, // tPUSH
540118U, // tREV
538452U, // tREV16
539247U, // tREVSH
982776942U, // tROR
429258944U, // tRSB
982776117U, // tSBC
91368U, // tSETEND
2332572562U, // tSTMIA_UPD
555185U, // tSTRBi
555185U, // tSTRBr
555606U, // tSTRHi
555606U, // tSTRHr
556180U, // tSTRi
556180U, // tSTRr
556180U, // tSTRspi
177469686U, // tSUBi3
982776054U, // tSUBi8
177469686U, // tSUBrr
555254U, // tSUBspi
1074313567U, // tSVC
538858U, // tSXTB
539253U, // tSXTH
3092U, // tTRAP
540040U, // tTST
828656U, // tUDF
538863U, // tUXTB
539258U, // tUXTH
1636U, // t__brkdiv0
};
static const uint32_t OpInfo1[] = {
0U, // PHI
0U, // INLINEASM
0U, // CFI_INSTRUCTION
0U, // EH_LABEL
0U, // GC_LABEL
0U, // ANNOTATION_LABEL
0U, // KILL
0U, // EXTRACT_SUBREG
0U, // INSERT_SUBREG
0U, // IMPLICIT_DEF
0U, // SUBREG_TO_REG
0U, // COPY_TO_REGCLASS
0U, // DBG_VALUE
0U, // DBG_LABEL
0U, // REG_SEQUENCE
0U, // COPY
0U, // BUNDLE
0U, // LIFETIME_START
0U, // LIFETIME_END
0U, // STACKMAP
0U, // FENTRY_CALL
0U, // PATCHPOINT
0U, // LOAD_STACK_GUARD
0U, // STATEPOINT
0U, // LOCAL_ESCAPE
0U, // FAULTING_OP
0U, // PATCHABLE_OP
0U, // PATCHABLE_FUNCTION_ENTER
0U, // PATCHABLE_RET
0U, // PATCHABLE_FUNCTION_EXIT
0U, // PATCHABLE_TAIL_CALL
0U, // PATCHABLE_EVENT_CALL
0U, // PATCHABLE_TYPED_EVENT_CALL
0U, // ICALL_BRANCH_FUNNEL
0U, // G_ADD
0U, // G_SUB
0U, // G_MUL
0U, // G_SDIV
0U, // G_UDIV
0U, // G_SREM
0U, // G_UREM
0U, // G_AND
0U, // G_OR
0U, // G_XOR
0U, // G_IMPLICIT_DEF
0U, // G_PHI
0U, // G_FRAME_INDEX
0U, // G_GLOBAL_VALUE
0U, // G_EXTRACT
0U, // G_UNMERGE_VALUES
0U, // G_INSERT
0U, // G_MERGE_VALUES
0U, // G_PTRTOINT
0U, // G_INTTOPTR
0U, // G_BITCAST
0U, // G_LOAD
0U, // G_SEXTLOAD
0U, // G_ZEXTLOAD
0U, // G_STORE
0U, // G_ATOMIC_CMPXCHG_WITH_SUCCESS
0U, // G_ATOMIC_CMPXCHG
0U, // G_ATOMICRMW_XCHG
0U, // G_ATOMICRMW_ADD
0U, // G_ATOMICRMW_SUB
0U, // G_ATOMICRMW_AND
0U, // G_ATOMICRMW_NAND
0U, // G_ATOMICRMW_OR
0U, // G_ATOMICRMW_XOR
0U, // G_ATOMICRMW_MAX
0U, // G_ATOMICRMW_MIN
0U, // G_ATOMICRMW_UMAX
0U, // G_ATOMICRMW_UMIN
0U, // G_BRCOND
0U, // G_BRINDIRECT
0U, // G_INTRINSIC
0U, // G_INTRINSIC_W_SIDE_EFFECTS
0U, // G_ANYEXT
0U, // G_TRUNC
0U, // G_CONSTANT
0U, // G_FCONSTANT
0U, // G_VASTART
0U, // G_VAARG
0U, // G_SEXT
0U, // G_ZEXT
0U, // G_SHL
0U, // G_LSHR
0U, // G_ASHR
0U, // G_ICMP
0U, // G_FCMP
0U, // G_SELECT
0U, // G_UADDE
0U, // G_USUBE
0U, // G_SADDO
0U, // G_SSUBO
0U, // G_UMULO
0U, // G_SMULO
0U, // G_UMULH
0U, // G_SMULH
0U, // G_FADD
0U, // G_FSUB
0U, // G_FMUL
0U, // G_FMA
0U, // G_FDIV
0U, // G_FREM
0U, // G_FPOW
0U, // G_FEXP
0U, // G_FEXP2
0U, // G_FLOG
0U, // G_FLOG2
0U, // G_FNEG
0U, // G_FPEXT
0U, // G_FPTRUNC
0U, // G_FPTOSI
0U, // G_FPTOUI
0U, // G_SITOFP
0U, // G_UITOFP
0U, // G_FABS
0U, // G_GEP
0U, // G_PTR_MASK
0U, // G_BR
0U, // G_INSERT_VECTOR_ELT
0U, // G_EXTRACT_VECTOR_ELT
0U, // G_SHUFFLE_VECTOR
0U, // G_BSWAP
0U, // G_ADDRSPACE_CAST
0U, // G_BLOCK_ADDR
0U, // ABS
0U, // ADDSri
0U, // ADDSrr
0U, // ADDSrsi
0U, // ADDSrsr
0U, // ADJCALLSTACKDOWN
0U, // ADJCALLSTACKUP
0U, // ASRi
0U, // ASRr
0U, // B
0U, // BCCZi64
0U, // BCCi64
0U, // BMOVPCB_CALL
0U, // BMOVPCRX_CALL
0U, // BR_JTadd
0U, // BR_JTm_i12
0U, // BR_JTm_rs
0U, // BR_JTr
0U, // BX_CALL
0U, // CMP_SWAP_16
0U, // CMP_SWAP_32
0U, // CMP_SWAP_64
0U, // CMP_SWAP_8
0U, // CONSTPOOL_ENTRY
0U, // COPY_STRUCT_BYVAL_I32
0U, // CompilerBarrier
0U, // ITasm
0U, // Int_eh_sjlj_dispatchsetup
0U, // Int_eh_sjlj_longjmp
0U, // Int_eh_sjlj_setjmp
0U, // Int_eh_sjlj_setjmp_nofp
0U, // Int_eh_sjlj_setup_dispatch
0U, // JUMPTABLE_ADDRS
0U, // JUMPTABLE_INSTS
0U, // JUMPTABLE_TBB
0U, // JUMPTABLE_TBH
0U, // LDMIA_RET
8U, // LDRBT_POST
1024U, // LDRConstPool
0U, // LDRLIT_ga_abs
0U, // LDRLIT_ga_pcrel
0U, // LDRLIT_ga_pcrel_ldr
8U, // LDRT_POST
0U, // LEApcrel
0U, // LEApcrelJT
0U, // LSLi
0U, // LSLr
0U, // LSRi
0U, // LSRr
0U, // MEMCPY
0U, // MLAv5
0U, // MOVCCi
0U, // MOVCCi16
0U, // MOVCCi32imm
0U, // MOVCCr
0U, // MOVCCsi
0U, // MOVCCsr
0U, // MOVPCRX
0U, // MOVTi16_ga_pcrel
0U, // MOV_ga_pcrel
0U, // MOV_ga_pcrel_ldr
0U, // MOVi16_ga_pcrel
0U, // MOVi32imm
0U, // MOVsra_flag
0U, // MOVsrl_flag
0U, // MULv5
0U, // MVNCCi
0U, // PICADD
0U, // PICLDR
0U, // PICLDRB
0U, // PICLDRH
0U, // PICLDRSB
0U, // PICLDRSH
0U, // PICSTR
0U, // PICSTRB
0U, // PICSTRH
0U, // RORi
0U, // RORr
0U, // RRX
1024U, // RRXi
0U, // RSBSri
0U, // RSBSrsi
0U, // RSBSrsr
0U, // SMLALv5
0U, // SMULLv5
0U, // SPACE
8U, // STRBT_POST
0U, // STRBi_preidx
0U, // STRBr_preidx
0U, // STRH_preidx
8U, // STRT_POST
0U, // STRi_preidx
0U, // STRr_preidx
0U, // SUBS_PC_LR
0U, // SUBSri
0U, // SUBSrr
0U, // SUBSrsi
0U, // SUBSrsr
0U, // TAILJMPd
0U, // TAILJMPr
0U, // TAILJMPr4
0U, // TCRETURNdi
0U, // TCRETURNri
0U, // TPsoft
0U, // UMLALv5
0U, // UMULLv5
1040U, // VLD1LNdAsm_16
1040U, // VLD1LNdAsm_32
1040U, // VLD1LNdAsm_8
2064U, // VLD1LNdWB_fixed_Asm_16
2064U, // VLD1LNdWB_fixed_Asm_32
2064U, // VLD1LNdWB_fixed_Asm_8
32784U, // VLD1LNdWB_register_Asm_16
32784U, // VLD1LNdWB_register_Asm_32
32784U, // VLD1LNdWB_register_Asm_8
1040U, // VLD2LNdAsm_16
1040U, // VLD2LNdAsm_32
1040U, // VLD2LNdAsm_8
2064U, // VLD2LNdWB_fixed_Asm_16
2064U, // VLD2LNdWB_fixed_Asm_32
2064U, // VLD2LNdWB_fixed_Asm_8
32784U, // VLD2LNdWB_register_Asm_16
32784U, // VLD2LNdWB_register_Asm_32
32784U, // VLD2LNdWB_register_Asm_8
1040U, // VLD2LNqAsm_16
1040U, // VLD2LNqAsm_32
2064U, // VLD2LNqWB_fixed_Asm_16
2064U, // VLD2LNqWB_fixed_Asm_32
32784U, // VLD2LNqWB_register_Asm_16
32784U, // VLD2LNqWB_register_Asm_32
0U, // VLD3DUPdAsm_16
0U, // VLD3DUPdAsm_32
0U, // VLD3DUPdAsm_8
0U, // VLD3DUPdWB_fixed_Asm_16
0U, // VLD3DUPdWB_fixed_Asm_32
0U, // VLD3DUPdWB_fixed_Asm_8
1048U, // VLD3DUPdWB_register_Asm_16
1048U, // VLD3DUPdWB_register_Asm_32
1048U, // VLD3DUPdWB_register_Asm_8
0U, // VLD3DUPqAsm_16
0U, // VLD3DUPqAsm_32
0U, // VLD3DUPqAsm_8
0U, // VLD3DUPqWB_fixed_Asm_16
0U, // VLD3DUPqWB_fixed_Asm_32
0U, // VLD3DUPqWB_fixed_Asm_8
1048U, // VLD3DUPqWB_register_Asm_16
1048U, // VLD3DUPqWB_register_Asm_32
1048U, // VLD3DUPqWB_register_Asm_8
1040U, // VLD3LNdAsm_16
1040U, // VLD3LNdAsm_32
1040U, // VLD3LNdAsm_8
2064U, // VLD3LNdWB_fixed_Asm_16
2064U, // VLD3LNdWB_fixed_Asm_32
2064U, // VLD3LNdWB_fixed_Asm_8
32784U, // VLD3LNdWB_register_Asm_16
32784U, // VLD3LNdWB_register_Asm_32
32784U, // VLD3LNdWB_register_Asm_8
1040U, // VLD3LNqAsm_16
1040U, // VLD3LNqAsm_32
2064U, // VLD3LNqWB_fixed_Asm_16
2064U, // VLD3LNqWB_fixed_Asm_32
32784U, // VLD3LNqWB_register_Asm_16
32784U, // VLD3LNqWB_register_Asm_32
32U, // VLD3dAsm_16
32U, // VLD3dAsm_32
32U, // VLD3dAsm_8
40U, // VLD3dWB_fixed_Asm_16
40U, // VLD3dWB_fixed_Asm_32
40U, // VLD3dWB_fixed_Asm_8
68656U, // VLD3dWB_register_Asm_16
68656U, // VLD3dWB_register_Asm_32
68656U, // VLD3dWB_register_Asm_8
0U, // VLD3qAsm_16
0U, // VLD3qAsm_32
0U, // VLD3qAsm_8
0U, // VLD3qWB_fixed_Asm_16
0U, // VLD3qWB_fixed_Asm_32
0U, // VLD3qWB_fixed_Asm_8
1048U, // VLD3qWB_register_Asm_16
1048U, // VLD3qWB_register_Asm_32
1048U, // VLD3qWB_register_Asm_8
0U, // VLD4DUPdAsm_16
0U, // VLD4DUPdAsm_32
0U, // VLD4DUPdAsm_8
0U, // VLD4DUPdWB_fixed_Asm_16
0U, // VLD4DUPdWB_fixed_Asm_32
0U, // VLD4DUPdWB_fixed_Asm_8
1048U, // VLD4DUPdWB_register_Asm_16
1048U, // VLD4DUPdWB_register_Asm_32
1048U, // VLD4DUPdWB_register_Asm_8
0U, // VLD4DUPqAsm_16
0U, // VLD4DUPqAsm_32
0U, // VLD4DUPqAsm_8
0U, // VLD4DUPqWB_fixed_Asm_16
0U, // VLD4DUPqWB_fixed_Asm_32
0U, // VLD4DUPqWB_fixed_Asm_8
1048U, // VLD4DUPqWB_register_Asm_16
1048U, // VLD4DUPqWB_register_Asm_32
1048U, // VLD4DUPqWB_register_Asm_8
1040U, // VLD4LNdAsm_16
1040U, // VLD4LNdAsm_32
1040U, // VLD4LNdAsm_8
2064U, // VLD4LNdWB_fixed_Asm_16
2064U, // VLD4LNdWB_fixed_Asm_32
2064U, // VLD4LNdWB_fixed_Asm_8
32784U, // VLD4LNdWB_register_Asm_16
32784U, // VLD4LNdWB_register_Asm_32
32784U, // VLD4LNdWB_register_Asm_8
1040U, // VLD4LNqAsm_16
1040U, // VLD4LNqAsm_32
2064U, // VLD4LNqWB_fixed_Asm_16
2064U, // VLD4LNqWB_fixed_Asm_32
32784U, // VLD4LNqWB_register_Asm_16
32784U, // VLD4LNqWB_register_Asm_32
32U, // VLD4dAsm_16
32U, // VLD4dAsm_32
32U, // VLD4dAsm_8
40U, // VLD4dWB_fixed_Asm_16
40U, // VLD4dWB_fixed_Asm_32
40U, // VLD4dWB_fixed_Asm_8
68656U, // VLD4dWB_register_Asm_16
68656U, // VLD4dWB_register_Asm_32
68656U, // VLD4dWB_register_Asm_8
0U, // VLD4qAsm_16
0U, // VLD4qAsm_32
0U, // VLD4qAsm_8
0U, // VLD4qWB_fixed_Asm_16
0U, // VLD4qWB_fixed_Asm_32
0U, // VLD4qWB_fixed_Asm_8
1048U, // VLD4qWB_register_Asm_16
1048U, // VLD4qWB_register_Asm_32
1048U, // VLD4qWB_register_Asm_8
0U, // VMOVD0
0U, // VMOVDcc
0U, // VMOVQ0
0U, // VMOVScc
1040U, // VST1LNdAsm_16
1040U, // VST1LNdAsm_32
1040U, // VST1LNdAsm_8
2064U, // VST1LNdWB_fixed_Asm_16
2064U, // VST1LNdWB_fixed_Asm_32
2064U, // VST1LNdWB_fixed_Asm_8
32784U, // VST1LNdWB_register_Asm_16
32784U, // VST1LNdWB_register_Asm_32
32784U, // VST1LNdWB_register_Asm_8
1040U, // VST2LNdAsm_16
1040U, // VST2LNdAsm_32
1040U, // VST2LNdAsm_8
2064U, // VST2LNdWB_fixed_Asm_16
2064U, // VST2LNdWB_fixed_Asm_32
2064U, // VST2LNdWB_fixed_Asm_8
32784U, // VST2LNdWB_register_Asm_16
32784U, // VST2LNdWB_register_Asm_32
32784U, // VST2LNdWB_register_Asm_8
1040U, // VST2LNqAsm_16
1040U, // VST2LNqAsm_32
2064U, // VST2LNqWB_fixed_Asm_16
2064U, // VST2LNqWB_fixed_Asm_32
32784U, // VST2LNqWB_register_Asm_16
32784U, // VST2LNqWB_register_Asm_32
1040U, // VST3LNdAsm_16
1040U, // VST3LNdAsm_32
1040U, // VST3LNdAsm_8
2064U, // VST3LNdWB_fixed_Asm_16
2064U, // VST3LNdWB_fixed_Asm_32
2064U, // VST3LNdWB_fixed_Asm_8
32784U, // VST3LNdWB_register_Asm_16
32784U, // VST3LNdWB_register_Asm_32
32784U, // VST3LNdWB_register_Asm_8
1040U, // VST3LNqAsm_16
1040U, // VST3LNqAsm_32
2064U, // VST3LNqWB_fixed_Asm_16
2064U, // VST3LNqWB_fixed_Asm_32
32784U, // VST3LNqWB_register_Asm_16
32784U, // VST3LNqWB_register_Asm_32
32U, // VST3dAsm_16
32U, // VST3dAsm_32
32U, // VST3dAsm_8
40U, // VST3dWB_fixed_Asm_16
40U, // VST3dWB_fixed_Asm_32
40U, // VST3dWB_fixed_Asm_8
68656U, // VST3dWB_register_Asm_16
68656U, // VST3dWB_register_Asm_32
68656U, // VST3dWB_register_Asm_8
0U, // VST3qAsm_16
0U, // VST3qAsm_32
0U, // VST3qAsm_8
0U, // VST3qWB_fixed_Asm_16
0U, // VST3qWB_fixed_Asm_32
0U, // VST3qWB_fixed_Asm_8
1048U, // VST3qWB_register_Asm_16
1048U, // VST3qWB_register_Asm_32
1048U, // VST3qWB_register_Asm_8
1040U, // VST4LNdAsm_16
1040U, // VST4LNdAsm_32
1040U, // VST4LNdAsm_8
2064U, // VST4LNdWB_fixed_Asm_16
2064U, // VST4LNdWB_fixed_Asm_32
2064U, // VST4LNdWB_fixed_Asm_8
32784U, // VST4LNdWB_register_Asm_16
32784U, // VST4LNdWB_register_Asm_32
32784U, // VST4LNdWB_register_Asm_8
1040U, // VST4LNqAsm_16
1040U, // VST4LNqAsm_32
2064U, // VST4LNqWB_fixed_Asm_16
2064U, // VST4LNqWB_fixed_Asm_32
32784U, // VST4LNqWB_register_Asm_16
32784U, // VST4LNqWB_register_Asm_32
32U, // VST4dAsm_16
32U, // VST4dAsm_32
32U, // VST4dAsm_8
40U, // VST4dWB_fixed_Asm_16
40U, // VST4dWB_fixed_Asm_32
40U, // VST4dWB_fixed_Asm_8
68656U, // VST4dWB_register_Asm_16
68656U, // VST4dWB_register_Asm_32
68656U, // VST4dWB_register_Asm_8
0U, // VST4qAsm_16
0U, // VST4qAsm_32
0U, // VST4qAsm_8
0U, // VST4qWB_fixed_Asm_16
0U, // VST4qWB_fixed_Asm_32
0U, // VST4qWB_fixed_Asm_8
1048U, // VST4qWB_register_Asm_16
1048U, // VST4qWB_register_Asm_32
1048U, // VST4qWB_register_Asm_8
0U, // WIN__CHKSTK
0U, // WIN__DBZCHK
0U, // t2ABS
0U, // t2ADDSri
0U, // t2ADDSrr
0U, // t2ADDSrs
0U, // t2BR_JT
0U, // t2LDMIA_RET
1024U, // t2LDRBpcrel
1024U, // t2LDRConstPool
1024U, // t2LDRHpcrel
1024U, // t2LDRSBpcrel
1024U, // t2LDRSHpcrel
0U, // t2LDRpci_pic
1024U, // t2LDRpcrel
0U, // t2LEApcrel
0U, // t2LEApcrelJT
0U, // t2MOVCCasr
0U, // t2MOVCCi
0U, // t2MOVCCi16
0U, // t2MOVCCi32imm
0U, // t2MOVCClsl
0U, // t2MOVCClsr
0U, // t2MOVCCr
0U, // t2MOVCCror
56U, // t2MOVSsi
64U, // t2MOVSsr
0U, // t2MOVTi16_ga_pcrel
0U, // t2MOV_ga_pcrel
0U, // t2MOVi16_ga_pcrel
0U, // t2MOVi32imm
56U, // t2MOVsi
64U, // t2MOVsr
0U, // t2MVNCCi
0U, // t2RSBSri
0U, // t2RSBSrs
0U, // t2STRB_preidx
0U, // t2STRH_preidx
0U, // t2STR_preidx
0U, // t2SUBSri
0U, // t2SUBSrr
0U, // t2SUBSrs
0U, // t2TBB_JT
0U, // t2TBH_JT
0U, // tADCS
0U, // tADDSi3
0U, // tADDSi8
0U, // tADDSrr
0U, // tADDframe
0U, // tADJCALLSTACKDOWN
0U, // tADJCALLSTACKUP
0U, // tBRIND
0U, // tBR_JTr
0U, // tBX_CALL
0U, // tBX_RET
0U, // tBX_RET_vararg
0U, // tBfar
0U, // tLDMIA_UPD
1024U, // tLDRConstPool
0U, // tLDRLIT_ga_abs
0U, // tLDRLIT_ga_pcrel
0U, // tLDR_postidx
0U, // tLDRpci_pic
0U, // tLEApcrel
0U, // tLEApcrelJT
0U, // tMOVCCr_pseudo
0U, // tPOP_RET
0U, // tSBCS
0U, // tSUBSi3
0U, // tSUBSi8
0U, // tSUBSrr
0U, // tTAILJMPd
0U, // tTAILJMPdND
0U, // tTAILJMPr
0U, // tTBB_JT
0U, // tTBH_JT
0U, // tTPsoft
98304U, // ADCri
0U, // ADCrr
131072U, // ADCrsi
0U, // ADCrsr
98304U, // ADDri
0U, // ADDrr
131072U, // ADDrsi
0U, // ADDrsr
72U, // ADR
0U, // AESD
0U, // AESE
0U, // AESIMC
0U, // AESMC
98304U, // ANDri
0U, // ANDrr
131072U, // ANDrsi
0U, // ANDrsr
80U, // BFC
163928U, // BFI
98304U, // BICri
0U, // BICrr
131072U, // BICrsi
0U, // BICrsr
0U, // BKPT
0U, // BL
0U, // BLX
0U, // BLX_pred
0U, // BLXi
0U, // BL_pred
0U, // BX
0U, // BXJ
0U, // BX_RET
0U, // BX_pred
0U, // Bcc
4145U, // CDP
0U, // CDP2
0U, // CLREX
1024U, // CLZ
96U, // CMNri
1024U, // CMNzrr
104U, // CMNzrsi
64U, // CMNzrsr
96U, // CMPri
1024U, // CMPrr
104U, // CMPrsi
64U, // CMPrsr
0U, // CPS1p
0U, // CPS2p
1112U, // CPS3p
1112U, // CRC32B
1112U, // CRC32CB
1112U, // CRC32CH
1112U, // CRC32CW
1112U, // CRC32H
1112U, // CRC32W
0U, // DBG
0U, // DMB
0U, // DSB
98304U, // EORri
0U, // EORrr
131072U, // EORrsi
0U, // EORrsr
0U, // ERET
1U, // FCONSTD
1U, // FCONSTH
1U, // FCONSTS
33U, // FLDMXDB_UPD
1136U, // FLDMXIA
33U, // FLDMXIA_UPD
0U, // FMSTAT
33U, // FSTMXDB_UPD
1136U, // FSTMXIA
33U, // FSTMXIA_UPD
0U, // HINT
0U, // HLT
0U, // HVC
0U, // ISB
8U, // LDA
8U, // LDAB
8U, // LDAEX
8U, // LDAEXB
0U, // LDAEXD
8U, // LDAEXH
8U, // LDAH
0U, // LDC2L_OFFSET
1U, // LDC2L_OPTION
2U, // LDC2L_POST
0U, // LDC2L_PRE
0U, // LDC2_OFFSET
1U, // LDC2_OPTION
2U, // LDC2_POST
0U, // LDC2_PRE
122U, // LDCL_OFFSET
196738U, // LDCL_OPTION
229506U, // LDCL_POST
138U, // LDCL_PRE
122U, // LDC_OFFSET
196738U, // LDC_OPTION
229506U, // LDC_POST
138U, // LDC_PRE
1136U, // LDMDA
33U, // LDMDA_UPD
1136U, // LDMDB
33U, // LDMDB_UPD
1136U, // LDMIA
33U, // LDMIA_UPD
1136U, // LDMIB
33U, // LDMIB_UPD
262272U, // LDRBT_POST_IMM
262272U, // LDRBT_POST_REG
262272U, // LDRB_POST_IMM
262272U, // LDRB_POST_REG
144U, // LDRB_PRE_IMM
152U, // LDRB_PRE_REG
160U, // LDRBi12
168U, // LDRBrs
294912U, // LDRD
2424832U, // LDRD_POST
360448U, // LDRD_PRE
8U, // LDREX
8U, // LDREXB
0U, // LDREXD
8U, // LDREXH
176U, // LDRH
393344U, // LDRHTi
426112U, // LDRHTr
458880U, // LDRH_POST
184U, // LDRH_PRE
176U, // LDRSB
393344U, // LDRSBTi
426112U, // LDRSBTr
458880U, // LDRSB_POST
184U, // LDRSB_PRE
176U, // LDRSH
393344U, // LDRSHTi
426112U, // LDRSHTr
458880U, // LDRSH_POST
184U, // LDRSH_PRE
262272U, // LDRT_POST_IMM
262272U, // LDRT_POST_REG
262272U, // LDR_POST_IMM
262272U, // LDR_POST_REG
144U, // LDR_PRE_IMM
152U, // LDR_PRE_REG
160U, // LDRcp
160U, // LDRi12
168U, // LDRrs
4690993U, // MCR
192U, // MCR2
6788145U, // MCRR
524312U, // MCRR2
35651584U, // MLA
35651584U, // MLS
0U, // MOVPCLR
1112U, // MOVTi16
96U, // MOVi
1024U, // MOVi16
1024U, // MOVr
1024U, // MOVr_TC
104U, // MOVsi
64U, // MOVsr
0U, // MRC
0U, // MRC2
0U, // MRRC
0U, // MRRC2
2U, // MRS
200U, // MRSbanked
2U, // MRSsys
33U, // MSR
0U, // MSRbanked
3U, // MSRi
0U, // MUL
96U, // MVNi
1024U, // MVNr
104U, // MVNsi
64U, // MVNsr
98304U, // ORRri
0U, // ORRrr
131072U, // ORRrsi
0U, // ORRrsr
8388608U, // PKHBT
10485760U, // PKHTB
0U, // PLDWi12
0U, // PLDWrs
0U, // PLDi12
0U, // PLDrs
0U, // PLIi12
0U, // PLIrs
0U, // QADD
0U, // QADD16
0U, // QADD8
0U, // QASX
0U, // QDADD
0U, // QDSUB
0U, // QSAX
0U, // QSUB
0U, // QSUB16
0U, // QSUB8
1024U, // RBIT
1024U, // REV
1024U, // REV16
1024U, // REVSH
0U, // RFEDA
0U, // RFEDA_UPD
0U, // RFEDB
0U, // RFEDB_UPD
0U, // RFEIA
0U, // RFEIA_UPD
0U, // RFEIB
0U, // RFEIB_UPD
98304U, // RSBri
0U, // RSBrr
131072U, // RSBrsi
0U, // RSBrsr
98304U, // RSCri
0U, // RSCrr
131072U, // RSCrsi
0U, // RSCrsr
0U, // SADD16
0U, // SADD8
0U, // SASX
98304U, // SBCri
0U, // SBCrr
131072U, // SBCrsi
0U, // SBCrsr
69206016U, // SBFX
0U, // SDIV
0U, // SEL
0U, // SETEND
0U, // SETPAN
1048U, // SHA1C
0U, // SHA1H
1048U, // SHA1M
1048U, // SHA1P
1048U, // SHA1SU0
0U, // SHA1SU1
1048U, // SHA256H
1048U, // SHA256H2
0U, // SHA256SU0
1048U, // SHA256SU1
0U, // SHADD16
0U, // SHADD8
0U, // SHASX
0U, // SHSAX
0U, // SHSUB16
0U, // SHSUB8
0U, // SMC
35651584U, // SMLABB
35651584U, // SMLABT
35651584U, // SMLAD
35651584U, // SMLADX
0U, // SMLAL
35651584U, // SMLALBB
35651584U, // SMLALBT
35651584U, // SMLALD
35651584U, // SMLALDX
35651584U, // SMLALTB
35651584U, // SMLALTT
35651584U, // SMLATB
35651584U, // SMLATT
35651584U, // SMLAWB
35651584U, // SMLAWT
35651584U, // SMLSD
35651584U, // SMLSDX
35651584U, // SMLSLD
35651584U, // SMLSLDX
35651584U, // SMMLA
35651584U, // SMMLAR
35651584U, // SMMLS
35651584U, // SMMLSR
0U, // SMMUL
0U, // SMMULR
0U, // SMUAD
0U, // SMUADX
0U, // SMULBB
0U, // SMULBT
35651584U, // SMULL
0U, // SMULTB
0U, // SMULTT
0U, // SMULWB
0U, // SMULWT
0U, // SMUSD
0U, // SMUSDX
0U, // SRSDA
0U, // SRSDA_UPD
0U, // SRSDB
0U, // SRSDB_UPD
0U, // SRSIA
0U, // SRSIA_UPD
0U, // SRSIB
0U, // SRSIB_UPD
6352U, // SSAT
1232U, // SSAT16
0U, // SSAX
0U, // SSUB16
0U, // SSUB8
0U, // STC2L_OFFSET
1U, // STC2L_OPTION
2U, // STC2L_POST
0U, // STC2L_PRE
0U, // STC2_OFFSET
1U, // STC2_OPTION
2U, // STC2_POST
0U, // STC2_PRE
122U, // STCL_OFFSET
196738U, // STCL_OPTION
229506U, // STCL_POST
138U, // STCL_PRE
122U, // STC_OFFSET
196738U, // STC_OPTION
229506U, // STC_POST
138U, // STC_PRE
8U, // STL
8U, // STLB
557056U, // STLEX
557056U, // STLEXB
216U, // STLEXD
557056U, // STLEXH
8U, // STLH
1136U, // STMDA
33U, // STMDA_UPD
1136U, // STMDB
33U, // STMDB_UPD
1136U, // STMIA
33U, // STMIA_UPD
1136U, // STMIB
33U, // STMIB_UPD
262272U, // STRBT_POST_IMM
262272U, // STRBT_POST_REG
262272U, // STRB_POST_IMM
262272U, // STRB_POST_REG
144U, // STRB_PRE_IMM
152U, // STRB_PRE_REG
160U, // STRBi12
168U, // STRBrs
294912U, // STRD
2424920U, // STRD_POST
360536U, // STRD_PRE
557056U, // STREX
557056U, // STREXB
216U, // STREXD
557056U, // STREXH
176U, // STRH
393344U, // STRHTi
426112U, // STRHTr
458880U, // STRH_POST
184U, // STRH_PRE
262272U, // STRT_POST_IMM
262272U, // STRT_POST_REG
262272U, // STR_POST_IMM
262272U, // STR_POST_REG
144U, // STR_PRE_IMM
152U, // STR_PRE_REG
160U, // STRi12
168U, // STRrs
98304U, // SUBri
0U, // SUBrr
131072U, // SUBrsi
0U, // SUBrsr
0U, // SVC
557056U, // SWP
557056U, // SWPB
12582912U, // SXTAB
12582912U, // SXTAB16
12582912U, // SXTAH
7168U, // SXTB
7168U, // SXTB16
7168U, // SXTH
96U, // TEQri
1024U, // TEQrr
104U, // TEQrsi
64U, // TEQrsr
0U, // TRAP
0U, // TRAPNaCl
0U, // TSB
96U, // TSTri
1024U, // TSTrr
104U, // TSTrsi
64U, // TSTrsr
0U, // UADD16
0U, // UADD8
0U, // UASX
69206016U, // UBFX
0U, // UDF
0U, // UDIV
0U, // UHADD16
0U, // UHADD8
0U, // UHASX
0U, // UHSAX
0U, // UHSUB16
0U, // UHSUB8
35651584U, // UMAAL
0U, // UMLAL
35651584U, // UMULL
0U, // UQADD16
0U, // UQADD8
0U, // UQASX
0U, // UQSAX
0U, // UQSUB16
0U, // UQSUB8
0U, // USAD8
35651584U, // USADA8
14680064U, // USAT
0U, // USAT16
0U, // USAX
0U, // USUB16
0U, // USUB8
12582912U, // UXTAB
12582912U, // UXTAB16
12582912U, // UXTAH
7168U, // UXTB
7168U, // UXTB16
7168U, // UXTH
1048U, // VABALsv2i64
1048U, // VABALsv4i32
1048U, // VABALsv8i16
1048U, // VABALuv2i64
1048U, // VABALuv4i32
1048U, // VABALuv8i16
1048U, // VABAsv16i8
1048U, // VABAsv2i32
1048U, // VABAsv4i16
1048U, // VABAsv4i32
1048U, // VABAsv8i16
1048U, // VABAsv8i8
1048U, // VABAuv16i8
1048U, // VABAuv2i32
1048U, // VABAuv4i16
1048U, // VABAuv4i32
1048U, // VABAuv8i16
1048U, // VABAuv8i8
1112U, // VABDLsv2i64
1112U, // VABDLsv4i32
1112U, // VABDLsv8i16
1112U, // VABDLuv2i64
1112U, // VABDLuv4i32
1112U, // VABDLuv8i16
70705U, // VABDfd
70705U, // VABDfq
70705U, // VABDhd
70705U, // VABDhq
1112U, // VABDsv16i8
1112U, // VABDsv2i32
1112U, // VABDsv4i16
1112U, // VABDsv4i32
1112U, // VABDsv8i16
1112U, // VABDsv8i8
1112U, // VABDuv16i8
1112U, // VABDuv2i32
1112U, // VABDuv4i16
1112U, // VABDuv4i32
1112U, // VABDuv8i16
1112U, // VABDuv8i8
33U, // VABSD
33U, // VABSH
33U, // VABSS
33U, // VABSfd
33U, // VABSfq
33U, // VABShd
33U, // VABShq
0U, // VABSv16i8
0U, // VABSv2i32
0U, // VABSv4i16
0U, // VABSv4i32
0U, // VABSv8i16
0U, // VABSv8i8
70705U, // VACGEfd
70705U, // VACGEfq
70705U, // VACGEhd
70705U, // VACGEhq
70705U, // VACGTfd
70705U, // VACGTfq
70705U, // VACGThd
70705U, // VACGThq
70705U, // VADDD
70705U, // VADDH
1112U, // VADDHNv2i32
1112U, // VADDHNv4i16
1112U, // VADDHNv8i8
1112U, // VADDLsv2i64
1112U, // VADDLsv4i32
1112U, // VADDLsv8i16
1112U, // VADDLuv2i64
1112U, // VADDLuv4i32
1112U, // VADDLuv8i16
70705U, // VADDS
1112U, // VADDWsv2i64
1112U, // VADDWsv4i32
1112U, // VADDWsv8i16
1112U, // VADDWuv2i64
1112U, // VADDWuv4i32
1112U, // VADDWuv8i16
70705U, // VADDfd
70705U, // VADDfq
70705U, // VADDhd
70705U, // VADDhq
1112U, // VADDv16i8
1112U, // VADDv1i64
1112U, // VADDv2i32
1112U, // VADDv2i64
1112U, // VADDv4i16
1112U, // VADDv4i32
1112U, // VADDv8i16
1112U, // VADDv8i8
0U, // VANDd
0U, // VANDq
0U, // VBICd
0U, // VBICiv2i32
0U, // VBICiv4i16
0U, // VBICiv4i32
0U, // VBICiv8i16
0U, // VBICq
589912U, // VBIFd
589912U, // VBIFq
589912U, // VBITd
589912U, // VBITq
589912U, // VBSLd
589912U, // VBSLq
622680U, // VCADDv2f32
622680U, // VCADDv4f16
622680U, // VCADDv4f32
622680U, // VCADDv8f16
70705U, // VCEQfd
70705U, // VCEQfq
70705U, // VCEQhd
70705U, // VCEQhq
1112U, // VCEQv16i8
1112U, // VCEQv2i32
1112U, // VCEQv4i16
1112U, // VCEQv4i32
1112U, // VCEQv8i16
1112U, // VCEQv8i8
3U, // VCEQzv16i8
225U, // VCEQzv2f32
3U, // VCEQzv2i32
225U, // VCEQzv4f16
225U, // VCEQzv4f32
3U, // VCEQzv4i16
3U, // VCEQzv4i32
225U, // VCEQzv8f16
3U, // VCEQzv8i16
3U, // VCEQzv8i8
70705U, // VCGEfd
70705U, // VCGEfq
70705U, // VCGEhd
70705U, // VCGEhq
1112U, // VCGEsv16i8
1112U, // VCGEsv2i32
1112U, // VCGEsv4i16
1112U, // VCGEsv4i32
1112U, // VCGEsv8i16
1112U, // VCGEsv8i8
1112U, // VCGEuv16i8
1112U, // VCGEuv2i32
1112U, // VCGEuv4i16
1112U, // VCGEuv4i32
1112U, // VCGEuv8i16
1112U, // VCGEuv8i8
3U, // VCGEzv16i8
225U, // VCGEzv2f32
3U, // VCGEzv2i32
225U, // VCGEzv4f16
225U, // VCGEzv4f32
3U, // VCGEzv4i16
3U, // VCGEzv4i32
225U, // VCGEzv8f16
3U, // VCGEzv8i16
3U, // VCGEzv8i8
70705U, // VCGTfd
70705U, // VCGTfq
70705U, // VCGThd
70705U, // VCGThq
1112U, // VCGTsv16i8
1112U, // VCGTsv2i32
1112U, // VCGTsv4i16
1112U, // VCGTsv4i32
1112U, // VCGTsv8i16
1112U, // VCGTsv8i8
1112U, // VCGTuv16i8
1112U, // VCGTuv2i32
1112U, // VCGTuv4i16
1112U, // VCGTuv4i32
1112U, // VCGTuv8i16
1112U, // VCGTuv8i8
3U, // VCGTzv16i8
225U, // VCGTzv2f32
3U, // VCGTzv2i32
225U, // VCGTzv4f16
225U, // VCGTzv4f32
3U, // VCGTzv4i16
3U, // VCGTzv4i32
225U, // VCGTzv8f16
3U, // VCGTzv8i16
3U, // VCGTzv8i8
3U, // VCLEzv16i8
225U, // VCLEzv2f32
3U, // VCLEzv2i32
225U, // VCLEzv4f16
225U, // VCLEzv4f32
3U, // VCLEzv4i16
3U, // VCLEzv4i32
225U, // VCLEzv8f16
3U, // VCLEzv8i16
3U, // VCLEzv8i8
0U, // VCLSv16i8
0U, // VCLSv2i32
0U, // VCLSv4i16
0U, // VCLSv4i32
0U, // VCLSv8i16
0U, // VCLSv8i8
3U, // VCLTzv16i8
225U, // VCLTzv2f32
3U, // VCLTzv2i32
225U, // VCLTzv4f16
225U, // VCLTzv4f32
3U, // VCLTzv4i16
3U, // VCLTzv4i32
225U, // VCLTzv8f16
3U, // VCLTzv8i16
3U, // VCLTzv8i8
0U, // VCLZv16i8
0U, // VCLZv2i32
0U, // VCLZv4i16
0U, // VCLZv4i32
0U, // VCLZv8i16
0U, // VCLZv8i8
655384U, // VCMLAv2f32
17276952U, // VCMLAv2f32_indexed
655384U, // VCMLAv4f16
17276952U, // VCMLAv4f16_indexed
655384U, // VCMLAv4f32
17276952U, // VCMLAv4f32_indexed
655384U, // VCMLAv8f16
17276952U, // VCMLAv8f16_indexed
33U, // VCMPD
33U, // VCMPED
33U, // VCMPEH
33U, // VCMPES
0U, // VCMPEZD
0U, // VCMPEZH
0U, // VCMPEZS
33U, // VCMPH
33U, // VCMPS
0U, // VCMPZD
0U, // VCMPZH
0U, // VCMPZS
1024U, // VCNTd
1024U, // VCNTq
0U, // VCVTANSDf
0U, // VCVTANSDh
0U, // VCVTANSQf
0U, // VCVTANSQh
0U, // VCVTANUDf
0U, // VCVTANUDh
0U, // VCVTANUQf
0U, // VCVTANUQh
0U, // VCVTASD
0U, // VCVTASH
0U, // VCVTASS
0U, // VCVTAUD
0U, // VCVTAUH
0U, // VCVTAUS
0U, // VCVTBDH
0U, // VCVTBHD
0U, // VCVTBHS
0U, // VCVTBSH
0U, // VCVTDS
0U, // VCVTMNSDf
0U, // VCVTMNSDh
0U, // VCVTMNSQf
0U, // VCVTMNSQh
0U, // VCVTMNUDf
0U, // VCVTMNUDh
0U, // VCVTMNUQf
0U, // VCVTMNUQh
0U, // VCVTMSD
0U, // VCVTMSH
0U, // VCVTMSS
0U, // VCVTMUD
0U, // VCVTMUH
0U, // VCVTMUS
0U, // VCVTNNSDf
0U, // VCVTNNSDh
0U, // VCVTNNSQf
0U, // VCVTNNSQh
0U, // VCVTNNUDf
0U, // VCVTNNUDh
0U, // VCVTNNUQf
0U, // VCVTNNUQh
0U, // VCVTNSD
0U, // VCVTNSH
0U, // VCVTNSS
0U, // VCVTNUD
0U, // VCVTNUH
0U, // VCVTNUS
0U, // VCVTPNSDf
0U, // VCVTPNSDh
0U, // VCVTPNSQf
0U, // VCVTPNSQh
0U, // VCVTPNUDf
0U, // VCVTPNUDh
0U, // VCVTPNUQf
0U, // VCVTPNUQh
0U, // VCVTPSD
0U, // VCVTPSH
0U, // VCVTPSS
0U, // VCVTPUD
0U, // VCVTPUH
0U, // VCVTPUS
0U, // VCVTSD
0U, // VCVTTDH
0U, // VCVTTHD
0U, // VCVTTHS
0U, // VCVTTSH
0U, // VCVTf2h
0U, // VCVTf2sd
0U, // VCVTf2sq
0U, // VCVTf2ud
0U, // VCVTf2uq
35U, // VCVTf2xsd
35U, // VCVTf2xsq
35U, // VCVTf2xud
35U, // VCVTf2xuq
0U, // VCVTh2f
0U, // VCVTh2sd
0U, // VCVTh2sq
0U, // VCVTh2ud
0U, // VCVTh2uq
35U, // VCVTh2xsd
35U, // VCVTh2xsq
35U, // VCVTh2xud
35U, // VCVTh2xuq
0U, // VCVTs2fd
0U, // VCVTs2fq
0U, // VCVTs2hd
0U, // VCVTs2hq
0U, // VCVTu2fd
0U, // VCVTu2fq
0U, // VCVTu2hd
0U, // VCVTu2hq
35U, // VCVTxs2fd
35U, // VCVTxs2fq
35U, // VCVTxs2hd
35U, // VCVTxs2hq
35U, // VCVTxu2fd
35U, // VCVTxu2fq
35U, // VCVTxu2hd
35U, // VCVTxu2hq
70705U, // VDIVD
70705U, // VDIVH
70705U, // VDIVS
1024U, // VDUP16d
1024U, // VDUP16q
1024U, // VDUP32d
1024U, // VDUP32q
1024U, // VDUP8d
1024U, // VDUP8q
9216U, // VDUPLN16d
9216U, // VDUPLN16q
9216U, // VDUPLN32d
9216U, // VDUPLN32q
9216U, // VDUPLN8d
9216U, // VDUPLN8q
0U, // VEORd
0U, // VEORq
35651584U, // VEXTd16
35651584U, // VEXTd32
35651584U, // VEXTd8
35651584U, // VEXTq16
35651584U, // VEXTq32
35651584U, // VEXTq64
35651584U, // VEXTq8
68659U, // VFMAD
68659U, // VFMAH
68659U, // VFMAS
68659U, // VFMAfd
68659U, // VFMAfq
68659U, // VFMAhd
68659U, // VFMAhq
68659U, // VFMSD
68659U, // VFMSH
68659U, // VFMSS
68659U, // VFMSfd
68659U, // VFMSfq
68659U, // VFMShd
68659U, // VFMShq
68659U, // VFNMAD
68659U, // VFNMAH
68659U, // VFNMAS
68659U, // VFNMSD
68659U, // VFNMSH
68659U, // VFNMSS
9216U, // VGETLNi32
3U, // VGETLNs16
3U, // VGETLNs8
3U, // VGETLNu16
3U, // VGETLNu8
1112U, // VHADDsv16i8
1112U, // VHADDsv2i32
1112U, // VHADDsv4i16
1112U, // VHADDsv4i32
1112U, // VHADDsv8i16
1112U, // VHADDsv8i8
1112U, // VHADDuv16i8
1112U, // VHADDuv2i32
1112U, // VHADDuv4i16
1112U, // VHADDuv4i32
1112U, // VHADDuv8i16
1112U, // VHADDuv8i8
1112U, // VHSUBsv16i8
1112U, // VHSUBsv2i32
1112U, // VHSUBsv4i16
1112U, // VHSUBsv4i32
1112U, // VHSUBsv8i16
1112U, // VHSUBsv8i8
1112U, // VHSUBuv16i8
1112U, // VHSUBuv2i32
1112U, // VHSUBuv4i16
1112U, // VHSUBuv4i32
1112U, // VHSUBuv8i16
1112U, // VHSUBuv8i8
0U, // VINSH
0U, // VJCVT
32U, // VLD1DUPd16
44U, // VLD1DUPd16wb_fixed
10292U, // VLD1DUPd16wb_register
32U, // VLD1DUPd32
44U, // VLD1DUPd32wb_fixed
10292U, // VLD1DUPd32wb_register
32U, // VLD1DUPd8
44U, // VLD1DUPd8wb_fixed
10292U, // VLD1DUPd8wb_register
32U, // VLD1DUPq16
44U, // VLD1DUPq16wb_fixed
10292U, // VLD1DUPq16wb_register
32U, // VLD1DUPq32
44U, // VLD1DUPq32wb_fixed
10292U, // VLD1DUPq32wb_register
32U, // VLD1DUPq8
44U, // VLD1DUPq8wb_fixed
10292U, // VLD1DUPq8wb_register
699628U, // VLD1LNd16
732404U, // VLD1LNd16_UPD
699628U, // VLD1LNd32
732404U, // VLD1LNd32_UPD
699628U, // VLD1LNd8
732404U, // VLD1LNd8_UPD
0U, // VLD1LNq16Pseudo
0U, // VLD1LNq16Pseudo_UPD
0U, // VLD1LNq32Pseudo
0U, // VLD1LNq32Pseudo_UPD
0U, // VLD1LNq8Pseudo
0U, // VLD1LNq8Pseudo_UPD
32U, // VLD1d16
32U, // VLD1d16Q
0U, // VLD1d16QPseudo
44U, // VLD1d16Qwb_fixed
10292U, // VLD1d16Qwb_register
32U, // VLD1d16T
0U, // VLD1d16TPseudo
44U, // VLD1d16Twb_fixed
10292U, // VLD1d16Twb_register
44U, // VLD1d16wb_fixed
10292U, // VLD1d16wb_register
32U, // VLD1d32
32U, // VLD1d32Q
0U, // VLD1d32QPseudo
44U, // VLD1d32Qwb_fixed
10292U, // VLD1d32Qwb_register
32U, // VLD1d32T
0U, // VLD1d32TPseudo
44U, // VLD1d32Twb_fixed
10292U, // VLD1d32Twb_register
44U, // VLD1d32wb_fixed
10292U, // VLD1d32wb_register
32U, // VLD1d64
32U, // VLD1d64Q
0U, // VLD1d64QPseudo
0U, // VLD1d64QPseudoWB_fixed
0U, // VLD1d64QPseudoWB_register
44U, // VLD1d64Qwb_fixed
10292U, // VLD1d64Qwb_register
32U, // VLD1d64T
0U, // VLD1d64TPseudo
0U, // VLD1d64TPseudoWB_fixed
0U, // VLD1d64TPseudoWB_register
44U, // VLD1d64Twb_fixed
10292U, // VLD1d64Twb_register
44U, // VLD1d64wb_fixed
10292U, // VLD1d64wb_register
32U, // VLD1d8
32U, // VLD1d8Q
0U, // VLD1d8QPseudo
44U, // VLD1d8Qwb_fixed
10292U, // VLD1d8Qwb_register
32U, // VLD1d8T
0U, // VLD1d8TPseudo
44U, // VLD1d8Twb_fixed
10292U, // VLD1d8Twb_register
44U, // VLD1d8wb_fixed
10292U, // VLD1d8wb_register
32U, // VLD1q16
0U, // VLD1q16HighQPseudo
0U, // VLD1q16HighTPseudo
0U, // VLD1q16LowQPseudo_UPD
0U, // VLD1q16LowTPseudo_UPD
44U, // VLD1q16wb_fixed
10292U, // VLD1q16wb_register
32U, // VLD1q32
0U, // VLD1q32HighQPseudo
0U, // VLD1q32HighTPseudo
0U, // VLD1q32LowQPseudo_UPD
0U, // VLD1q32LowTPseudo_UPD
44U, // VLD1q32wb_fixed
10292U, // VLD1q32wb_register
32U, // VLD1q64
0U, // VLD1q64HighQPseudo
0U, // VLD1q64HighTPseudo
0U, // VLD1q64LowQPseudo_UPD
0U, // VLD1q64LowTPseudo_UPD
44U, // VLD1q64wb_fixed
10292U, // VLD1q64wb_register
32U, // VLD1q8
0U, // VLD1q8HighQPseudo
0U, // VLD1q8HighTPseudo
0U, // VLD1q8LowQPseudo_UPD
0U, // VLD1q8LowTPseudo_UPD
44U, // VLD1q8wb_fixed
10292U, // VLD1q8wb_register
32U, // VLD2DUPd16
44U, // VLD2DUPd16wb_fixed
10292U, // VLD2DUPd16wb_register
32U, // VLD2DUPd16x2
44U, // VLD2DUPd16x2wb_fixed
10292U, // VLD2DUPd16x2wb_register
32U, // VLD2DUPd32
44U, // VLD2DUPd32wb_fixed
10292U, // VLD2DUPd32wb_register
32U, // VLD2DUPd32x2
44U, // VLD2DUPd32x2wb_fixed
10292U, // VLD2DUPd32x2wb_register
32U, // VLD2DUPd8
44U, // VLD2DUPd8wb_fixed
10292U, // VLD2DUPd8wb_register
32U, // VLD2DUPd8x2
44U, // VLD2DUPd8x2wb_fixed
10292U, // VLD2DUPd8x2wb_register
0U, // VLD2DUPq16EvenPseudo
0U, // VLD2DUPq16OddPseudo
0U, // VLD2DUPq32EvenPseudo
0U, // VLD2DUPq32OddPseudo
0U, // VLD2DUPq8EvenPseudo
0U, // VLD2DUPq8OddPseudo
766196U, // VLD2LNd16
0U, // VLD2LNd16Pseudo
0U, // VLD2LNd16Pseudo_UPD
799996U, // VLD2LNd16_UPD
766196U, // VLD2LNd32
0U, // VLD2LNd32Pseudo
0U, // VLD2LNd32Pseudo_UPD
799996U, // VLD2LNd32_UPD
766196U, // VLD2LNd8
0U, // VLD2LNd8Pseudo
0U, // VLD2LNd8Pseudo_UPD
799996U, // VLD2LNd8_UPD
766196U, // VLD2LNq16
0U, // VLD2LNq16Pseudo
0U, // VLD2LNq16Pseudo_UPD
799996U, // VLD2LNq16_UPD
766196U, // VLD2LNq32
0U, // VLD2LNq32Pseudo
0U, // VLD2LNq32Pseudo_UPD
799996U, // VLD2LNq32_UPD
32U, // VLD2b16
44U, // VLD2b16wb_fixed
10292U, // VLD2b16wb_register
32U, // VLD2b32
44U, // VLD2b32wb_fixed
10292U, // VLD2b32wb_register
32U, // VLD2b8
44U, // VLD2b8wb_fixed
10292U, // VLD2b8wb_register
32U, // VLD2d16
44U, // VLD2d16wb_fixed
10292U, // VLD2d16wb_register
32U, // VLD2d32
44U, // VLD2d32wb_fixed
10292U, // VLD2d32wb_register
32U, // VLD2d8
44U, // VLD2d8wb_fixed
10292U, // VLD2d8wb_register
32U, // VLD2q16
0U, // VLD2q16Pseudo
0U, // VLD2q16PseudoWB_fixed
0U, // VLD2q16PseudoWB_register
44U, // VLD2q16wb_fixed
10292U, // VLD2q16wb_register
32U, // VLD2q32
0U, // VLD2q32Pseudo
0U, // VLD2q32PseudoWB_fixed
0U, // VLD2q32PseudoWB_register
44U, // VLD2q32wb_fixed
10292U, // VLD2q32wb_register
32U, // VLD2q8
0U, // VLD2q8Pseudo
0U, // VLD2q8PseudoWB_fixed
0U, // VLD2q8PseudoWB_register
44U, // VLD2q8wb_fixed
10292U, // VLD2q8wb_register
14596U, // VLD3DUPd16
0U, // VLD3DUPd16Pseudo
0U, // VLD3DUPd16Pseudo_UPD
834820U, // VLD3DUPd16_UPD
14596U, // VLD3DUPd32
0U, // VLD3DUPd32Pseudo
0U, // VLD3DUPd32Pseudo_UPD
834820U, // VLD3DUPd32_UPD
14596U, // VLD3DUPd8
0U, // VLD3DUPd8Pseudo
0U, // VLD3DUPd8Pseudo_UPD
834820U, // VLD3DUPd8_UPD
14596U, // VLD3DUPq16
0U, // VLD3DUPq16EvenPseudo
0U, // VLD3DUPq16OddPseudo
834820U, // VLD3DUPq16_UPD
14596U, // VLD3DUPq32
0U, // VLD3DUPq32EvenPseudo
0U, // VLD3DUPq32OddPseudo
834820U, // VLD3DUPq32_UPD
14596U, // VLD3DUPq8
0U, // VLD3DUPq8EvenPseudo
0U, // VLD3DUPq8OddPseudo
834820U, // VLD3DUPq8_UPD
865532U, // VLD3LNd16
0U, // VLD3LNd16Pseudo
0U, // VLD3LNd16Pseudo_UPD
896268U, // VLD3LNd16_UPD
865532U, // VLD3LNd32
0U, // VLD3LNd32Pseudo
0U, // VLD3LNd32Pseudo_UPD
896268U, // VLD3LNd32_UPD
865532U, // VLD3LNd8
0U, // VLD3LNd8Pseudo
0U, // VLD3LNd8Pseudo_UPD
896268U, // VLD3LNd8_UPD
865532U, // VLD3LNq16
0U, // VLD3LNq16Pseudo
0U, // VLD3LNq16Pseudo_UPD
896268U, // VLD3LNq16_UPD
865532U, // VLD3LNq32
0U, // VLD3LNq32Pseudo
0U, // VLD3LNq32Pseudo_UPD
896268U, // VLD3LNq32_UPD
119537664U, // VLD3d16
0U, // VLD3d16Pseudo
0U, // VLD3d16Pseudo_UPD
153092096U, // VLD3d16_UPD
119537664U, // VLD3d32
0U, // VLD3d32Pseudo
0U, // VLD3d32Pseudo_UPD
153092096U, // VLD3d32_UPD
119537664U, // VLD3d8
0U, // VLD3d8Pseudo
0U, // VLD3d8Pseudo_UPD
153092096U, // VLD3d8_UPD
119537664U, // VLD3q16
0U, // VLD3q16Pseudo_UPD
153092096U, // VLD3q16_UPD
0U, // VLD3q16oddPseudo
0U, // VLD3q16oddPseudo_UPD
119537664U, // VLD3q32
0U, // VLD3q32Pseudo_UPD
153092096U, // VLD3q32_UPD
0U, // VLD3q32oddPseudo
0U, // VLD3q32oddPseudo_UPD
119537664U, // VLD3q8
0U, // VLD3q8Pseudo_UPD
153092096U, // VLD3q8_UPD
0U, // VLD3q8oddPseudo
0U, // VLD3q8oddPseudo_UPD
81172U, // VLD4DUPd16
0U, // VLD4DUPd16Pseudo
0U, // VLD4DUPd16Pseudo_UPD
16660U, // VLD4DUPd16_UPD
81172U, // VLD4DUPd32
0U, // VLD4DUPd32Pseudo
0U, // VLD4DUPd32Pseudo_UPD
16660U, // VLD4DUPd32_UPD
81172U, // VLD4DUPd8
0U, // VLD4DUPd8Pseudo
0U, // VLD4DUPd8Pseudo_UPD
16660U, // VLD4DUPd8_UPD
81172U, // VLD4DUPq16
0U, // VLD4DUPq16EvenPseudo
0U, // VLD4DUPq16OddPseudo
16660U, // VLD4DUPq16_UPD
81172U, // VLD4DUPq32
0U, // VLD4DUPq32EvenPseudo
0U, // VLD4DUPq32OddPseudo
16660U, // VLD4DUPq32_UPD
81172U, // VLD4DUPq8
0U, // VLD4DUPq8EvenPseudo
0U, // VLD4DUPq8OddPseudo
16660U, // VLD4DUPq8_UPD
189346060U, // VLD4LNd16
0U, // VLD4LNd16Pseudo
0U, // VLD4LNd16Pseudo_UPD
284U, // VLD4LNd16_UPD
189346060U, // VLD4LNd32
0U, // VLD4LNd32Pseudo
0U, // VLD4LNd32Pseudo_UPD
284U, // VLD4LNd32_UPD
189346060U, // VLD4LNd8
0U, // VLD4LNd8Pseudo
0U, // VLD4LNd8Pseudo_UPD
284U, // VLD4LNd8_UPD
189346060U, // VLD4LNq16
0U, // VLD4LNq16Pseudo
0U, // VLD4LNq16Pseudo_UPD
284U, // VLD4LNq16_UPD
189346060U, // VLD4LNq32
0U, // VLD4LNq32Pseudo
0U, // VLD4LNq32Pseudo_UPD
284U, // VLD4LNq32_UPD
572522496U, // VLD4d16
0U, // VLD4d16Pseudo
0U, // VLD4d16Pseudo_UPD
1646264320U, // VLD4d16_UPD
572522496U, // VLD4d32
0U, // VLD4d32Pseudo
0U, // VLD4d32Pseudo_UPD
1646264320U, // VLD4d32_UPD
572522496U, // VLD4d8
0U, // VLD4d8Pseudo
0U, // VLD4d8Pseudo_UPD
1646264320U, // VLD4d8_UPD
572522496U, // VLD4q16
0U, // VLD4q16Pseudo_UPD
1646264320U, // VLD4q16_UPD
0U, // VLD4q16oddPseudo
0U, // VLD4q16oddPseudo_UPD
572522496U, // VLD4q32
0U, // VLD4q32Pseudo_UPD
1646264320U, // VLD4q32_UPD
0U, // VLD4q32oddPseudo
0U, // VLD4q32oddPseudo_UPD
572522496U, // VLD4q8
0U, // VLD4q8Pseudo_UPD
1646264320U, // VLD4q8_UPD
0U, // VLD4q8oddPseudo
0U, // VLD4q8oddPseudo_UPD
33U, // VLDMDDB_UPD
1136U, // VLDMDIA
33U, // VLDMDIA_UPD
0U, // VLDMQIA
33U, // VLDMSDB_UPD
1136U, // VLDMSIA
33U, // VLDMSIA_UPD
288U, // VLDRD
296U, // VLDRH
288U, // VLDRS
0U, // VLLDM
0U, // VLSTM
1112U, // VMAXNMD
1112U, // VMAXNMH
1112U, // VMAXNMNDf
1112U, // VMAXNMNDh
1112U, // VMAXNMNQf
1112U, // VMAXNMNQh
1112U, // VMAXNMS
70705U, // VMAXfd
70705U, // VMAXfq
70705U, // VMAXhd
70705U, // VMAXhq
1112U, // VMAXsv16i8
1112U, // VMAXsv2i32
1112U, // VMAXsv4i16
1112U, // VMAXsv4i32
1112U, // VMAXsv8i16
1112U, // VMAXsv8i8
1112U, // VMAXuv16i8
1112U, // VMAXuv2i32
1112U, // VMAXuv4i16
1112U, // VMAXuv4i32
1112U, // VMAXuv8i16
1112U, // VMAXuv8i8
1112U, // VMINNMD
1112U, // VMINNMH
1112U, // VMINNMNDf
1112U, // VMINNMNDh
1112U, // VMINNMNQf
1112U, // VMINNMNQh
1112U, // VMINNMS
70705U, // VMINfd
70705U, // VMINfq
70705U, // VMINhd
70705U, // VMINhq
1112U, // VMINsv16i8
1112U, // VMINsv2i32
1112U, // VMINsv4i16
1112U, // VMINsv4i32
1112U, // VMINsv8i16
1112U, // VMINsv8i8
1112U, // VMINuv16i8
1112U, // VMINuv2i32
1112U, // VMINuv4i16
1112U, // VMINuv4i32
1112U, // VMINuv8i16
1112U, // VMINuv8i8
68659U, // VMLAD
68659U, // VMLAH
73752U, // VMLALslsv2i32
73752U, // VMLALslsv4i16
73752U, // VMLALsluv2i32
73752U, // VMLALsluv4i16
1048U, // VMLALsv2i64
1048U, // VMLALsv4i32
1048U, // VMLALsv8i16
1048U, // VMLALuv2i64
1048U, // VMLALuv4i32
1048U, // VMLALuv8i16
68659U, // VMLAS
68659U, // VMLAfd
68659U, // VMLAfq
68659U, // VMLAhd
68659U, // VMLAhq
920627U, // VMLAslfd
920627U, // VMLAslfq
920627U, // VMLAslhd
920627U, // VMLAslhq
73752U, // VMLAslv2i32
73752U, // VMLAslv4i16
73752U, // VMLAslv4i32
73752U, // VMLAslv8i16
1048U, // VMLAv16i8
1048U, // VMLAv2i32
1048U, // VMLAv4i16
1048U, // VMLAv4i32
1048U, // VMLAv8i16
1048U, // VMLAv8i8
68659U, // VMLSD
68659U, // VMLSH
73752U, // VMLSLslsv2i32
73752U, // VMLSLslsv4i16
73752U, // VMLSLsluv2i32
73752U, // VMLSLsluv4i16
1048U, // VMLSLsv2i64
1048U, // VMLSLsv4i32
1048U, // VMLSLsv8i16
1048U, // VMLSLuv2i64
1048U, // VMLSLuv4i32
1048U, // VMLSLuv8i16
68659U, // VMLSS
68659U, // VMLSfd
68659U, // VMLSfq
68659U, // VMLShd
68659U, // VMLShq
920627U, // VMLSslfd
920627U, // VMLSslfq
920627U, // VMLSslhd
920627U, // VMLSslhq
73752U, // VMLSslv2i32
73752U, // VMLSslv4i16
73752U, // VMLSslv4i32
73752U, // VMLSslv8i16
1048U, // VMLSv16i8
1048U, // VMLSv2i32
1048U, // VMLSv4i16
1048U, // VMLSv4i32
1048U, // VMLSv8i16
1048U, // VMLSv8i8
33U, // VMOVD
0U, // VMOVDRR
0U, // VMOVH
33U, // VMOVHR
0U, // VMOVLsv2i64
0U, // VMOVLsv4i32
0U, // VMOVLsv8i16
0U, // VMOVLuv2i64
0U, // VMOVLuv4i32
0U, // VMOVLuv8i16
0U, // VMOVNv2i32
0U, // VMOVNv4i16
0U, // VMOVNv8i8
33U, // VMOVRH
0U, // VMOVRRD
35651584U, // VMOVRRS
1024U, // VMOVRS
33U, // VMOVS
1024U, // VMOVSR
35651584U, // VMOVSRR
0U, // VMOVv16i8
0U, // VMOVv1i64
1U, // VMOVv2f32
0U, // VMOVv2i32
0U, // VMOVv2i64
1U, // VMOVv4f32
0U, // VMOVv4i16
0U, // VMOVv4i32
0U, // VMOVv8i16
0U, // VMOVv8i8
4U, // VMRS
5U, // VMRS_FPEXC
5U, // VMRS_FPINST
5U, // VMRS_FPINST2
5U, // VMRS_FPSID
6U, // VMRS_MVFR0
6U, // VMRS_MVFR1
6U, // VMRS_MVFR2
0U, // VMSR
0U, // VMSR_FPEXC
0U, // VMSR_FPINST
0U, // VMSR_FPINST2
0U, // VMSR_FPSID
70705U, // VMULD
70705U, // VMULH
1112U, // VMULLp64
0U, // VMULLp8
17496U, // VMULLslsv2i32
17496U, // VMULLslsv4i16
17496U, // VMULLsluv2i32
17496U, // VMULLsluv4i16
1112U, // VMULLsv2i64
1112U, // VMULLsv4i32
1112U, // VMULLsv8i16
1112U, // VMULLuv2i64
1112U, // VMULLuv4i32
1112U, // VMULLuv8i16
70705U, // VMULS
70705U, // VMULfd
70705U, // VMULfq
70705U, // VMULhd
70705U, // VMULhq
0U, // VMULpd
0U, // VMULpq
955441U, // VMULslfd
955441U, // VMULslfq
955441U, // VMULslhd
955441U, // VMULslhq
17496U, // VMULslv2i32
17496U, // VMULslv4i16
17496U, // VMULslv4i32
17496U, // VMULslv8i16
1112U, // VMULv16i8
1112U, // VMULv2i32
1112U, // VMULv4i16
1112U, // VMULv4i32
1112U, // VMULv8i16
1112U, // VMULv8i8
1024U, // VMVNd
1024U, // VMVNq
0U, // VMVNv2i32
0U, // VMVNv4i16
0U, // VMVNv4i32
0U, // VMVNv8i16
33U, // VNEGD
33U, // VNEGH
33U, // VNEGS
33U, // VNEGf32q
33U, // VNEGfd
33U, // VNEGhd
33U, // VNEGhq
0U, // VNEGs16d
0U, // VNEGs16q
0U, // VNEGs32d
0U, // VNEGs32q
0U, // VNEGs8d
0U, // VNEGs8q
68659U, // VNMLAD
68659U, // VNMLAH
68659U, // VNMLAS
68659U, // VNMLSD
68659U, // VNMLSH
68659U, // VNMLSS
70705U, // VNMULD
70705U, // VNMULH
70705U, // VNMULS
0U, // VORNd
0U, // VORNq
0U, // VORRd
0U, // VORRiv2i32
0U, // VORRiv4i16
0U, // VORRiv4i32
0U, // VORRiv8i16
0U, // VORRq
0U, // VPADALsv16i8
0U, // VPADALsv2i32
0U, // VPADALsv4i16
0U, // VPADALsv4i32
0U, // VPADALsv8i16
0U, // VPADALsv8i8
0U, // VPADALuv16i8
0U, // VPADALuv2i32
0U, // VPADALuv4i16
0U, // VPADALuv4i32
0U, // VPADALuv8i16
0U, // VPADALuv8i8
0U, // VPADDLsv16i8
0U, // VPADDLsv2i32
0U, // VPADDLsv4i16
0U, // VPADDLsv4i32
0U, // VPADDLsv8i16
0U, // VPADDLsv8i8
0U, // VPADDLuv16i8
0U, // VPADDLuv2i32
0U, // VPADDLuv4i16
0U, // VPADDLuv4i32
0U, // VPADDLuv8i16
0U, // VPADDLuv8i8
70705U, // VPADDf
70705U, // VPADDh
1112U, // VPADDi16
1112U, // VPADDi32
1112U, // VPADDi8
70705U, // VPMAXf
70705U, // VPMAXh
1112U, // VPMAXs16
1112U, // VPMAXs32
1112U, // VPMAXs8
1112U, // VPMAXu16
1112U, // VPMAXu32
1112U, // VPMAXu8
70705U, // VPMINf
70705U, // VPMINh
1112U, // VPMINs16
1112U, // VPMINs32
1112U, // VPMINs8
1112U, // VPMINu16
1112U, // VPMINu32
1112U, // VPMINu8
0U, // VQABSv16i8
0U, // VQABSv2i32
0U, // VQABSv4i16
0U, // VQABSv4i32
0U, // VQABSv8i16
0U, // VQABSv8i8
1112U, // VQADDsv16i8
1112U, // VQADDsv1i64
1112U, // VQADDsv2i32
1112U, // VQADDsv2i64
1112U, // VQADDsv4i16
1112U, // VQADDsv4i32
1112U, // VQADDsv8i16
1112U, // VQADDsv8i8
1112U, // VQADDuv16i8
1112U, // VQADDuv1i64
1112U, // VQADDuv2i32
1112U, // VQADDuv2i64
1112U, // VQADDuv4i16
1112U, // VQADDuv4i32
1112U, // VQADDuv8i16
1112U, // VQADDuv8i8
73752U, // VQDMLALslv2i32
73752U, // VQDMLALslv4i16
1048U, // VQDMLALv2i64
1048U, // VQDMLALv4i32
73752U, // VQDMLSLslv2i32
73752U, // VQDMLSLslv4i16
1048U, // VQDMLSLv2i64
1048U, // VQDMLSLv4i32
17496U, // VQDMULHslv2i32
17496U, // VQDMULHslv4i16
17496U, // VQDMULHslv4i32
17496U, // VQDMULHslv8i16
1112U, // VQDMULHv2i32
1112U, // VQDMULHv4i16
1112U, // VQDMULHv4i32
1112U, // VQDMULHv8i16
17496U, // VQDMULLslv2i32
17496U, // VQDMULLslv4i16
1112U, // VQDMULLv2i64
1112U, // VQDMULLv4i32
0U, // VQMOVNsuv2i32
0U, // VQMOVNsuv4i16
0U, // VQMOVNsuv8i8
0U, // VQMOVNsv2i32
0U, // VQMOVNsv4i16
0U, // VQMOVNsv8i8
0U, // VQMOVNuv2i32
0U, // VQMOVNuv4i16
0U, // VQMOVNuv8i8
0U, // VQNEGv16i8
0U, // VQNEGv2i32
0U, // VQNEGv4i16
0U, // VQNEGv4i32
0U, // VQNEGv8i16
0U, // VQNEGv8i8
73752U, // VQRDMLAHslv2i32
73752U, // VQRDMLAHslv4i16
73752U, // VQRDMLAHslv4i32
73752U, // VQRDMLAHslv8i16
1048U, // VQRDMLAHv2i32
1048U, // VQRDMLAHv4i16
1048U, // VQRDMLAHv4i32
1048U, // VQRDMLAHv8i16
73752U, // VQRDMLSHslv2i32
73752U, // VQRDMLSHslv4i16
73752U, // VQRDMLSHslv4i32
73752U, // VQRDMLSHslv8i16
1048U, // VQRDMLSHv2i32
1048U, // VQRDMLSHv4i16
1048U, // VQRDMLSHv4i32
1048U, // VQRDMLSHv8i16
17496U, // VQRDMULHslv2i32
17496U, // VQRDMULHslv4i16
17496U, // VQRDMULHslv4i32
17496U, // VQRDMULHslv8i16
1112U, // VQRDMULHv2i32
1112U, // VQRDMULHv4i16
1112U, // VQRDMULHv4i32
1112U, // VQRDMULHv8i16
1112U, // VQRSHLsv16i8
1112U, // VQRSHLsv1i64
1112U, // VQRSHLsv2i32
1112U, // VQRSHLsv2i64
1112U, // VQRSHLsv4i16
1112U, // VQRSHLsv4i32
1112U, // VQRSHLsv8i16
1112U, // VQRSHLsv8i8
1112U, // VQRSHLuv16i8
1112U, // VQRSHLuv1i64
1112U, // VQRSHLuv2i32
1112U, // VQRSHLuv2i64
1112U, // VQRSHLuv4i16
1112U, // VQRSHLuv4i32
1112U, // VQRSHLuv8i16
1112U, // VQRSHLuv8i8
1112U, // VQRSHRNsv2i32
1112U, // VQRSHRNsv4i16
1112U, // VQRSHRNsv8i8
1112U, // VQRSHRNuv2i32
1112U, // VQRSHRNuv4i16
1112U, // VQRSHRNuv8i8
1112U, // VQRSHRUNv2i32
1112U, // VQRSHRUNv4i16
1112U, // VQRSHRUNv8i8
1112U, // VQSHLsiv16i8
1112U, // VQSHLsiv1i64
1112U, // VQSHLsiv2i32
1112U, // VQSHLsiv2i64
1112U, // VQSHLsiv4i16
1112U, // VQSHLsiv4i32
1112U, // VQSHLsiv8i16
1112U, // VQSHLsiv8i8
1112U, // VQSHLsuv16i8
1112U, // VQSHLsuv1i64
1112U, // VQSHLsuv2i32
1112U, // VQSHLsuv2i64
1112U, // VQSHLsuv4i16
1112U, // VQSHLsuv4i32
1112U, // VQSHLsuv8i16
1112U, // VQSHLsuv8i8
1112U, // VQSHLsv16i8
1112U, // VQSHLsv1i64
1112U, // VQSHLsv2i32
1112U, // VQSHLsv2i64
1112U, // VQSHLsv4i16
1112U, // VQSHLsv4i32
1112U, // VQSHLsv8i16
1112U, // VQSHLsv8i8
1112U, // VQSHLuiv16i8
1112U, // VQSHLuiv1i64
1112U, // VQSHLuiv2i32
1112U, // VQSHLuiv2i64
1112U, // VQSHLuiv4i16
1112U, // VQSHLuiv4i32
1112U, // VQSHLuiv8i16
1112U, // VQSHLuiv8i8
1112U, // VQSHLuv16i8
1112U, // VQSHLuv1i64
1112U, // VQSHLuv2i32
1112U, // VQSHLuv2i64
1112U, // VQSHLuv4i16
1112U, // VQSHLuv4i32
1112U, // VQSHLuv8i16
1112U, // VQSHLuv8i8
1112U, // VQSHRNsv2i32
1112U, // VQSHRNsv4i16
1112U, // VQSHRNsv8i8
1112U, // VQSHRNuv2i32
1112U, // VQSHRNuv4i16
1112U, // VQSHRNuv8i8
1112U, // VQSHRUNv2i32
1112U, // VQSHRUNv4i16
1112U, // VQSHRUNv8i8
1112U, // VQSUBsv16i8
1112U, // VQSUBsv1i64
1112U, // VQSUBsv2i32
1112U, // VQSUBsv2i64
1112U, // VQSUBsv4i16
1112U, // VQSUBsv4i32
1112U, // VQSUBsv8i16
1112U, // VQSUBsv8i8
1112U, // VQSUBuv16i8
1112U, // VQSUBuv1i64
1112U, // VQSUBuv2i32
1112U, // VQSUBuv2i64
1112U, // VQSUBuv4i16
1112U, // VQSUBuv4i32
1112U, // VQSUBuv8i16
1112U, // VQSUBuv8i8
1112U, // VRADDHNv2i32
1112U, // VRADDHNv4i16
1112U, // VRADDHNv8i8
0U, // VRECPEd
33U, // VRECPEfd
33U, // VRECPEfq
33U, // VRECPEhd
33U, // VRECPEhq
0U, // VRECPEq
70705U, // VRECPSfd
70705U, // VRECPSfq
70705U, // VRECPShd
70705U, // VRECPShq
1024U, // VREV16d8
1024U, // VREV16q8
1024U, // VREV32d16
1024U, // VREV32d8
1024U, // VREV32q16
1024U, // VREV32q8
1024U, // VREV64d16
1024U, // VREV64d32
1024U, // VREV64d8
1024U, // VREV64q16
1024U, // VREV64q32
1024U, // VREV64q8
1112U, // VRHADDsv16i8
1112U, // VRHADDsv2i32
1112U, // VRHADDsv4i16
1112U, // VRHADDsv4i32
1112U, // VRHADDsv8i16
1112U, // VRHADDsv8i8
1112U, // VRHADDuv16i8
1112U, // VRHADDuv2i32
1112U, // VRHADDuv4i16
1112U, // VRHADDuv4i32
1112U, // VRHADDuv8i16
1112U, // VRHADDuv8i8
0U, // VRINTAD
0U, // VRINTAH
0U, // VRINTANDf
0U, // VRINTANDh
0U, // VRINTANQf
0U, // VRINTANQh
0U, // VRINTAS
0U, // VRINTMD
0U, // VRINTMH
0U, // VRINTMNDf
0U, // VRINTMNDh
0U, // VRINTMNQf
0U, // VRINTMNQh
0U, // VRINTMS
0U, // VRINTND
0U, // VRINTNH
0U, // VRINTNNDf
0U, // VRINTNNDh
0U, // VRINTNNQf
0U, // VRINTNNQh
0U, // VRINTNS
0U, // VRINTPD
0U, // VRINTPH
0U, // VRINTPNDf
0U, // VRINTPNDh
0U, // VRINTPNQf
0U, // VRINTPNQh
0U, // VRINTPS
33U, // VRINTRD
33U, // VRINTRH
33U, // VRINTRS
33U, // VRINTXD
33U, // VRINTXH
0U, // VRINTXNDf
0U, // VRINTXNDh
0U, // VRINTXNQf
0U, // VRINTXNQh
33U, // VRINTXS
33U, // VRINTZD
33U, // VRINTZH
0U, // VRINTZNDf
0U, // VRINTZNDh
0U, // VRINTZNQf
0U, // VRINTZNQh
33U, // VRINTZS
1112U, // VRSHLsv16i8
1112U, // VRSHLsv1i64
1112U, // VRSHLsv2i32
1112U, // VRSHLsv2i64
1112U, // VRSHLsv4i16
1112U, // VRSHLsv4i32
1112U, // VRSHLsv8i16
1112U, // VRSHLsv8i8
1112U, // VRSHLuv16i8
1112U, // VRSHLuv1i64
1112U, // VRSHLuv2i32
1112U, // VRSHLuv2i64
1112U, // VRSHLuv4i16
1112U, // VRSHLuv4i32
1112U, // VRSHLuv8i16
1112U, // VRSHLuv8i8
1112U, // VRSHRNv2i32
1112U, // VRSHRNv4i16
1112U, // VRSHRNv8i8
1112U, // VRSHRsv16i8
1112U, // VRSHRsv1i64
1112U, // VRSHRsv2i32
1112U, // VRSHRsv2i64
1112U, // VRSHRsv4i16
1112U, // VRSHRsv4i32
1112U, // VRSHRsv8i16
1112U, // VRSHRsv8i8
1112U, // VRSHRuv16i8
1112U, // VRSHRuv1i64
1112U, // VRSHRuv2i32
1112U, // VRSHRuv2i64
1112U, // VRSHRuv4i16
1112U, // VRSHRuv4i32
1112U, // VRSHRuv8i16
1112U, // VRSHRuv8i8
0U, // VRSQRTEd
33U, // VRSQRTEfd
33U, // VRSQRTEfq
33U, // VRSQRTEhd
33U, // VRSQRTEhq
0U, // VRSQRTEq
70705U, // VRSQRTSfd
70705U, // VRSQRTSfq
70705U, // VRSQRTShd
70705U, // VRSQRTShq
1048U, // VRSRAsv16i8
1048U, // VRSRAsv1i64
1048U, // VRSRAsv2i32
1048U, // VRSRAsv2i64
1048U, // VRSRAsv4i16
1048U, // VRSRAsv4i32
1048U, // VRSRAsv8i16
1048U, // VRSRAsv8i8
1048U, // VRSRAuv16i8
1048U, // VRSRAuv1i64
1048U, // VRSRAuv2i32
1048U, // VRSRAuv2i64
1048U, // VRSRAuv4i16
1048U, // VRSRAuv4i32
1048U, // VRSRAuv8i16
1048U, // VRSRAuv8i8
1112U, // VRSUBHNv2i32
1112U, // VRSUBHNv4i16
1112U, // VRSUBHNv8i8
0U, // VSDOTD
0U, // VSDOTDI
0U, // VSDOTQ
0U, // VSDOTQI
1112U, // VSELEQD
1112U, // VSELEQH
1112U, // VSELEQS
1112U, // VSELGED
1112U, // VSELGEH
1112U, // VSELGES
1112U, // VSELGTD
1112U, // VSELGTH
1112U, // VSELGTS
1112U, // VSELVSD
1112U, // VSELVSH
1112U, // VSELVSS
6U, // VSETLNi16
6U, // VSETLNi32
6U, // VSETLNi8
1112U, // VSHLLi16
1112U, // VSHLLi32
1112U, // VSHLLi8
1112U, // VSHLLsv2i64
1112U, // VSHLLsv4i32
1112U, // VSHLLsv8i16
1112U, // VSHLLuv2i64
1112U, // VSHLLuv4i32
1112U, // VSHLLuv8i16
1112U, // VSHLiv16i8
1112U, // VSHLiv1i64
1112U, // VSHLiv2i32
1112U, // VSHLiv2i64
1112U, // VSHLiv4i16
1112U, // VSHLiv4i32
1112U, // VSHLiv8i16
1112U, // VSHLiv8i8
1112U, // VSHLsv16i8
1112U, // VSHLsv1i64
1112U, // VSHLsv2i32
1112U, // VSHLsv2i64
1112U, // VSHLsv4i16
1112U, // VSHLsv4i32
1112U, // VSHLsv8i16
1112U, // VSHLsv8i8
1112U, // VSHLuv16i8
1112U, // VSHLuv1i64
1112U, // VSHLuv2i32
1112U, // VSHLuv2i64
1112U, // VSHLuv4i16
1112U, // VSHLuv4i32
1112U, // VSHLuv8i16
1112U, // VSHLuv8i8
1112U, // VSHRNv2i32
1112U, // VSHRNv4i16
1112U, // VSHRNv8i8
1112U, // VSHRsv16i8
1112U, // VSHRsv1i64
1112U, // VSHRsv2i32
1112U, // VSHRsv2i64
1112U, // VSHRsv4i16
1112U, // VSHRsv4i32
1112U, // VSHRsv8i16
1112U, // VSHRsv8i8
1112U, // VSHRuv16i8
1112U, // VSHRuv1i64
1112U, // VSHRuv2i32
1112U, // VSHRuv2i64
1112U, // VSHRuv4i16
1112U, // VSHRuv4i32
1112U, // VSHRuv8i16
1112U, // VSHRuv8i8
0U, // VSHTOD
7U, // VSHTOH
0U, // VSHTOS
0U, // VSITOD
0U, // VSITOH
0U, // VSITOS
589912U, // VSLIv16i8
589912U, // VSLIv1i64
589912U, // VSLIv2i32
589912U, // VSLIv2i64
589912U, // VSLIv4i16
589912U, // VSLIv4i32
589912U, // VSLIv8i16
589912U, // VSLIv8i8
7U, // VSLTOD
7U, // VSLTOH
7U, // VSLTOS
33U, // VSQRTD
33U, // VSQRTH
33U, // VSQRTS
1048U, // VSRAsv16i8
1048U, // VSRAsv1i64
1048U, // VSRAsv2i32
1048U, // VSRAsv2i64
1048U, // VSRAsv4i16
1048U, // VSRAsv4i32
1048U, // VSRAsv8i16
1048U, // VSRAsv8i8
1048U, // VSRAuv16i8
1048U, // VSRAuv1i64
1048U, // VSRAuv2i32
1048U, // VSRAuv2i64
1048U, // VSRAuv4i16
1048U, // VSRAuv4i32
1048U, // VSRAuv8i16
1048U, // VSRAuv8i8
589912U, // VSRIv16i8
589912U, // VSRIv1i64
589912U, // VSRIv2i32
589912U, // VSRIv2i64
589912U, // VSRIv4i16
589912U, // VSRIv4i32
589912U, // VSRIv8i16
589912U, // VSRIv8i8
308U, // VST1LNd16
23768380U, // VST1LNd16_UPD
308U, // VST1LNd32
23768380U, // VST1LNd32_UPD
308U, // VST1LNd8
23768380U, // VST1LNd8_UPD
0U, // VST1LNq16Pseudo
0U, // VST1LNq16Pseudo_UPD
0U, // VST1LNq32Pseudo
0U, // VST1LNq32Pseudo_UPD
0U, // VST1LNq8Pseudo
0U, // VST1LNq8Pseudo_UPD
0U, // VST1d16
0U, // VST1d16Q
0U, // VST1d16QPseudo
0U, // VST1d16Qwb_fixed
0U, // VST1d16Qwb_register
0U, // VST1d16T
0U, // VST1d16TPseudo
0U, // VST1d16Twb_fixed
0U, // VST1d16Twb_register
0U, // VST1d16wb_fixed
0U, // VST1d16wb_register
0U, // VST1d32
0U, // VST1d32Q
0U, // VST1d32QPseudo
0U, // VST1d32Qwb_fixed
0U, // VST1d32Qwb_register
0U, // VST1d32T
0U, // VST1d32TPseudo
0U, // VST1d32Twb_fixed
0U, // VST1d32Twb_register
0U, // VST1d32wb_fixed
0U, // VST1d32wb_register
0U, // VST1d64
0U, // VST1d64Q
0U, // VST1d64QPseudo
0U, // VST1d64QPseudoWB_fixed
0U, // VST1d64QPseudoWB_register
0U, // VST1d64Qwb_fixed
0U, // VST1d64Qwb_register
0U, // VST1d64T
0U, // VST1d64TPseudo
0U, // VST1d64TPseudoWB_fixed
0U, // VST1d64TPseudoWB_register
0U, // VST1d64Twb_fixed
0U, // VST1d64Twb_register
0U, // VST1d64wb_fixed
0U, // VST1d64wb_register
0U, // VST1d8
0U, // VST1d8Q
0U, // VST1d8QPseudo
0U, // VST1d8Qwb_fixed
0U, // VST1d8Qwb_register
0U, // VST1d8T
0U, // VST1d8TPseudo
0U, // VST1d8Twb_fixed
0U, // VST1d8Twb_register
0U, // VST1d8wb_fixed
0U, // VST1d8wb_register
0U, // VST1q16
0U, // VST1q16HighQPseudo
0U, // VST1q16HighTPseudo
0U, // VST1q16LowQPseudo_UPD
0U, // VST1q16LowTPseudo_UPD
0U, // VST1q16wb_fixed
0U, // VST1q16wb_register
0U, // VST1q32
0U, // VST1q32HighQPseudo
0U, // VST1q32HighTPseudo
0U, // VST1q32LowQPseudo_UPD
0U, // VST1q32LowTPseudo_UPD
0U, // VST1q32wb_fixed
0U, // VST1q32wb_register
0U, // VST1q64
0U, // VST1q64HighQPseudo
0U, // VST1q64HighTPseudo
0U, // VST1q64LowQPseudo_UPD
0U, // VST1q64LowTPseudo_UPD
0U, // VST1q64wb_fixed
0U, // VST1q64wb_register
0U, // VST1q8
0U, // VST1q8HighQPseudo
0U, // VST1q8HighTPseudo
0U, // VST1q8LowQPseudo_UPD
0U, // VST1q8LowTPseudo_UPD
0U, // VST1q8wb_fixed
0U, // VST1q8wb_register
222900460U, // VST2LNd16
0U, // VST2LNd16Pseudo
0U, // VST2LNd16Pseudo_UPD
995572U, // VST2LNd16_UPD
222900460U, // VST2LNd32
0U, // VST2LNd32Pseudo
0U, // VST2LNd32Pseudo_UPD
995572U, // VST2LNd32_UPD
222900460U, // VST2LNd8
0U, // VST2LNd8Pseudo
0U, // VST2LNd8Pseudo_UPD
995572U, // VST2LNd8_UPD
222900460U, // VST2LNq16
0U, // VST2LNq16Pseudo
0U, // VST2LNq16Pseudo_UPD
995572U, // VST2LNq16_UPD
222900460U, // VST2LNq32
0U, // VST2LNq32Pseudo
0U, // VST2LNq32Pseudo_UPD
995572U, // VST2LNq32_UPD
0U, // VST2b16
0U, // VST2b16wb_fixed
0U, // VST2b16wb_register
0U, // VST2b32
0U, // VST2b32wb_fixed
0U, // VST2b32wb_register
0U, // VST2b8
0U, // VST2b8wb_fixed
0U, // VST2b8wb_register
0U, // VST2d16
0U, // VST2d16wb_fixed
0U, // VST2d16wb_register
0U, // VST2d32
0U, // VST2d32wb_fixed
0U, // VST2d32wb_register
0U, // VST2d8
0U, // VST2d8wb_fixed
0U, // VST2d8wb_register
0U, // VST2q16
0U, // VST2q16Pseudo
0U, // VST2q16PseudoWB_fixed
0U, // VST2q16PseudoWB_register
0U, // VST2q16wb_fixed
0U, // VST2q16wb_register
0U, // VST2q32
0U, // VST2q32Pseudo
0U, // VST2q32PseudoWB_fixed
0U, // VST2q32PseudoWB_register
0U, // VST2q32wb_fixed
0U, // VST2q32wb_register
0U, // VST2q8
0U, // VST2q8Pseudo
0U, // VST2q8PseudoWB_fixed
0U, // VST2q8PseudoWB_register
0U, // VST2q8wb_fixed
0U, // VST2q8wb_register
256454972U, // VST3LNd16
0U, // VST3LNd16Pseudo
0U, // VST3LNd16Pseudo_UPD
324U, // VST3LNd16_UPD
256454972U, // VST3LNd32
0U, // VST3LNd32Pseudo
0U, // VST3LNd32Pseudo_UPD
324U, // VST3LNd32_UPD
256454972U, // VST3LNd8
0U, // VST3LNd8Pseudo
0U, // VST3LNd8Pseudo_UPD
324U, // VST3LNd8_UPD
256454972U, // VST3LNq16
0U, // VST3LNq16Pseudo
0U, // VST3LNq16Pseudo_UPD
324U, // VST3LNq16_UPD
256454972U, // VST3LNq32
0U, // VST3LNq32Pseudo
0U, // VST3LNq32Pseudo_UPD
324U, // VST3LNq32_UPD
287342616U, // VST3d16
0U, // VST3d16Pseudo
0U, // VST3d16Pseudo_UPD
18760U, // VST3d16_UPD
287342616U, // VST3d32
0U, // VST3d32Pseudo
0U, // VST3d32Pseudo_UPD
18760U, // VST3d32_UPD
287342616U, // VST3d8
0U, // VST3d8Pseudo
0U, // VST3d8Pseudo_UPD
18760U, // VST3d8_UPD
287342616U, // VST3q16
0U, // VST3q16Pseudo_UPD
18760U, // VST3q16_UPD
0U, // VST3q16oddPseudo
0U, // VST3q16oddPseudo_UPD
287342616U, // VST3q32
0U, // VST3q32Pseudo_UPD
18760U, // VST3q32_UPD
0U, // VST3q32oddPseudo
0U, // VST3q32oddPseudo_UPD
287342616U, // VST3q8
0U, // VST3q8Pseudo_UPD
18760U, // VST3q8_UPD
0U, // VST3q8oddPseudo
0U, // VST3q8oddPseudo_UPD
323563764U, // VST4LNd16
0U, // VST4LNd16Pseudo
0U, // VST4LNd16Pseudo_UPD
19708U, // VST4LNd16_UPD
323563764U, // VST4LNd32
0U, // VST4LNd32Pseudo
0U, // VST4LNd32Pseudo_UPD
19708U, // VST4LNd32_UPD
323563764U, // VST4LNd8
0U, // VST4LNd8Pseudo
0U, // VST4LNd8Pseudo_UPD
19708U, // VST4LNd8_UPD
323563764U, // VST4LNq16
0U, // VST4LNq16Pseudo
0U, // VST4LNq16Pseudo_UPD
19708U, // VST4LNq16_UPD
323563764U, // VST4LNq32
0U, // VST4LNq32Pseudo
0U, // VST4LNq32Pseudo_UPD
19708U, // VST4LNq32_UPD
337674264U, // VST4d16
0U, // VST4d16Pseudo
0U, // VST4d16Pseudo_UPD
1016136U, // VST4d16_UPD
337674264U, // VST4d32
0U, // VST4d32Pseudo
0U, // VST4d32Pseudo_UPD
1016136U, // VST4d32_UPD
337674264U, // VST4d8
0U, // VST4d8Pseudo
0U, // VST4d8Pseudo_UPD
1016136U, // VST4d8_UPD
337674264U, // VST4q16
0U, // VST4q16Pseudo_UPD
1016136U, // VST4q16_UPD
0U, // VST4q16oddPseudo
0U, // VST4q16oddPseudo_UPD
337674264U, // VST4q32
0U, // VST4q32Pseudo_UPD
1016136U, // VST4q32_UPD
0U, // VST4q32oddPseudo
0U, // VST4q32oddPseudo_UPD
337674264U, // VST4q8
0U, // VST4q8Pseudo_UPD
1016136U, // VST4q8_UPD
0U, // VST4q8oddPseudo
0U, // VST4q8oddPseudo_UPD
33U, // VSTMDDB_UPD
1136U, // VSTMDIA
33U, // VSTMDIA_UPD
0U, // VSTMQIA
33U, // VSTMSDB_UPD
1136U, // VSTMSIA
33U, // VSTMSIA_UPD
288U, // VSTRD
296U, // VSTRH
288U, // VSTRS
70705U, // VSUBD
70705U, // VSUBH
1112U, // VSUBHNv2i32
1112U, // VSUBHNv4i16
1112U, // VSUBHNv8i8
1112U, // VSUBLsv2i64
1112U, // VSUBLsv4i32
1112U, // VSUBLsv8i16
1112U, // VSUBLuv2i64
1112U, // VSUBLuv4i32
1112U, // VSUBLuv8i16
70705U, // VSUBS
1112U, // VSUBWsv2i64
1112U, // VSUBWsv4i32
1112U, // VSUBWsv8i16
1112U, // VSUBWuv2i64
1112U, // VSUBWuv4i32
1112U, // VSUBWuv8i16
70705U, // VSUBfd
70705U, // VSUBfq
70705U, // VSUBhd
70705U, // VSUBhq
1112U, // VSUBv16i8
1112U, // VSUBv1i64
1112U, // VSUBv2i32
1112U, // VSUBv2i64
1112U, // VSUBv4i16
1112U, // VSUBv4i32
1112U, // VSUBv8i16
1112U, // VSUBv8i8
1024U, // VSWPd
1024U, // VSWPq
336U, // VTBL1
344U, // VTBL2
352U, // VTBL3
0U, // VTBL3Pseudo
360U, // VTBL4
0U, // VTBL4Pseudo
368U, // VTBX1
376U, // VTBX2
384U, // VTBX3
0U, // VTBX3Pseudo
392U, // VTBX4
0U, // VTBX4Pseudo
0U, // VTOSHD
7U, // VTOSHH
0U, // VTOSHS
0U, // VTOSIRD
0U, // VTOSIRH
0U, // VTOSIRS
0U, // VTOSIZD
0U, // VTOSIZH
0U, // VTOSIZS
7U, // VTOSLD
7U, // VTOSLH
7U, // VTOSLS
0U, // VTOUHD
7U, // VTOUHH
0U, // VTOUHS
0U, // VTOUIRD
0U, // VTOUIRH
0U, // VTOUIRS
0U, // VTOUIZD
0U, // VTOUIZH
0U, // VTOUIZS
7U, // VTOULD
7U, // VTOULH
7U, // VTOULS
1024U, // VTRNd16
1024U, // VTRNd32
1024U, // VTRNd8
1024U, // VTRNq16
1024U, // VTRNq32
1024U, // VTRNq8
0U, // VTSTv16i8
0U, // VTSTv2i32
0U, // VTSTv4i16
0U, // VTSTv4i32
0U, // VTSTv8i16
0U, // VTSTv8i8
0U, // VUDOTD
0U, // VUDOTDI
0U, // VUDOTQ
0U, // VUDOTQI
0U, // VUHTOD
7U, // VUHTOH
0U, // VUHTOS
0U, // VUITOD
0U, // VUITOH
0U, // VUITOS
7U, // VULTOD
7U, // VULTOH
7U, // VULTOS
1024U, // VUZPd16
1024U, // VUZPd8
1024U, // VUZPq16
1024U, // VUZPq32
1024U, // VUZPq8
1024U, // VZIPd16
1024U, // VZIPd8
1024U, // VZIPq16
1024U, // VZIPq32
1024U, // VZIPq8
20592U, // sysLDMDA
401U, // sysLDMDA_UPD
20592U, // sysLDMDB
401U, // sysLDMDB_UPD
20592U, // sysLDMIA
401U, // sysLDMIA_UPD
20592U, // sysLDMIB
401U, // sysLDMIB_UPD
20592U, // sysSTMDA
401U, // sysSTMDA_UPD
20592U, // sysSTMDB
401U, // sysSTMDB_UPD
20592U, // sysSTMIA
401U, // sysSTMIA_UPD
20592U, // sysSTMIB
401U, // sysSTMIB_UPD
0U, // t2ADCri
0U, // t2ADCrr
1048576U, // t2ADCrs
0U, // t2ADDri
0U, // t2ADDri12
0U, // t2ADDrr
1048576U, // t2ADDrs
72U, // t2ADR
0U, // t2ANDri
0U, // t2ANDrr
1048576U, // t2ANDrs
1081344U, // t2ASRri
0U, // t2ASRrr
0U, // t2B
80U, // t2BFC
163928U, // t2BFI
0U, // t2BICri
0U, // t2BICrr
1048576U, // t2BICrs
0U, // t2BXJ
0U, // t2Bcc
4145U, // t2CDP
4145U, // t2CDP2
0U, // t2CLREX
1024U, // t2CLZ
1024U, // t2CMNri
1024U, // t2CMNzrr
56U, // t2CMNzrs
1024U, // t2CMPri
1024U, // t2CMPrr
56U, // t2CMPrs
0U, // t2CPS1p
0U, // t2CPS2p
1112U, // t2CPS3p
1112U, // t2CRC32B
1112U, // t2CRC32CB
1112U, // t2CRC32CH
1112U, // t2CRC32CW
1112U, // t2CRC32H
1112U, // t2CRC32W
0U, // t2DBG
0U, // t2DCPS1
0U, // t2DCPS2
0U, // t2DCPS3
0U, // t2DMB
0U, // t2DSB
0U, // t2EORri
0U, // t2EORrr
1048576U, // t2EORrs
0U, // t2HINT
0U, // t2HVC
0U, // t2ISB
0U, // t2IT
0U, // t2Int_eh_sjlj_setjmp
0U, // t2Int_eh_sjlj_setjmp_nofp
8U, // t2LDA
8U, // t2LDAB
8U, // t2LDAEX
8U, // t2LDAEXB
557056U, // t2LDAEXD
8U, // t2LDAEXH
8U, // t2LDAH
122U, // t2LDC2L_OFFSET
196738U, // t2LDC2L_OPTION
229506U, // t2LDC2L_POST
138U, // t2LDC2L_PRE
122U, // t2LDC2_OFFSET
196738U, // t2LDC2_OPTION
229506U, // t2LDC2_POST
138U, // t2LDC2_PRE
122U, // t2LDCL_OFFSET
196738U, // t2LDCL_OPTION
229506U, // t2LDCL_POST
138U, // t2LDCL_PRE
122U, // t2LDC_OFFSET
196738U, // t2LDC_OPTION
229506U, // t2LDC_POST
138U, // t2LDC_PRE
1136U, // t2LDMDB
33U, // t2LDMDB_UPD
1136U, // t2LDMIA
33U, // t2LDMIA_UPD
408U, // t2LDRBT
21632U, // t2LDRB_POST
416U, // t2LDRB_PRE
160U, // t2LDRBi12
408U, // t2LDRBi8
424U, // t2LDRBpci
432U, // t2LDRBs
25493504U, // t2LDRD_POST
1114112U, // t2LDRD_PRE
1146880U, // t2LDRDi8
440U, // t2LDREX
8U, // t2LDREXB
557056U, // t2LDREXD
8U, // t2LDREXH
408U, // t2LDRHT
21632U, // t2LDRH_POST
416U, // t2LDRH_PRE
160U, // t2LDRHi12
408U, // t2LDRHi8
424U, // t2LDRHpci
432U, // t2LDRHs
408U, // t2LDRSBT
21632U, // t2LDRSB_POST
416U, // t2LDRSB_PRE
160U, // t2LDRSBi12
408U, // t2LDRSBi8
424U, // t2LDRSBpci
432U, // t2LDRSBs
408U, // t2LDRSHT
21632U, // t2LDRSH_POST
416U, // t2LDRSH_PRE
160U, // t2LDRSHi12
408U, // t2LDRSHi8
424U, // t2LDRSHpci
432U, // t2LDRSHs
408U, // t2LDRT
21632U, // t2LDR_POST
416U, // t2LDR_PRE
160U, // t2LDRi12
408U, // t2LDRi8
424U, // t2LDRpci
432U, // t2LDRs
0U, // t2LSLri
0U, // t2LSLrr
1081344U, // t2LSRri
0U, // t2LSRrr
4690993U, // t2MCR
4690993U, // t2MCR2
6788145U, // t2MCRR
6788145U, // t2MCRR2
35651584U, // t2MLA
35651584U, // t2MLS
1112U, // t2MOVTi16
1024U, // t2MOVi
1024U, // t2MOVi16
1024U, // t2MOVr
22528U, // t2MOVsra_flag
22528U, // t2MOVsrl_flag
0U, // t2MRC
0U, // t2MRC2
0U, // t2MRRC
0U, // t2MRRC2
2U, // t2MRS_AR
448U, // t2MRS_M
200U, // t2MRSbanked
2U, // t2MRSsys_AR
33U, // t2MSR_AR
33U, // t2MSR_M
0U, // t2MSRbanked
0U, // t2MUL
1024U, // t2MVNi
1024U, // t2MVNr
56U, // t2MVNs
0U, // t2ORNri
0U, // t2ORNrr
1048576U, // t2ORNrs
0U, // t2ORRri
0U, // t2ORRrr
1048576U, // t2ORRrs
8388608U, // t2PKHBT
10485760U, // t2PKHTB
0U, // t2PLDWi12
0U, // t2PLDWi8
0U, // t2PLDWs
0U, // t2PLDi12
0U, // t2PLDi8
0U, // t2PLDpci
0U, // t2PLDs
0U, // t2PLIi12
0U, // t2PLIi8
0U, // t2PLIpci
0U, // t2PLIs
0U, // t2QADD
0U, // t2QADD16
0U, // t2QADD8
0U, // t2QASX
0U, // t2QDADD
0U, // t2QDSUB
0U, // t2QSAX
0U, // t2QSUB
0U, // t2QSUB16
0U, // t2QSUB8
1024U, // t2RBIT
1024U, // t2REV
1024U, // t2REV16
1024U, // t2REVSH
0U, // t2RFEDB
0U, // t2RFEDBW
0U, // t2RFEIA
0U, // t2RFEIAW
0U, // t2RORri
0U, // t2RORrr
1024U, // t2RRX
0U, // t2RSBri
0U, // t2RSBrr
1048576U, // t2RSBrs
0U, // t2SADD16
0U, // t2SADD8
0U, // t2SASX
0U, // t2SBCri
0U, // t2SBCrr
1048576U, // t2SBCrs
69206016U, // t2SBFX
0U, // t2SDIV
0U, // t2SEL
0U, // t2SETPAN
0U, // t2SG
0U, // t2SHADD16
0U, // t2SHADD8
0U, // t2SHASX
0U, // t2SHSAX
0U, // t2SHSUB16
0U, // t2SHSUB8
0U, // t2SMC
35651584U, // t2SMLABB
35651584U, // t2SMLABT
35651584U, // t2SMLAD
35651584U, // t2SMLADX
35651584U, // t2SMLAL
35651584U, // t2SMLALBB
35651584U, // t2SMLALBT
35651584U, // t2SMLALD
35651584U, // t2SMLALDX
35651584U, // t2SMLALTB
35651584U, // t2SMLALTT
35651584U, // t2SMLATB
35651584U, // t2SMLATT
35651584U, // t2SMLAWB
35651584U, // t2SMLAWT
35651584U, // t2SMLSD
35651584U, // t2SMLSDX
35651584U, // t2SMLSLD
35651584U, // t2SMLSLDX
35651584U, // t2SMMLA
35651584U, // t2SMMLAR
35651584U, // t2SMMLS
35651584U, // t2SMMLSR
0U, // t2SMMUL
0U, // t2SMMULR
0U, // t2SMUAD
0U, // t2SMUADX
0U, // t2SMULBB
0U, // t2SMULBT
35651584U, // t2SMULL
0U, // t2SMULTB
0U, // t2SMULTT
0U, // t2SMULWB
0U, // t2SMULWT
0U, // t2SMUSD
0U, // t2SMUSDX
0U, // t2SRSDB
0U, // t2SRSDB_UPD
0U, // t2SRSIA
0U, // t2SRSIA_UPD
6352U, // t2SSAT
1232U, // t2SSAT16
0U, // t2SSAX
0U, // t2SSUB16
0U, // t2SSUB8
122U, // t2STC2L_OFFSET
196738U, // t2STC2L_OPTION
229506U, // t2STC2L_POST
138U, // t2STC2L_PRE
122U, // t2STC2_OFFSET
196738U, // t2STC2_OPTION
229506U, // t2STC2_POST
138U, // t2STC2_PRE
122U, // t2STCL_OFFSET
196738U, // t2STCL_OPTION
229506U, // t2STCL_POST
138U, // t2STCL_PRE
122U, // t2STC_OFFSET
196738U, // t2STC_OPTION
229506U, // t2STC_POST
138U, // t2STC_PRE
8U, // t2STL
8U, // t2STLB
557056U, // t2STLEX
557056U, // t2STLEXB
371195904U, // t2STLEXD
557056U, // t2STLEXH
8U, // t2STLH
1136U, // t2STMDB
33U, // t2STMDB_UPD
1136U, // t2STMIA
33U, // t2STMIA_UPD
408U, // t2STRBT
21632U, // t2STRB_POST
416U, // t2STRB_PRE
160U, // t2STRBi12
408U, // t2STRBi8
432U, // t2STRBs
25493592U, // t2STRD_POST
1114200U, // t2STRD_PRE
1146880U, // t2STRDi8
1179648U, // t2STREX
557056U, // t2STREXB
371195904U, // t2STREXD
557056U, // t2STREXH
408U, // t2STRHT
21632U, // t2STRH_POST
416U, // t2STRH_PRE
160U, // t2STRHi12
408U, // t2STRHi8
432U, // t2STRHs
408U, // t2STRT
21632U, // t2STR_POST
416U, // t2STR_PRE
160U, // t2STRi12
408U, // t2STRi8
432U, // t2STRs
0U, // t2SUBS_PC_LR
0U, // t2SUBri
0U, // t2SUBri12
0U, // t2SUBrr
1048576U, // t2SUBrs
12582912U, // t2SXTAB
12582912U, // t2SXTAB16
12582912U, // t2SXTAH
7168U, // t2SXTB
7168U, // t2SXTB16
7168U, // t2SXTH
0U, // t2TBB
0U, // t2TBH
1024U, // t2TEQri
1024U, // t2TEQrr
56U, // t2TEQrs
0U, // t2TSB
1024U, // t2TSTri
1024U, // t2TSTrr
56U, // t2TSTrs
1024U, // t2TT
1024U, // t2TTA
1024U, // t2TTAT
1024U, // t2TTT
0U, // t2UADD16
0U, // t2UADD8
0U, // t2UASX
69206016U, // t2UBFX
0U, // t2UDF
0U, // t2UDIV
0U, // t2UHADD16
0U, // t2UHADD8
0U, // t2UHASX
0U, // t2UHSAX
0U, // t2UHSUB16
0U, // t2UHSUB8
35651584U, // t2UMAAL
35651584U, // t2UMLAL
35651584U, // t2UMULL
0U, // t2UQADD16
0U, // t2UQADD8
0U, // t2UQASX
0U, // t2UQSAX
0U, // t2UQSUB16
0U, // t2UQSUB8
0U, // t2USAD8
35651584U, // t2USADA8
14680064U, // t2USAT
0U, // t2USAT16
0U, // t2USAX
0U, // t2USUB16
0U, // t2USUB8
12582912U, // t2UXTAB
12582912U, // t2UXTAB16
12582912U, // t2UXTAH
7168U, // t2UXTB
7168U, // t2UXTB16
7168U, // t2UXTH
0U, // tADC
1112U, // tADDhirr
1048U, // tADDi3
0U, // tADDi8
0U, // tADDrSP
1212416U, // tADDrSPi
1048U, // tADDrr
456U, // tADDspi
1112U, // tADDspr
464U, // tADR
0U, // tAND
472U, // tASRri
0U, // tASRrr
0U, // tB
0U, // tBIC
0U, // tBKPT
0U, // tBL
0U, // tBLXNSr
0U, // tBLXi
0U, // tBLXr
0U, // tBX
0U, // tBXNS
0U, // tBcc
0U, // tCBNZ
0U, // tCBZ
1024U, // tCMNz
1024U, // tCMPhir
1024U, // tCMPi8
1024U, // tCMPr
0U, // tCPS
0U, // tEOR
0U, // tHINT
0U, // tHLT
0U, // tInt_WIN_eh_sjlj_longjmp
0U, // tInt_eh_sjlj_longjmp
0U, // tInt_eh_sjlj_setjmp
1136U, // tLDMIA
480U, // tLDRBi
488U, // tLDRBr
496U, // tLDRHi
488U, // tLDRHr
488U, // tLDRSB
488U, // tLDRSH
504U, // tLDRi
424U, // tLDRpci
488U, // tLDRr
512U, // tLDRspi
1048U, // tLSLri
0U, // tLSLrr
472U, // tLSRri
0U, // tLSRrr
0U, // tMOVSr
0U, // tMOVi8
1024U, // tMOVr
1048U, // tMUL
0U, // tMVN
0U, // tORR
0U, // tPICADD
0U, // tPOP
0U, // tPUSH
1024U, // tREV
1024U, // tREV16
1024U, // tREVSH
0U, // tROR
0U, // tRSB
0U, // tSBC
0U, // tSETEND
33U, // tSTMIA_UPD
480U, // tSTRBi
488U, // tSTRBr
496U, // tSTRHi
488U, // tSTRHr
504U, // tSTRi
488U, // tSTRr
512U, // tSTRspi
1048U, // tSUBi3
0U, // tSUBi8
1048U, // tSUBrr
456U, // tSUBspi
0U, // tSVC
1024U, // tSXTB
1024U, // tSXTH
0U, // tTRAP
1024U, // tTST
0U, // tUDF
1024U, // tUXTB
1024U, // tUXTH
0U, // t__brkdiv0
};
unsigned int opcode = MCInst_getOpcode(MI);
// printf("opcode = %u\n", opcode);
// Emit the opcode for the instruction.
uint64_t Bits = 0;
Bits |= (uint64_t)OpInfo0[opcode] << 0;
Bits |= (uint64_t)OpInfo1[opcode] << 32;
#ifndef CAPSTONE_DIET
SStream_concat0(O, AsmStrs+(Bits & 4095)-1);
#endif
// Fragment 0 encoded into 5 bits for 32 unique commands.
// printf("Fragment 0: %"PRIu64"\n", ((Bits >> 12) & 31));
switch ((Bits >> 12) & 31) {
default: // unreachable
case 0:
// DBG_VALUE, DBG_LABEL, BUNDLE, LIFETIME_START, LIFETIME_END, FENTRY_CAL...
return;
break;
case 1:
// ASRi, ASRr, LSLi, LSLr, LSRi, LSRr, RORi, RORr, ADCri, ADCrr, ADDri, A...
printSBitModifierOperand(MI, 5, O);
printPredicateOperand(MI, 3, O);
break;
case 2:
// ITasm, t2IT
printThumbITMask(MI, 1, O);
break;
case 3:
// LDRBT_POST, LDRConstPool, LDRT_POST, STRBT_POST, STRT_POST, t2LDRBpcre...
printPredicateOperand(MI, 2, O);
break;
case 4:
// RRXi, MOVi, MOVr, MOVr_TC, MVNi, MVNr, t2MOVi, t2MOVr, t2MVNi, t2MVNr,...
printSBitModifierOperand(MI, 4, O);
printPredicateOperand(MI, 2, O);
break;
case 5:
// VLD1LNdAsm_16, VLD1LNdAsm_32, VLD1LNdAsm_8, VLD1LNdWB_fixed_Asm_16, VL...
printPredicateOperand(MI, 4, O);
break;
case 6:
// VLD1LNdWB_register_Asm_16, VLD1LNdWB_register_Asm_32, VLD1LNdWB_regist...
printPredicateOperand(MI, 5, O);
break;
case 7:
// VLD3DUPdAsm_16, VLD3DUPdAsm_32, VLD3DUPdAsm_8, VLD3DUPdWB_fixed_Asm_16...
printPredicateOperand(MI, 3, O);
break;
case 8:
// ADCrsi, ADDrsi, ANDrsi, BICrsi, EORrsi, MLA, MOVsr, MVNsr, ORRrsi, RSB...
printSBitModifierOperand(MI, 6, O);
printPredicateOperand(MI, 4, O);
break;
case 9:
// ADCrsr, ADDrsr, ANDrsr, BICrsr, EORrsr, ORRrsr, RSBrsr, RSCrsr, SBCrsr...
printSBitModifierOperand(MI, 7, O);
printPredicateOperand(MI, 5, O);
SStream_concat0(O, "\t");
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printSORegRegOperand(MI, 2, O);
return;
break;
case 10:
// AESD, AESE, AESIMC, AESMC, BKPT, BL, BLX, BLXi, BX, CPS1p, CRC32B, CRC...
printOperand(MI, 0, O);
break;
case 11:
// BLX_pred, BL_pred, BXJ, BX_pred, Bcc, DBG, FLDMXIA, FSTMXIA, HINT, LDM...
printPredicateOperand(MI, 1, O);
break;
case 12:
// BX_RET, ERET, FMSTAT, MOVPCLR, t2CLREX, t2DCPS1, t2DCPS2, t2DCPS3, t2S...
printPredicateOperand(MI, 0, O);
break;
case 13:
// CDP, LDRD_POST, LDRD_PRE, MCR, MRC, SMLALBB, SMLALBT, SMLALD, SMLALDX,...
printPredicateOperand(MI, 6, O);
break;
case 14:
// CDP2, LDC2L_OFFSET, LDC2L_OPTION, LDC2L_POST, LDC2L_PRE, LDC2_OFFSET, ...
printPImmediate(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 15:
// CPS2p, CPS3p, t2CPS2p, t2CPS3p, tCPS
printCPSIMod(MI, 0, O);
break;
case 16:
// DMB, DSB
printMemBOption(MI, 0, O);
return;
break;
case 17:
// ISB
printInstSyncBOption(MI, 0, O);
return;
break;
case 18:
// MRC2
printPImmediate(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 2, O);
SStream_concat0(O, ", ");
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 3, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 4, O);
SStream_concat0(O, ", ");
printOperand(MI, 5, O);
return;
break;
case 19:
// MRRC2
printPImmediate(MI, 2, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
SStream_concat0(O, ", ");
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 4, O);
return;
break;
case 20:
// PLDWi12, PLDi12, PLIi12
printAddrModeImm12Operand(MI, 0, O, false);
return;
break;
case 21:
// PLDWrs, PLDrs, PLIrs
printAddrMode2Operand(MI, 0, O);
return;
break;
case 22:
// SETEND, tSETEND
printSetendOperand(MI, 0, O);
return;
break;
case 23:
// SMLAL, UMLAL
printSBitModifierOperand(MI, 8, O);
printPredicateOperand(MI, 6, O);
SStream_concat0(O, "\t");
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 2, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
return;
break;
case 24:
// TSB
printTraceSyncBOption(MI, 0, O);
return;
break;
case 25:
// VLD1LNd16_UPD, VLD1LNd32_UPD, VLD1LNd8_UPD, VLD2LNd16, VLD2LNd32, VLD2...
printPredicateOperand(MI, 7, O);
break;
case 26:
// VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_UPD, VLD2LNq32_U...
printPredicateOperand(MI, 9, O);
break;
case 27:
// VLD3LNd16_UPD, VLD3LNd32_UPD, VLD3LNd8_UPD, VLD3LNq16_UPD, VLD3LNq32_U...
printPredicateOperand(MI, 11, O);
break;
case 28:
// VLD4DUPd16_UPD, VLD4DUPd32_UPD, VLD4DUPd8_UPD, VLD4DUPq16_UPD, VLD4DUP...
printPredicateOperand(MI, 8, O);
break;
case 29:
// VLD4LNd16_UPD, VLD4LNd32_UPD, VLD4LNd8_UPD, VLD4LNq16_UPD, VLD4LNq32_U...
printPredicateOperand(MI, 13, O);
break;
case 30:
// VSDOTD, VSDOTDI, VSDOTQ, VSDOTQI, VUDOTD, VUDOTDI, VUDOTQ, VUDOTQI
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 2, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
break;
case 31:
// tADC, tADDi3, tADDi8, tADDrr, tAND, tASRri, tASRrr, tBIC, tEOR, tLSLri...
printSBitModifierOperand(MI, 1, O);
break;
}
// Fragment 1 encoded into 7 bits for 75 unique commands.
// printf("Fragment 1: %"PRIu64"\n", ((Bits >> 17) & 127));
switch ((Bits >> 17) & 127) {
default: // unreachable
case 0:
// ASRi, ASRr, ITasm, LDRBT_POST, LDRConstPool, LDRT_POST, LSLi, LSLr, LS...
SStream_concat0(O, " ");
break;
case 1:
// VLD1LNdAsm_16, VLD1LNdWB_fixed_Asm_16, VLD1LNdWB_register_Asm_16, VLD2...
SStream_concat0(O, ".16\t");
ARM_addVectorDataSize(MI, 16);
break;
case 2:
// VLD1LNdAsm_32, VLD1LNdWB_fixed_Asm_32, VLD1LNdWB_register_Asm_32, VLD2...
SStream_concat0(O, ".32\t");
ARM_addVectorDataSize(MI, 32);
break;
case 3:
// VLD1LNdAsm_8, VLD1LNdWB_fixed_Asm_8, VLD1LNdWB_register_Asm_8, VLD2LNd...
SStream_concat0(O, ".8\t");
ARM_addVectorDataSize(MI, 8);
break;
case 4:
// ADCri, ADCrr, ADCrsi, ADDri, ADDrr, ADDrsi, ADR, ANDri, ANDrr, ANDrsi,...
SStream_concat0(O, "\t");
break;
case 5:
// AESD, AESE, AESIMC, AESMC, CRC32B, CRC32CB, CRC32CH, CRC32CW, CRC32H, ...
SStream_concat0(O, ", ");
break;
case 6:
// BKPT, BL, BLX, BLXi, BX, CPS1p, ERET, HLT, HVC, RFEDA, RFEDB, RFEIA, R...
return;
break;
case 7:
// BX_RET
SStream_concat0(O, "\tlr");
ARM_addReg(MI, ARM_REG_LR);
return;
break;
case 8:
// CDP2, MCR2, MCRR2
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
break;
case 9:
// FCONSTD, VABSD, VADDD, VCMPD, VCMPED, VCMPEZD, VCMPZD, VDIVD, VFMAD, V...
SStream_concat0(O, ".f64\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F64);
printOperand(MI, 0, O);
break;
case 10:
// FCONSTH, VABDhd, VABDhq, VABSH, VABShd, VABShq, VACGEhd, VACGEhq, VACG...
SStream_concat0(O, ".f16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F16);
printOperand(MI, 0, O);
break;
case 11:
// FCONSTS, VABDfd, VABDfq, VABSS, VABSfd, VABSfq, VACGEfd, VACGEfq, VACG...
SStream_concat0(O, ".f32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F32);
printOperand(MI, 0, O);
break;
case 12:
// FMSTAT
SStream_concat0(O, "\tapsr_nzcv, fpscr");
ARM_addReg(MI, ARM_REG_APSR_NZCV);
ARM_addReg(MI, ARM_REG_FPSCR);
return;
break;
case 13:
// LDC2L_OFFSET, LDC2L_OPTION, LDC2L_POST, LDC2L_PRE, LDC2_OFFSET, LDC2_O...
printCImmediate(MI, 1, O);
SStream_concat0(O, ", ");
break;
case 14:
// MOVPCLR
SStream_concat0(O, "\tpc, lr");
ARM_addReg(MI, ARM_REG_PC);
ARM_addReg(MI, ARM_REG_LR);
return;
break;
case 15:
// RFEDA_UPD, RFEDB_UPD, RFEIA_UPD, RFEIB_UPD
SStream_concat0(O, "!");
return;
break;
case 16:
// VABALsv2i64, VABAsv2i32, VABAsv4i32, VABDLsv2i64, VABDsv2i32, VABDsv4i...
SStream_concat0(O, ".s32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_S32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 17:
// VABALsv4i32, VABAsv4i16, VABAsv8i16, VABDLsv4i32, VABDsv4i16, VABDsv8i...
SStream_concat0(O, ".s16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_S16);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 18:
// VABALsv8i16, VABAsv16i8, VABAsv8i8, VABDLsv8i16, VABDsv16i8, VABDsv8i8...
SStream_concat0(O, ".s8\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_S8);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 19:
// VABALuv2i64, VABAuv2i32, VABAuv4i32, VABDLuv2i64, VABDuv2i32, VABDuv4i...
SStream_concat0(O, ".u32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_U32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 20:
// VABALuv4i32, VABAuv4i16, VABAuv8i16, VABDLuv4i32, VABDuv4i16, VABDuv8i...
SStream_concat0(O, ".u16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_U16);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 21:
// VABALuv8i16, VABAuv16i8, VABAuv8i8, VABDLuv8i16, VABDuv16i8, VABDuv8i8...
SStream_concat0(O, ".u8\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_U8);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 22:
// VADDHNv2i32, VADDv1i64, VADDv2i64, VMOVNv2i32, VMOVv1i64, VMOVv2i64, V...
SStream_concat0(O, ".i64\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_I64);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 23:
// VADDHNv4i16, VADDv2i32, VADDv4i32, VBICiv2i32, VBICiv4i32, VCEQv2i32, ...
SStream_concat0(O, ".i32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_I32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 24:
// VADDHNv8i8, VADDv4i16, VADDv8i16, VBICiv4i16, VBICiv8i16, VCEQv4i16, V...
SStream_concat0(O, ".i16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_I16);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 25:
// VADDv16i8, VADDv8i8, VCEQv16i8, VCEQv8i8, VCEQzv16i8, VCEQzv8i8, VCLZv...
SStream_concat0(O, ".i8\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_I8);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 26:
// VCVTBDH, VCVTTDH
SStream_concat0(O, ".f16.f64\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F16F64);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
return;
break;
case 27:
// VCVTBHD, VCVTTHD
SStream_concat0(O, ".f64.f16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F64F16);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
return;
break;
case 28:
// VCVTBHS, VCVTTHS, VCVTh2f
SStream_concat0(O, ".f32.f16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F32F16);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
return;
break;
case 29:
// VCVTBSH, VCVTTSH, VCVTf2h
SStream_concat0(O, ".f16.f32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F16F32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
return;
break;
case 30:
// VCVTDS
SStream_concat0(O, ".f64.f32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F64F32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
return;
break;
case 31:
// VCVTSD
SStream_concat0(O, ".f32.f64\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F32F64);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
return;
break;
case 32:
// VCVTf2sd, VCVTf2sq, VCVTf2xsd, VCVTf2xsq, VTOSIRS, VTOSIZS, VTOSLS
SStream_concat0(O, ".s32.f32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_S32F32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 33:
// VCVTf2ud, VCVTf2uq, VCVTf2xud, VCVTf2xuq, VTOUIRS, VTOUIZS, VTOULS
SStream_concat0(O, ".u32.f32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_U32F32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 34:
// VCVTh2sd, VCVTh2sq, VCVTh2xsd, VCVTh2xsq, VTOSHH
SStream_concat0(O, ".s16.f16\t");
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 35:
// VCVTh2ud, VCVTh2uq, VCVTh2xud, VCVTh2xuq, VTOUHH
SStream_concat0(O, ".u16.f16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_U16F16);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 36:
// VCVTs2fd, VCVTs2fq, VCVTxs2fd, VCVTxs2fq, VSITOS, VSLTOS
SStream_concat0(O, ".f32.s32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F32S32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 37:
// VCVTs2hd, VCVTs2hq, VCVTxs2hd, VCVTxs2hq, VSHTOH
SStream_concat0(O, ".f16.s16\t");
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 38:
// VCVTu2fd, VCVTu2fq, VCVTxu2fd, VCVTxu2fq, VUITOS, VULTOS
SStream_concat0(O, ".f32.u32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F32U32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 39:
// VCVTu2hd, VCVTu2hq, VCVTxu2hd, VCVTxu2hq, VUHTOH
SStream_concat0(O, ".f16.u16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F16U16);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 40:
// VEXTq64, VLD1d64, VLD1d64Q, VLD1d64Qwb_fixed, VLD1d64Qwb_register, VLD...
SStream_concat0(O, ".64\t");
ARM_addVectorDataSize(MI, 64);
break;
case 41:
// VJCVT, VTOSIRD, VTOSIZD, VTOSLD
SStream_concat0(O, ".s32.f64\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_S32F64);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 42:
// VLD1LNd16, VLD1LNd16_UPD, VLD2LNd16, VLD2LNd16_UPD, VLD2LNq16, VLD2LNq...
SStream_concat0(O, ".16\t{");
ARM_addVectorDataSize(MI, 16);
break;
case 43:
// VLD1LNd32, VLD1LNd32_UPD, VLD2LNd32, VLD2LNd32_UPD, VLD2LNq32, VLD2LNq...
SStream_concat0(O, ".32\t{");
ARM_addVectorDataSize(MI, 32);
break;
case 44:
// VLD1LNd8, VLD1LNd8_UPD, VLD2LNd8, VLD2LNd8_UPD, VLD3DUPd8, VLD3DUPd8_U...
SStream_concat0(O, ".8\t{");
ARM_addVectorDataSize(MI, 8);
break;
case 45:
// VMSR
SStream_concat0(O, "\tfpscr, ");
ARM_addReg(MI, ARM_REG_FPSCR);
printOperand(MI, 0, O);
return;
break;
case 46:
// VMSR_FPEXC
SStream_concat0(O, "\tfpexc, ");
ARM_addReg(MI, ARM_REG_FPEXC);
printOperand(MI, 0, O);
return;
break;
case 47:
// VMSR_FPINST
SStream_concat0(O, "\tfpinst, ");
ARM_addReg(MI, ARM_REG_FPINST);
printOperand(MI, 0, O);
return;
break;
case 48:
// VMSR_FPINST2
SStream_concat0(O, "\tfpinst2, ");
ARM_addReg(MI, ARM_REG_FPINST2);
printOperand(MI, 0, O);
return;
break;
case 49:
// VMSR_FPSID
SStream_concat0(O, "\tfpsid, ");
ARM_addReg(MI, ARM_REG_FPSID);
printOperand(MI, 0, O);
return;
break;
case 50:
// VMULLp8, VMULpd, VMULpq
SStream_concat0(O, ".p8\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_P8);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 2, O);
return;
break;
case 51:
// VQADDsv1i64, VQADDsv2i64, VQMOVNsuv2i32, VQMOVNsv2i32, VQRSHLsv1i64, V...
SStream_concat0(O, ".s64\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_S64);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 52:
// VQADDuv1i64, VQADDuv2i64, VQMOVNuv2i32, VQRSHLuv1i64, VQRSHLuv2i64, VQ...
SStream_concat0(O, ".u64\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_U64);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 53:
// VSDOTDI, VSDOTQI, VUDOTDI, VUDOTQI
printVectorIndex(MI, 4, O);
return;
break;
case 54:
// VSHTOD
SStream_concat0(O, ".f64.s16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F64S16);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printFBits16(MI, 2, O);
return;
break;
case 55:
// VSHTOS
SStream_concat0(O, ".f32.s16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F32S16);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printFBits16(MI, 2, O);
return;
break;
case 56:
// VSITOD, VSLTOD
SStream_concat0(O, ".f64.s32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F64S32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 57:
// VSITOH, VSLTOH
SStream_concat0(O, ".f16.s32\t");
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 58:
// VTOSHD
SStream_concat0(O, ".s16.f64\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_S16F64);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printFBits16(MI, 2, O);
return;
break;
case 59:
// VTOSHS
SStream_concat0(O, ".s16.f32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_S16F32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printFBits16(MI, 2, O);
return;
break;
case 60:
// VTOSIRH, VTOSIZH, VTOSLH
SStream_concat0(O, ".s32.f16\t");
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 61:
// VTOUHD
SStream_concat0(O, ".u16.f64\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_U16F64);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printFBits16(MI, 2, O);
return;
break;
case 62:
// VTOUHS
SStream_concat0(O, ".u16.f32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_U16F32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printFBits16(MI, 2, O);
return;
break;
case 63:
// VTOUIRD, VTOUIZD, VTOULD
SStream_concat0(O, ".u32.f64\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_U32F64);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 64:
// VTOUIRH, VTOUIZH, VTOULH
SStream_concat0(O, ".u32.f16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_U32F16);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 65:
// VUHTOD
SStream_concat0(O, ".f64.u16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F64U16);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printFBits16(MI, 2, O);
return;
break;
case 66:
// VUHTOS
SStream_concat0(O, ".f32.u16\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F32U16);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printFBits16(MI, 2, O);
return;
break;
case 67:
// VUITOD, VULTOD
SStream_concat0(O, ".f64.u32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F64U32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 68:
// VUITOH, VULTOH
SStream_concat0(O, ".f16.u32\t");
ARM_addVectorDataType(MI, ARM_VECTORDATA_F16U32);
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
break;
case 69:
// t2ADCrr, t2ADCrs, t2ADDri, t2ADDrr, t2ADDrs, t2ADR, t2ANDrr, t2ANDrs, ...
SStream_concat0(O, ".w\t");
break;
case 70:
// t2SRSDB, t2SRSIA
SStream_concat0(O, "\tsp, ");
ARM_addReg(MI, ARM_REG_SP);
printOperand(MI, 0, O);
return;
break;
case 71:
// t2SRSDB_UPD, t2SRSIA_UPD
SStream_concat0(O, "\tsp!, ");
ARM_addReg(MI, ARM_REG_SP);
printOperand(MI, 0, O);
return;
break;
case 72:
// t2SUBS_PC_LR
SStream_concat0(O, "\tpc, lr, ");
printOperand(MI, 0, O);
return;
break;
case 73:
// tADC, tADDi3, tADDi8, tADDrr, tAND, tASRri, tASRrr, tBIC, tEOR, tLSLri...
printPredicateOperand(MI, 4, O);
SStream_concat0(O, "\t");
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 74:
// tMOVi8, tMVN, tRSB
printPredicateOperand(MI, 3, O);
SStream_concat0(O, "\t");
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 2, O);
break;
}
// Fragment 2 encoded into 6 bits for 60 unique commands.
// printf("Fragment 2: %"PRIu64"\n", ((Bits >> 24) & 63));
switch ((Bits >> 24) & 63) {
default: // unreachable
case 0:
// ASRi, ASRr, LDRBT_POST, LDRConstPool, LDRT_POST, LSLi, LSLr, LSRi, LSR...
printOperand(MI, 0, O);
break;
case 1:
// ITasm, t2IT
printMandatoryPredicateOperand(MI, 0, O);
return;
break;
case 2:
// VLD3DUPdAsm_16, VLD3DUPdAsm_32, VLD3DUPdAsm_8, VLD3DUPdWB_fixed_Asm_16...
printVectorListThreeAllLanes(MI, 0, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
break;
case 3:
// VLD3DUPqAsm_16, VLD3DUPqAsm_32, VLD3DUPqAsm_8, VLD3DUPqWB_fixed_Asm_16...
printVectorListThreeSpacedAllLanes(MI, 0, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
break;
case 4:
// VLD3dAsm_16, VLD3dAsm_32, VLD3dAsm_8, VLD3dWB_fixed_Asm_16, VLD3dWB_fi...
printVectorListThree(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 5:
// VLD3qAsm_16, VLD3qAsm_32, VLD3qAsm_8, VLD3qWB_fixed_Asm_16, VLD3qWB_fi...
printVectorListThreeSpaced(MI, 0, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
break;
case 6:
// VLD4DUPdAsm_16, VLD4DUPdAsm_32, VLD4DUPdAsm_8, VLD4DUPdWB_fixed_Asm_16...
printVectorListFourAllLanes(MI, 0, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
break;
case 7:
// VLD4DUPqAsm_16, VLD4DUPqAsm_32, VLD4DUPqAsm_8, VLD4DUPqWB_fixed_Asm_16...
printVectorListFourSpacedAllLanes(MI, 0, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
break;
case 8:
// VLD4dAsm_16, VLD4dAsm_32, VLD4dAsm_8, VLD4dWB_fixed_Asm_16, VLD4dWB_fi...
printVectorListFour(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 9:
// VLD4qAsm_16, VLD4qAsm_32, VLD4qAsm_8, VLD4qWB_fixed_Asm_16, VLD4qWB_fi...
printVectorListFourSpaced(MI, 0, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
break;
case 10:
// AESD, AESE, MCR2, MCRR2, SHA1C, SHA1M, SHA1P, SHA1SU0, SHA1SU1, SHA256...
printOperand(MI, 2, O);
break;
case 11:
// AESIMC, AESMC, CRC32B, CRC32CB, CRC32CH, CRC32CW, CRC32H, CRC32W, FLDM...
printOperand(MI, 1, O);
break;
case 12:
// CDP, LDCL_OFFSET, LDCL_OPTION, LDCL_POST, LDCL_PRE, LDC_OFFSET, LDC_OP...
printPImmediate(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 13:
// CDP2
printCImmediate(MI, 2, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 3, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 4, O);
SStream_concat0(O, ", ");
printOperand(MI, 5, O);
return;
break;
case 14:
// CPS2p, CPS3p, t2CPS2p, t2CPS3p, tCPS
printCPSIFlag(MI, 1, O);
break;
case 15:
// FCONSTD, FCONSTH, FCONSTS, VABDfd, VABDfq, VABDhd, VABDhq, VABSD, VABS...
SStream_concat0(O, ", ");
break;
case 16:
// LDAEXD, LDREXD
printGPRPairOperand(MI, 0, O);
SStream_concat0(O, ", ");
printAddrMode7Operand(MI, 1, O);
return;
break;
case 17:
// LDC2L_OFFSET, LDC2_OFFSET, STC2L_OFFSET, STC2_OFFSET
printAddrMode5Operand(MI, 2, O, false);
return;
break;
case 18:
// LDC2L_OPTION, LDC2L_POST, LDC2_OPTION, LDC2_POST, STC2L_OPTION, STC2L_...
printAddrMode7Operand(MI, 2, O);
SStream_concat0(O, ", ");
break;
case 19:
// LDC2L_PRE, LDC2_PRE, STC2L_PRE, STC2_PRE
printAddrMode5Operand(MI, 2, O, true);
SStream_concat0(O, "!");
return;
break;
case 20:
// MRC, t2MRC, t2MRC2
printPImmediate(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 2, O);
SStream_concat0(O, ", ");
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 3, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 4, O);
SStream_concat0(O, ", ");
printOperand(MI, 5, O);
return;
break;
case 21:
// MRRC, t2MRRC, t2MRRC2
printPImmediate(MI, 2, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
SStream_concat0(O, ", ");
printOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 4, O);
return;
break;
case 22:
// MSR, MSRi, t2MSR_AR, t2MSR_M
printMSRMaskOperand(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 23:
// MSRbanked, t2MSRbanked
printBankedRegOperand(MI, 0, O);
SStream_concat0(O, ", ");
printOperand(MI, 1, O);
return;
break;
case 24:
// VBICiv2i32, VBICiv4i16, VBICiv4i32, VBICiv8i16, VMOVv16i8, VMOVv1i64, ...
printNEONModImmOperand(MI, 1, O);
return;
break;
case 25:
// VCMPEZD, VCMPEZH, VCMPEZS, VCMPZD, VCMPZH, VCMPZS, tRSB
SStream_concat0(O, ", #0");
op_addImm(MI, 0);
return;
break;
case 26:
// VCVTf2sd, VCVTf2sq, VCVTf2ud, VCVTf2uq, VCVTh2sd, VCVTh2sq, VCVTh2ud, ...
return;
break;
case 27:
// VLD1DUPd16, VLD1DUPd16wb_fixed, VLD1DUPd16wb_register, VLD1DUPd32, VLD...
printVectorListOneAllLanes(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 28:
// VLD1DUPq16, VLD1DUPq16wb_fixed, VLD1DUPq16wb_register, VLD1DUPq32, VLD...
printVectorListTwoAllLanes(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 29:
// VLD1d16, VLD1d16wb_fixed, VLD1d16wb_register, VLD1d32, VLD1d32wb_fixed...
printVectorListOne(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 30:
// VLD1q16, VLD1q16wb_fixed, VLD1q16wb_register, VLD1q32, VLD1q32wb_fixed...
printVectorListTwo(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 31:
// VLD2DUPd16x2, VLD2DUPd16x2wb_fixed, VLD2DUPd16x2wb_register, VLD2DUPd3...
printVectorListTwoSpacedAllLanes(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 32:
// VLD2b16, VLD2b16wb_fixed, VLD2b16wb_register, VLD2b32, VLD2b32wb_fixed...
printVectorListTwoSpaced(MI, 0, O);
SStream_concat0(O, ", ");
break;
case 33:
// VST1LNd16_UPD, VST1LNd32_UPD, VST1LNd8_UPD, VST2LNd16_UPD, VST2LNd32_U...
printOperand(MI, 4, O);
break;
case 34:
// VST1d16, VST1d32, VST1d64, VST1d8
printVectorListOne(MI, 2, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 0, O);
return;
break;
case 35:
// VST1d16Q, VST1d32Q, VST1d64Q, VST1d8Q, VST2q16, VST2q32, VST2q8
printVectorListFour(MI, 2, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 0, O);
return;
break;
case 36:
// VST1d16Qwb_fixed, VST1d32Qwb_fixed, VST1d64Qwb_fixed, VST1d8Qwb_fixed,...
printVectorListFour(MI, 3, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
SStream_concat0(O, "!");
return;
break;
case 37:
// VST1d16Qwb_register, VST1d32Qwb_register, VST1d64Qwb_register, VST1d8Q...
printVectorListFour(MI, 4, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
return;
break;
case 38:
// VST1d16T, VST1d32T, VST1d64T, VST1d8T
printVectorListThree(MI, 2, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 0, O);
return;
break;
case 39:
// VST1d16Twb_fixed, VST1d32Twb_fixed, VST1d64Twb_fixed, VST1d8Twb_fixed
printVectorListThree(MI, 3, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
SStream_concat0(O, "!");
return;
break;
case 40:
// VST1d16Twb_register, VST1d32Twb_register, VST1d64Twb_register, VST1d8T...
printVectorListThree(MI, 4, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
return;
break;
case 41:
// VST1d16wb_fixed, VST1d32wb_fixed, VST1d64wb_fixed, VST1d8wb_fixed
printVectorListOne(MI, 3, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
SStream_concat0(O, "!");
return;
break;
case 42:
// VST1d16wb_register, VST1d32wb_register, VST1d64wb_register, VST1d8wb_r...
printVectorListOne(MI, 4, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
return;
break;
case 43:
// VST1q16, VST1q32, VST1q64, VST1q8, VST2d16, VST2d32, VST2d8
printVectorListTwo(MI, 2, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 0, O);
return;
break;
case 44:
// VST1q16wb_fixed, VST1q32wb_fixed, VST1q64wb_fixed, VST1q8wb_fixed, VST...
printVectorListTwo(MI, 3, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
SStream_concat0(O, "!");
return;
break;
case 45:
// VST1q16wb_register, VST1q32wb_register, VST1q64wb_register, VST1q8wb_r...
printVectorListTwo(MI, 4, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
return;
break;
case 46:
// VST2b16, VST2b32, VST2b8
printVectorListTwoSpaced(MI, 2, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 0, O);
return;
break;
case 47:
// VST2b16wb_fixed, VST2b32wb_fixed, VST2b8wb_fixed
printVectorListTwoSpaced(MI, 3, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
SStream_concat0(O, "!");
return;
break;
case 48:
// VST2b16wb_register, VST2b32wb_register, VST2b8wb_register
printVectorListTwoSpaced(MI, 4, O);
SStream_concat0(O, ", ");
printAddrMode6Operand(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
return;
break;
case 49:
// t2DMB, t2DSB
printMemBOption(MI, 0, O);
return;
break;
case 50:
// t2ISB
printInstSyncBOption(MI, 0, O);
return;
break;
case 51:
// t2PLDWi12, t2PLDi12, t2PLIi12
printAddrModeImm12Operand(MI, 0, O, false);
return;
break;
case 52:
// t2PLDWi8, t2PLDi8, t2PLIi8
printT2AddrModeImm8Operand(MI, 0, O, false);
return;
break;
case 53:
// t2PLDWs, t2PLDs, t2PLIs
printT2AddrModeSoRegOperand(MI, 0, O);
return;
break;
case 54:
// t2PLDpci, t2PLIpci
printThumbLdrLabelOperand(MI, 0, O);
return;
break;
case 55:
// t2TBB
printAddrModeTBB(MI, 0, O);
return;
break;
case 56:
// t2TBH
printAddrModeTBH(MI, 0, O);
return;
break;
case 57:
// t2TSB
printTraceSyncBOption(MI, 0, O);
return;
break;
case 58:
// tADC, tADDi8, tAND, tASRrr, tBIC, tEOR, tLSLrr, tLSRrr, tORR, tROR, tS...
printOperand(MI, 3, O);
return;
break;
case 59:
// tPOP, tPUSH
printRegisterList(MI, 2, O);
return;
break;
}
// Fragment 3 encoded into 5 bits for 30 unique commands.
// printf("Fragment 3: %"PRIu64"\n", ((Bits >> 30) & 31));
switch ((Bits >> 30) & 31) {
default: // unreachable
case 0:
// ASRi, ASRr, LDRBT_POST, LDRConstPool, LDRT_POST, LSLi, LSLr, LSRi, LSR...
SStream_concat0(O, ", ");
break;
case 1:
// VLD3DUPdAsm_16, VLD3DUPdAsm_32, VLD3DUPdAsm_8, VLD3DUPqAsm_16, VLD3DUP...
return;
break;
case 2:
// VLD3DUPdWB_fixed_Asm_16, VLD3DUPdWB_fixed_Asm_32, VLD3DUPdWB_fixed_Asm...
SStream_concat0(O, "!");
return;
break;
case 3:
// VLD3dAsm_16, VLD3dAsm_32, VLD3dAsm_8, VLD3dWB_fixed_Asm_16, VLD3dWB_fi...
printAddrMode6Operand(MI, 1, O);
break;
case 4:
// CDP, MCR, MCRR, MSR, VABDfd, VABDfq, VABDhd, VABDhq, VABSD, VABSH, VAB...
printOperand(MI, 1, O);
break;
case 5:
// FCONSTD, FCONSTH, FCONSTS, VMOVv2f32, VMOVv4f32
printFPImmOperand(MI, 1, O);
return;
break;
case 6:
// FLDMXDB_UPD, FLDMXIA_UPD, FSTMXDB_UPD, FSTMXIA_UPD, LDMDA_UPD, LDMDB_U...
SStream_concat0(O, "!, ");
printRegisterList(MI, 4, O);
break;
case 7:
// LDC2L_OPTION, LDC2_OPTION, STC2L_OPTION, STC2_OPTION
printCoprocOptionImm(MI, 3, O);
return;
break;
case 8:
// LDC2L_POST, LDC2_POST, STC2L_POST, STC2_POST
printPostIdxImm8s4Operand(MI, 3, O);
return;
break;
case 9:
// LDCL_OFFSET, LDCL_OPTION, LDCL_POST, LDCL_PRE, LDC_OFFSET, LDC_OPTION,...
printCImmediate(MI, 1, O);
SStream_concat0(O, ", ");
break;
case 10:
// MRS, t2MRS_AR
SStream_concat0(O, ", apsr");
ARM_addReg(MI, ARM_REG_APSR);
return;
break;
case 11:
// MRSsys, t2MRSsys_AR
SStream_concat0(O, ", spsr");
ARM_addReg(MI, ARM_REG_SPSR);
return;
break;
case 12:
// MSRi
printModImmOperand(MI, 1, O);
return;
break;
case 13:
// VCEQzv16i8, VCEQzv2i32, VCEQzv4i16, VCEQzv4i32, VCEQzv8i16, VCEQzv8i8,...
SStream_concat0(O, ", #0");
op_addImm(MI, 0);
return;
break;
case 14:
// VCVTf2xsd, VCVTf2xsq, VCVTf2xud, VCVTf2xuq, VCVTh2xsd, VCVTh2xsq, VCVT...
printOperand(MI, 2, O);
break;
case 15:
// VGETLNs16, VGETLNs8, VGETLNu16, VGETLNu8
printVectorIndex(MI, 2, O);
return;
break;
case 16:
// VLD1DUPd16wb_fixed, VLD1DUPd16wb_register, VLD1DUPd32wb_fixed, VLD1DUP...
printAddrMode6Operand(MI, 2, O);
break;
case 17:
// VLD1LNd16, VLD1LNd16_UPD, VLD1LNd32, VLD1LNd32_UPD, VLD1LNd8, VLD1LNd8...
SStream_concat0(O, "[");
set_mem_access(MI, true);
break;
case 18:
// VLD3DUPd16, VLD3DUPd16_UPD, VLD3DUPd32, VLD3DUPd32_UPD, VLD3DUPd8, VLD...
SStream_concat0(O, "[], ");
printOperand(MI, 1, O);
SStream_concat0(O, "[], ");
printOperand(MI, 2, O);
break;
case 19:
// VMRS
SStream_concat0(O, ", fpscr");
ARM_addReg(MI, ARM_REG_FPSCR);
return;
break;
case 20:
// VMRS_FPEXC
SStream_concat0(O, ", fpexc");
ARM_addReg(MI, ARM_REG_FPEXC);
return;
break;
case 21:
// VMRS_FPINST
SStream_concat0(O, ", fpinst");
ARM_addReg(MI, ARM_REG_FPINST);
return;
break;
case 22:
// VMRS_FPINST2
SStream_concat0(O, ", fpinst2");
ARM_addReg(MI, ARM_REG_FPINST2);
return;
break;
case 23:
// VMRS_FPSID
SStream_concat0(O, ", fpsid");
ARM_addReg(MI, ARM_REG_FPSID);
return;
break;
case 24:
// VMRS_MVFR0
SStream_concat0(O, ", mvfr0");
ARM_addReg(MI, ARM_REG_MVFR0);
return;
break;
case 25:
// VMRS_MVFR1
SStream_concat0(O, ", mvfr1");
ARM_addReg(MI, ARM_REG_MVFR1);
return;
break;
case 26:
// VMRS_MVFR2
SStream_concat0(O, ", mvfr2");
ARM_addReg(MI, ARM_REG_MVFR2);
return;
break;
case 27:
// VSETLNi16, VSETLNi32, VSETLNi8
printVectorIndex(MI, 3, O);
SStream_concat0(O, ", ");
printOperand(MI, 2, O);
return;
break;
case 28:
// VSHTOH, VTOSHH, VTOUHH, VUHTOH
printFBits16(MI, 2, O);
return;
break;
case 29:
// VSLTOD, VSLTOH, VSLTOS, VTOSLD, VTOSLH, VTOSLS, VTOULD, VTOULH, VTOULS...
printFBits32(MI, 2, O);
return;
break;
}
// Fragment 4 encoded into 7 bits for 65 unique commands.
// printf("Fragment 4: %"PRIu64"\n", ((Bits >> 35) & 127));
switch ((Bits >> 35) & 127) {
default: // unreachable
case 0:
// ASRi, ASRr, LDRConstPool, LSLi, LSLr, LSRi, LSRr, RORi, RORr, RRXi, t2...
printOperand(MI, 1, O);
break;
case 1:
// LDRBT_POST, LDRT_POST, STRBT_POST, STRT_POST, LDA, LDAB, LDAEX, LDAEXB...
printAddrMode7Operand(MI, 1, O);
return;
break;
case 2:
// VLD1LNdAsm_16, VLD1LNdAsm_32, VLD1LNdAsm_8, VLD1LNdWB_fixed_Asm_16, VL...
printAddrMode6Operand(MI, 2, O);
break;
case 3:
// VLD3DUPdWB_register_Asm_16, VLD3DUPdWB_register_Asm_32, VLD3DUPdWB_reg...
printOperand(MI, 3, O);
break;
case 4:
// VLD3dAsm_16, VLD3dAsm_32, VLD3dAsm_8, VLD4dAsm_16, VLD4dAsm_32, VLD4dA...
return;
break;
case 5:
// VLD3dWB_fixed_Asm_16, VLD3dWB_fixed_Asm_32, VLD3dWB_fixed_Asm_8, VLD4d...
SStream_concat0(O, "!");
return;
break;
case 6:
// VLD3dWB_register_Asm_16, VLD3dWB_register_Asm_32, VLD3dWB_register_Asm...
SStream_concat0(O, ", ");
break;
case 7:
// t2MOVSsi, t2MOVsi, t2CMNzrs, t2CMPrs, t2MVNs, t2TEQrs, t2TSTrs
printT2SOOperand(MI, 1, O);
return;
break;
case 8:
// t2MOVSsr, t2MOVsr, CMNzrsr, CMPrsr, MOVsr, MVNsr, TEQrsr, TSTrsr
printSORegRegOperand(MI, 1, O);
return;
break;
case 9:
// ADR, t2ADR
printAdrLabelOperand(MI, 1, O, 0);
return;
break;
case 10:
// BFC, t2BFC
printBitfieldInvMaskImmOperand(MI, 2, O);
return;
break;
case 11:
// BFI, CPS3p, CRC32B, CRC32CB, CRC32CH, CRC32CW, CRC32H, CRC32W, MOVTi16...
printOperand(MI, 2, O);
break;
case 12:
// CMNri, CMPri, MOVi, MVNi, TEQri, TSTri
printModImmOperand(MI, 1, O);
return;
break;
case 13:
// CMNzrsi, CMPrsi, MOVsi, MVNsi, TEQrsi, TSTrsi
printSORegImmOperand(MI, 1, O);
return;
break;
case 14:
// FLDMXIA, FSTMXIA, LDMDA, LDMDB, LDMIA, LDMIB, STMDA, STMDB, STMIA, STM...
printRegisterList(MI, 3, O);
break;
case 15:
// LDCL_OFFSET, LDC_OFFSET, STCL_OFFSET, STC_OFFSET, t2LDC2L_OFFSET, t2LD...
printAddrMode5Operand(MI, 2, O, false);
return;
break;
case 16:
// LDCL_OPTION, LDCL_POST, LDC_OPTION, LDC_POST, LDRBT_POST_IMM, LDRBT_PO...
printAddrMode7Operand(MI, 2, O);
break;
case 17:
// LDCL_PRE, LDC_PRE, STCL_PRE, STC_PRE, t2LDC2L_PRE, t2LDC2_PRE, t2LDCL_...
printAddrMode5Operand(MI, 2, O, true);
SStream_concat0(O, "!");
return;
break;
case 18:
// LDRB_PRE_IMM, LDR_PRE_IMM, STRB_PRE_IMM, STR_PRE_IMM
printAddrModeImm12Operand(MI, 2, O, true);
SStream_concat0(O, "!");
return;
break;
case 19:
// LDRB_PRE_REG, LDR_PRE_REG, STRB_PRE_REG, STR_PRE_REG
printAddrMode2Operand(MI, 2, O);
SStream_concat0(O, "!");
return;
break;
case 20:
// LDRBi12, LDRcp, LDRi12, STRBi12, STRi12, t2LDRBi12, t2LDRHi12, t2LDRSB...
printAddrModeImm12Operand(MI, 1, O, false);
return;
break;
case 21:
// LDRBrs, LDRrs, STRBrs, STRrs
printAddrMode2Operand(MI, 1, O);
return;
break;
case 22:
// LDRH, LDRSB, LDRSH, STRH
printAddrMode3Operand(MI, 1, O, false);
return;
break;
case 23:
// LDRH_PRE, LDRSB_PRE, LDRSH_PRE, STRH_PRE
printAddrMode3Operand(MI, 2, O, true);
SStream_concat0(O, "!");
return;
break;
case 24:
// MCR2
printCImmediate(MI, 3, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 4, O);
SStream_concat0(O, ", ");
printOperand(MI, 5, O);
return;
break;
case 25:
// MRSbanked, t2MRSbanked
printBankedRegOperand(MI, 1, O);
return;
break;
case 26:
// SSAT, SSAT16, t2SSAT, t2SSAT16
printImmPlusOneOperand(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 2, O);
break;
case 27:
// STLEXD, STREXD
printGPRPairOperand(MI, 1, O);
SStream_concat0(O, ", ");
printAddrMode7Operand(MI, 2, O);
return;
break;
case 28:
// VCEQzv2f32, VCEQzv4f16, VCEQzv4f32, VCEQzv8f16, VCGEzv2f32, VCGEzv4f16...
SStream_concat0(O, ", #0");
op_addImm(MI, 0);
return;
break;
case 29:
// VLD1LNd16, VLD1LNd32, VLD1LNd8, VST2LNd16, VST2LNd32, VST2LNd8, VST2LN...
printNoHashImmediate(MI, 4, O);
break;
case 30:
// VLD1LNd16_UPD, VLD1LNd32_UPD, VLD1LNd8_UPD, VLD2LNd16, VLD2LNd32, VLD2...
printNoHashImmediate(MI, 6, O);
break;
case 31:
// VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_UPD, VLD2LNq32_U...
printNoHashImmediate(MI, 8, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
break;
case 32:
// VLD3DUPd16, VLD3DUPd16_UPD, VLD3DUPd32, VLD3DUPd32_UPD, VLD3DUPd8, VLD...
SStream_concat0(O, "[]}, ");
break;
case 33:
// VLD3LNd16_UPD, VLD3LNd32_UPD, VLD3LNd8_UPD, VLD3LNq16_UPD, VLD3LNq32_U...
printNoHashImmediate(MI, 10, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 1, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 10, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 2, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 10, O);
break;
case 34:
// VLD4DUPd16, VLD4DUPd16_UPD, VLD4DUPd32, VLD4DUPd32_UPD, VLD4DUPd8, VLD...
SStream_concat0(O, "[], ");
printOperand(MI, 3, O);
SStream_concat0(O, "[]}, ");
break;
case 35:
// VLD4LNd16_UPD, VLD4LNd32_UPD, VLD4LNd8_UPD, VLD4LNq16_UPD, VLD4LNq32_U...
printNoHashImmediate(MI, 12, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 1, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 12, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 2, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 12, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 3, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 12, O);
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
printAddrMode6Operand(MI, 5, O);
printAddrMode6OffsetOperand(MI, 7, O);
return;
break;
case 36:
// VLDRD, VLDRS, VSTRD, VSTRS
printAddrMode5Operand(MI, 1, O, false);
return;
break;
case 37:
// VLDRH, VSTRH
printAddrMode5FP16Operand(MI, 1, O, false);
return;
break;
case 38:
// VST1LNd16, VST1LNd32, VST1LNd8
printNoHashImmediate(MI, 3, O);
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
printAddrMode6Operand(MI, 0, O);
return;
break;
case 39:
// VST1LNd16_UPD, VST1LNd32_UPD, VST1LNd8_UPD, VST3LNd16, VST3LNd32, VST3...
printNoHashImmediate(MI, 5, O);
break;
case 40:
// VST3LNd16_UPD, VST3LNd32_UPD, VST3LNd8_UPD, VST3LNq16_UPD, VST3LNq32_U...
printNoHashImmediate(MI, 7, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 5, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 7, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 6, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 7, O);
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
printAddrMode6Operand(MI, 1, O);
printAddrMode6OffsetOperand(MI, 3, O);
return;
break;
case 41:
// VST3d16_UPD, VST3d32_UPD, VST3d8_UPD, VST3q16_UPD, VST3q32_UPD, VST3q8...
printOperand(MI, 5, O);
SStream_concat0(O, ", ");
printOperand(MI, 6, O);
break;
case 42:
// VTBL1
printVectorListOne(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 2, O);
return;
break;
case 43:
// VTBL2
printVectorListTwo(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 2, O);
return;
break;
case 44:
// VTBL3
printVectorListThree(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 2, O);
return;
break;
case 45:
// VTBL4
printVectorListFour(MI, 1, O);
SStream_concat0(O, ", ");
printOperand(MI, 2, O);
return;
break;
case 46:
// VTBX1
printVectorListOne(MI, 2, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
return;
break;
case 47:
// VTBX2
printVectorListTwo(MI, 2, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
return;
break;
case 48:
// VTBX3
printVectorListThree(MI, 2, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
return;
break;
case 49:
// VTBX4
printVectorListFour(MI, 2, O);
SStream_concat0(O, ", ");
printOperand(MI, 3, O);
return;
break;
case 50:
// sysLDMDA_UPD, sysLDMDB_UPD, sysLDMIA_UPD, sysLDMIB_UPD, sysSTMDA_UPD, ...
SStream_concat0(O, " ^");
ARM_addUserMode(MI);
return;
break;
case 51:
// t2LDRBT, t2LDRBi8, t2LDRHT, t2LDRHi8, t2LDRSBT, t2LDRSBi8, t2LDRSHT, t...
printT2AddrModeImm8Operand(MI, 1, O, false);
return;
break;
case 52:
// t2LDRB_PRE, t2LDRH_PRE, t2LDRSB_PRE, t2LDRSH_PRE, t2LDR_PRE, t2STRB_PR...
printT2AddrModeImm8Operand(MI, 2, O, true);
SStream_concat0(O, "!");
return;
break;
case 53:
// t2LDRBpci, t2LDRHpci, t2LDRSBpci, t2LDRSHpci, t2LDRpci, tLDRpci
printThumbLdrLabelOperand(MI, 1, O);
return;
break;
case 54:
// t2LDRBs, t2LDRHs, t2LDRSBs, t2LDRSHs, t2LDRs, t2STRBs, t2STRHs, t2STRs
printT2AddrModeSoRegOperand(MI, 1, O);
return;
break;
case 55:
// t2LDREX
printT2AddrModeImm0_1020s4Operand(MI, 1, O);
return;
break;
case 56:
// t2MRS_M
printMSRMaskOperand(MI, 1, O);
return;
break;
case 57:
// tADDspi, tSUBspi
printThumbS4ImmOperand(MI, 2, O);
return;
break;
case 58:
// tADR
printAdrLabelOperand(MI, 1, O, 2);
return;
break;
case 59:
// tASRri, tLSRri
printThumbSRImm(MI, 3, O);
return;
break;
case 60:
// tLDRBi, tSTRBi
printThumbAddrModeImm5S1Operand(MI, 1, O);
return;
break;
case 61:
// tLDRBr, tLDRHr, tLDRSB, tLDRSH, tLDRr, tSTRBr, tSTRHr, tSTRr
printThumbAddrModeRROperand(MI, 1, O);
return;
break;
case 62:
// tLDRHi, tSTRHi
printThumbAddrModeImm5S2Operand(MI, 1, O);
return;
break;
case 63:
// tLDRi, tSTRi
printThumbAddrModeImm5S4Operand(MI, 1, O);
return;
break;
case 64:
// tLDRspi, tSTRspi
printThumbAddrModeSPOperand(MI, 1, O);
return;
break;
}
// Fragment 5 encoded into 5 bits for 23 unique commands.
// printf("Fragment 5: %"PRIu64"\n", ((Bits >> 42) & 31));
switch ((Bits >> 42) & 31) {
default: // unreachable
case 0:
// ASRi, ASRr, LSLi, LSLr, LSRi, LSRr, RORi, RORr, VLD1LNdWB_register_Asm...
SStream_concat0(O, ", ");
break;
case 1:
// LDRConstPool, RRXi, VLD1LNdAsm_16, VLD1LNdAsm_32, VLD1LNdAsm_8, VLD2LN...
return;
break;
case 2:
// VLD1LNdWB_fixed_Asm_16, VLD1LNdWB_fixed_Asm_32, VLD1LNdWB_fixed_Asm_8,...
SStream_concat0(O, "!");
return;
break;
case 3:
// VLD3dWB_register_Asm_16, VLD3dWB_register_Asm_32, VLD3dWB_register_Asm...
printOperand(MI, 3, O);
break;
case 4:
// CDP, t2CDP, t2CDP2
printCImmediate(MI, 2, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 3, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 4, O);
SStream_concat0(O, ", ");
printOperand(MI, 5, O);
return;
break;
case 5:
// MCR, MCRR, VABDfd, VABDfq, VABDhd, VABDhq, VACGEfd, VACGEfq, VACGEhd, ...
printOperand(MI, 2, O);
break;
case 6:
// SSAT, t2SSAT
printShiftImmOperand(MI, 3, O);
return;
break;
case 7:
// SXTB, SXTB16, SXTH, UXTB, UXTB16, UXTH, t2SXTB, t2SXTB16, t2SXTH, t2UX...
printRotImmOperand(MI, 2, O);
return;
break;
case 8:
// VCMLAv2f32_indexed, VCMLAv4f16_indexed, VCMLAv4f32_indexed, VCMLAv8f16...
printVectorIndex(MI, 4, O);
break;
case 9:
// VDUPLN16d, VDUPLN16q, VDUPLN32d, VDUPLN32q, VDUPLN8d, VDUPLN8q, VGETLN...
printVectorIndex(MI, 2, O);
return;
break;
case 10:
// VLD1DUPd16wb_register, VLD1DUPd32wb_register, VLD1DUPd8wb_register, VL...
printOperand(MI, 4, O);
return;
break;
case 11:
// VLD1LNd16, VLD1LNd16_UPD, VLD1LNd32, VLD1LNd32_UPD, VLD1LNd8, VLD1LNd8...
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
break;
case 12:
// VLD2LNd16, VLD2LNd32, VLD2LNd8, VLD2LNq16, VLD2LNq32, VLD4LNd16, VLD4L...
SStream_concat0(O, "], ");
set_mem_access(MI, false);
break;
case 13:
// VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_UPD, VLD2LNq32_U...
printOperand(MI, 1, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 8, O);
break;
case 14:
// VLD3DUPd16, VLD3DUPd32, VLD3DUPd8, VLD3DUPq16, VLD3DUPq32, VLD3DUPq8
printAddrMode6Operand(MI, 3, O);
return;
break;
case 15:
// VLD3DUPd16_UPD, VLD3DUPd32_UPD, VLD3DUPd8_UPD, VLD3DUPq16_UPD, VLD3DUP...
printAddrMode6Operand(MI, 4, O);
break;
case 16:
// VLD4DUPd16_UPD, VLD4DUPd32_UPD, VLD4DUPd8_UPD, VLD4DUPq16_UPD, VLD4DUP...
printAddrMode6Operand(MI, 5, O);
printAddrMode6OffsetOperand(MI, 7, O);
return;
break;
case 17:
// VMULLslsv2i32, VMULLslsv4i16, VMULLsluv2i32, VMULLsluv4i16, VMULslv2i3...
printVectorIndex(MI, 3, O);
return;
break;
case 18:
// VST3d16_UPD, VST3d32_UPD, VST3d8_UPD, VST3q16_UPD, VST3q32_UPD, VST3q8...
SStream_concat0(O, "}, ");
printAddrMode6Operand(MI, 1, O);
printAddrMode6OffsetOperand(MI, 3, O);
return;
break;
case 19:
// VST4LNd16_UPD, VST4LNd32_UPD, VST4LNd8_UPD, VST4LNq16_UPD, VST4LNq32_U...
printOperand(MI, 5, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 8, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 6, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 8, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 7, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 8, O);
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
printAddrMode6Operand(MI, 1, O);
printAddrMode6OffsetOperand(MI, 3, O);
return;
break;
case 20:
// sysLDMDA, sysLDMDB, sysLDMIA, sysLDMIB, sysSTMDA, sysSTMDB, sysSTMIA, ...
SStream_concat0(O, " ^");
ARM_addUserMode(MI);
return;
break;
case 21:
// t2LDRB_POST, t2LDRH_POST, t2LDRSB_POST, t2LDRSH_POST, t2LDR_POST, t2ST...
printT2AddrModeImm8OffsetOperand(MI, 3, O);
return;
break;
case 22:
// t2MOVsra_flag, t2MOVsrl_flag
SStream_concat0(O, ", #1");
op_addImm(MI, 1);
return;
break;
}
// Fragment 6 encoded into 6 bits for 38 unique commands.
// printf("Fragment 6: %"PRIu64"\n", ((Bits >> 47) & 63));
switch ((Bits >> 47) & 63) {
default: // unreachable
case 0:
// ASRi, ASRr, LSLi, LSLr, LSRi, LSRr, RORi, RORr, ADCrr, ADDrr, ANDrr, B...
printOperand(MI, 2, O);
break;
case 1:
// VLD1LNdWB_register_Asm_16, VLD1LNdWB_register_Asm_32, VLD1LNdWB_regist...
printOperand(MI, 4, O);
break;
case 2:
// VLD3dWB_register_Asm_16, VLD3dWB_register_Asm_32, VLD3dWB_register_Asm...
return;
break;
case 3:
// ADCri, ADDri, ANDri, BICri, EORri, ORRri, RSBri, RSCri, SBCri, SUBri
printModImmOperand(MI, 2, O);
return;
break;
case 4:
// ADCrsi, ADDrsi, ANDrsi, BICrsi, EORrsi, ORRrsi, RSBrsi, RSCrsi, SBCrsi...
printSORegImmOperand(MI, 2, O);
return;
break;
case 5:
// BFI, t2BFI
printBitfieldInvMaskImmOperand(MI, 3, O);
return;
break;
case 6:
// LDCL_OPTION, LDC_OPTION, STCL_OPTION, STC_OPTION, t2LDC2L_OPTION, t2LD...
printCoprocOptionImm(MI, 3, O);
return;
break;
case 7:
// LDCL_POST, LDC_POST, STCL_POST, STC_POST, t2LDC2L_POST, t2LDC2_POST, t...
printPostIdxImm8s4Operand(MI, 3, O);
return;
break;
case 8:
// LDRBT_POST_IMM, LDRBT_POST_REG, LDRB_POST_IMM, LDRB_POST_REG, LDRT_POS...
printAddrMode2OffsetOperand(MI, 3, O);
return;
break;
case 9:
// LDRD, STRD
printAddrMode3Operand(MI, 2, O, false);
return;
break;
case 10:
// LDRD_POST, STRD_POST, t2LDRD_POST, t2STRD_POST
printAddrMode7Operand(MI, 3, O);
break;
case 11:
// LDRD_PRE, STRD_PRE
printAddrMode3Operand(MI, 3, O, true);
SStream_concat0(O, "!");
return;
break;
case 12:
// LDRHTi, LDRSBTi, LDRSHTi, STRHTi
printPostIdxImm8Operand(MI, 3, O);
return;
break;
case 13:
// LDRHTr, LDRSBTr, LDRSHTr, STRHTr
printPostIdxRegOperand(MI, 3, O);
return;
break;
case 14:
// LDRH_POST, LDRSB_POST, LDRSH_POST, STRH_POST
printAddrMode3OffsetOperand(MI, 3, O);
return;
break;
case 15:
// MCR, MCRR, VCMLAv2f32_indexed, VCMLAv4f16_indexed, VCMLAv4f32_indexed,...
SStream_concat0(O, ", ");
break;
case 16:
// MCRR2
printCImmediate(MI, 4, O);
return;
break;
case 17:
// STLEX, STLEXB, STLEXH, STREX, STREXB, STREXH, SWP, SWPB, t2LDAEXD, t2L...
printAddrMode7Operand(MI, 2, O);
return;
break;
case 18:
// VBIFd, VBIFq, VBITd, VBITq, VBSLd, VBSLq, VLD4LNd16, VLD4LNd32, VLD4LN...
printOperand(MI, 3, O);
break;
case 19:
// VCADDv2f32, VCADDv4f16, VCADDv4f32, VCADDv8f16
printComplexRotationOp(MI, 3, O, 180, 90);
return;
break;
case 20:
// VCMLAv2f32, VCMLAv4f16, VCMLAv4f32, VCMLAv8f16
printComplexRotationOp(MI, 4, O, 90, 0);
return;
break;
case 21:
// VLD1LNd16, VLD1LNd32, VLD1LNd8, VST1LNd16_UPD, VST1LNd32_UPD, VST1LNd8...
printAddrMode6Operand(MI, 1, O);
break;
case 22:
// VLD1LNd16_UPD, VLD1LNd32_UPD, VLD1LNd8_UPD
printAddrMode6Operand(MI, 2, O);
printAddrMode6OffsetOperand(MI, 4, O);
return;
break;
case 23:
// VLD2LNd16, VLD2LNd32, VLD2LNd8, VLD2LNq16, VLD2LNq32
printOperand(MI, 1, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 6, O);
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
printAddrMode6Operand(MI, 2, O);
return;
break;
case 24:
// VLD2LNd16_UPD, VLD2LNd32_UPD, VLD2LNd8_UPD, VLD2LNq16_UPD, VLD2LNq32_U...
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
printAddrMode6Operand(MI, 3, O);
printAddrMode6OffsetOperand(MI, 5, O);
return;
break;
case 25:
// VLD3DUPd16_UPD, VLD3DUPd32_UPD, VLD3DUPd8_UPD, VLD3DUPq16_UPD, VLD3DUP...
printAddrMode6OffsetOperand(MI, 6, O);
return;
break;
case 26:
// VLD3LNd16, VLD3LNd32, VLD3LNd8, VLD3LNq16, VLD3LNq32
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 2, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 8, O);
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
printAddrMode6Operand(MI, 3, O);
return;
break;
case 27:
// VLD3LNd16_UPD, VLD3LNd32_UPD, VLD3LNd8_UPD, VLD3LNq16_UPD, VLD3LNq32_U...
printAddrMode6Operand(MI, 4, O);
printAddrMode6OffsetOperand(MI, 6, O);
return;
break;
case 28:
// VMLAslfd, VMLAslfq, VMLAslhd, VMLAslhq, VMLSslfd, VMLSslfq, VMLSslhd, ...
printVectorIndex(MI, 4, O);
return;
break;
case 29:
// VMULslfd, VMULslfq, VMULslhd, VMULslhq
printVectorIndex(MI, 3, O);
return;
break;
case 30:
// VST2LNd16_UPD, VST2LNd32_UPD, VST2LNd8_UPD, VST2LNq16_UPD, VST2LNq32_U...
printOperand(MI, 5, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 6, O);
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
printAddrMode6Operand(MI, 1, O);
printAddrMode6OffsetOperand(MI, 3, O);
return;
break;
case 31:
// VST4d16_UPD, VST4d32_UPD, VST4d8_UPD, VST4q16_UPD, VST4q32_UPD, VST4q8...
printOperand(MI, 7, O);
SStream_concat0(O, "}, ");
printAddrMode6Operand(MI, 1, O);
printAddrMode6OffsetOperand(MI, 3, O);
return;
break;
case 32:
// t2ADCrs, t2ADDrs, t2ANDrs, t2BICrs, t2EORrs, t2ORNrs, t2ORRrs, t2RSBrs...
printT2SOOperand(MI, 2, O);
return;
break;
case 33:
// t2ASRri, t2LSRri
printThumbSRImm(MI, 2, O);
return;
break;
case 34:
// t2LDRD_PRE, t2STRD_PRE
printT2AddrModeImm8s4Operand(MI, 3, O, true);
SStream_concat0(O, "!");
return;
break;
case 35:
// t2LDRDi8, t2STRDi8
printT2AddrModeImm8s4Operand(MI, 2, O, false);
return;
break;
case 36:
// t2STREX
printT2AddrModeImm0_1020s4Operand(MI, 2, O);
return;
break;
case 37:
// tADDrSPi
printThumbS4ImmOperand(MI, 2, O);
return;
break;
}
// Fragment 7 encoded into 4 bits for 13 unique commands.
// printf("Fragment 7: %"PRIu64"\n", ((Bits >> 53) & 15));
switch ((Bits >> 53) & 15) {
default: // unreachable
case 0:
// ASRi, ASRr, LSLi, LSLr, LSRi, LSRr, RORi, RORr, VLD1LNdWB_register_Asm...
return;
break;
case 1:
// LDRD_POST, MLA, MLS, SBFX, SMLABB, SMLABT, SMLAD, SMLADX, SMLALBB, SML...
SStream_concat0(O, ", ");
break;
case 2:
// MCR, t2MCR, t2MCR2
printCImmediate(MI, 3, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 4, O);
SStream_concat0(O, ", ");
printOperand(MI, 5, O);
return;
break;
case 3:
// MCRR, t2MCRR, t2MCRR2
printOperand(MI, 3, O);
SStream_concat0(O, ", ");
printCImmediate(MI, 4, O);
return;
break;
case 4:
// PKHBT, t2PKHBT
printPKHLSLShiftImm(MI, 3, O);
return;
break;
case 5:
// PKHTB, t2PKHTB
printPKHASRShiftImm(MI, 3, O);
return;
break;
case 6:
// SXTAB, SXTAB16, SXTAH, UXTAB, UXTAB16, UXTAH, t2SXTAB, t2SXTAB16, t2SX...
printRotImmOperand(MI, 3, O);
return;
break;
case 7:
// USAT, t2USAT
printShiftImmOperand(MI, 3, O);
return;
break;
case 8:
// VCMLAv2f32_indexed, VCMLAv4f16_indexed, VCMLAv4f32_indexed, VCMLAv8f16...
printComplexRotationOp(MI, 5, O, 90, 0);
return;
break;
case 9:
// VLD3d16, VLD3d16_UPD, VLD3d32, VLD3d32_UPD, VLD3d8, VLD3d8_UPD, VLD3q1...
SStream_concat0(O, "}, ");
break;
case 10:
// VLD4LNd16, VLD4LNd32, VLD4LNd8, VLD4LNq16, VLD4LNq32, VST2LNd16, VST2L...
SStream_concat0(O, "[");
set_mem_access(MI, true);
break;
case 11:
// VST1LNd16_UPD, VST1LNd32_UPD, VST1LNd8_UPD
printAddrMode6OffsetOperand(MI, 3, O);
return;
break;
case 12:
// t2LDRD_POST, t2STRD_POST
printT2AddrModeImm8s4OffsetOperand(MI, 4, O);
return;
break;
}
// Fragment 8 encoded into 4 bits for 12 unique commands.
// printf("Fragment 8: %"PRIu64"\n", ((Bits >> 57) & 15));
switch ((Bits >> 57) & 15) {
default: // unreachable
case 0:
// LDRD_POST, STRD_POST
printAddrMode3OffsetOperand(MI, 4, O);
return;
break;
case 1:
// MLA, MLS, SMLABB, SMLABT, SMLAD, SMLADX, SMLALBB, SMLALBT, SMLALD, SML...
printOperand(MI, 3, O);
break;
case 2:
// SBFX, UBFX, t2SBFX, t2UBFX
printImmPlusOneOperand(MI, 3, O);
return;
break;
case 3:
// VLD3d16, VLD3d32, VLD3d8, VLD3q16, VLD3q32, VLD3q8
printAddrMode6Operand(MI, 3, O);
return;
break;
case 4:
// VLD3d16_UPD, VLD3d32_UPD, VLD3d8_UPD, VLD3q16_UPD, VLD3q32_UPD, VLD3q8...
printAddrMode6Operand(MI, 4, O);
printAddrMode6OffsetOperand(MI, 6, O);
return;
break;
case 5:
// VLD4LNd16, VLD4LNd32, VLD4LNd8, VLD4LNq16, VLD4LNq32
printNoHashImmediate(MI, 10, O);
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
printAddrMode6Operand(MI, 4, O);
return;
break;
case 6:
// VST2LNd16, VST2LNd32, VST2LNd8, VST2LNq16, VST2LNq32
printNoHashImmediate(MI, 4, O);
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
printAddrMode6Operand(MI, 0, O);
return;
break;
case 7:
// VST3LNd16, VST3LNd32, VST3LNd8, VST3LNq16, VST3LNq32
printNoHashImmediate(MI, 5, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 4, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 5, O);
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
printAddrMode6Operand(MI, 0, O);
return;
break;
case 8:
// VST3d16, VST3d32, VST3d8, VST3q16, VST3q32, VST3q8
printAddrMode6Operand(MI, 0, O);
return;
break;
case 9:
// VST4LNd16, VST4LNd32, VST4LNd8, VST4LNq16, VST4LNq32
printNoHashImmediate(MI, 6, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 4, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 6, O);
SStream_concat0(O, "], ");
set_mem_access(MI, false);
printOperand(MI, 5, O);
SStream_concat0(O, "[");
set_mem_access(MI, true);
printNoHashImmediate(MI, 6, O);
SStream_concat0(O, "]}, ");
set_mem_access(MI, false);
printAddrMode6Operand(MI, 0, O);
return;
break;
case 10:
// VST4d16, VST4d32, VST4d8, VST4q16, VST4q32, VST4q8
printOperand(MI, 5, O);
SStream_concat0(O, "}, ");
printAddrMode6Operand(MI, 0, O);
return;
break;
case 11:
// t2STLEXD, t2STREXD
printAddrMode7Operand(MI, 3, O);
return;
break;
}
// Fragment 9 encoded into 1 bits for 2 unique commands.
// printf("Fragment 9: %"PRIu64"\n", ((Bits >> 61) & 1));
if ((Bits >> 61) & 1) {
// VLD4d16, VLD4d16_UPD, VLD4d32, VLD4d32_UPD, VLD4d8, VLD4d8_UPD, VLD4q1...
SStream_concat0(O, "}, ");
} else {
// MLA, MLS, SMLABB, SMLABT, SMLAD, SMLADX, SMLALBB, SMLALBT, SMLALD, SML...
return;
}
// Fragment 10 encoded into 1 bits for 2 unique commands.
// printf("Fragment 10: %"PRIu64"\n", ((Bits >> 62) & 1));
if ((Bits >> 62) & 1) {
// VLD4d16_UPD, VLD4d32_UPD, VLD4d8_UPD, VLD4q16_UPD, VLD4q32_UPD, VLD4q8...
printAddrMode6Operand(MI, 5, O);
printAddrMode6OffsetOperand(MI, 7, O);
return;
} else {
// VLD4d16, VLD4d32, VLD4d8, VLD4q16, VLD4q32, VLD4q8
printAddrMode6Operand(MI, 4, O);
return;
}
}
#ifdef PRINT_ALIAS_INSTR
#undef PRINT_ALIAS_INSTR
static bool printAliasInstr(MCInst *MI, SStream *OS)
{
unsigned int I = 0, OpIdx, PrintMethodIdx;
char *tmpString;
const char *AsmString;
switch (MCInst_getOpcode(MI)) {
default: return false;
case ARM_DSB:
if (MCInst_getNumOperands(MI) == 1 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 12 &&
!ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureDFB)) {
// (DSB 12)
AsmString = "dfb";
break;
}
return false;
case ARM_HINT:
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 0 &&
!ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV6KOps)) {
// (HINT 0, pred:$p)
AsmString = "nop$\xFF\x02\x01";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 1 &&
!ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV6KOps)) {
// (HINT 1, pred:$p)
AsmString = "yield$\xFF\x02\x01";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 2 &&
!ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV6KOps)) {
// (HINT 2, pred:$p)
AsmString = "wfe$\xFF\x02\x01";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 3 &&
!ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV6KOps)) {
// (HINT 3, pred:$p)
AsmString = "wfi$\xFF\x02\x01";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 4 &&
!ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV6KOps)) {
// (HINT 4, pred:$p)
AsmString = "sev$\xFF\x02\x01";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 5 &&
!ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV8Ops)) {
// (HINT 5, pred:$p)
AsmString = "sevl$\xFF\x02\x01";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 16 &&
!ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureRAS)) {
// (HINT 16, pred:$p)
AsmString = "esb$\xFF\x02\x01";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 20 &&
!ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV6KOps)) {
// (HINT 20, pred:$p)
AsmString = "csdb$\xFF\x02\x01";
break;
}
return false;
case ARM_t2DSB:
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 12 &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureDFB)) {
// (t2DSB 12, pred:$p)
AsmString = "dfb$\xFF\x02\x01";
break;
}
return false;
case ARM_t2HINT:
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 0 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2)) {
// (t2HINT 0, pred:$p)
AsmString = "nop$\xFF\x02\x01.w";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 1 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2)) {
// (t2HINT 1, pred:$p)
AsmString = "yield$\xFF\x02\x01.w";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 2 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2)) {
// (t2HINT 2, pred:$p)
AsmString = "wfe$\xFF\x02\x01.w";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 3 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2)) {
// (t2HINT 3, pred:$p)
AsmString = "wfi$\xFF\x02\x01.w";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 4 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2)) {
// (t2HINT 4, pred:$p)
AsmString = "sev$\xFF\x02\x01.w";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 5 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV8Ops)) {
// (t2HINT 5, pred:$p)
AsmString = "sevl$\xFF\x02\x01.w";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 16 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureRAS)) {
// (t2HINT 16, pred:$p)
AsmString = "esb$\xFF\x02\x01.w";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 20 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2)) {
// (t2HINT 20, pred:$p)
AsmString = "csdb$\xFF\x02\x01";
break;
}
return false;
case ARM_t2SUBS_PC_LR:
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 0 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureVirtualization)) {
// (t2SUBS_PC_LR 0, pred:$p)
AsmString = "eret$\xFF\x02\x01";
break;
}
return false;
case ARM_tHINT:
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 0 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV6MOps)) {
// (tHINT 0, pred:$p)
AsmString = "nop$\xFF\x02\x01";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 1 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV6MOps)) {
// (tHINT 1, pred:$p)
AsmString = "yield$\xFF\x02\x01";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 2 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV6MOps)) {
// (tHINT 2, pred:$p)
AsmString = "wfe$\xFF\x02\x01";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 3 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV6MOps)) {
// (tHINT 3, pred:$p)
AsmString = "wfi$\xFF\x02\x01";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 4 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV6MOps)) {
// (tHINT 4, pred:$p)
AsmString = "sev$\xFF\x02\x01";
break;
}
if (MCInst_getNumOperands(MI) == 3 &&
MCOperand_isImm(MCInst_getOperand(MI, 0)) &&
MCOperand_getImm(MCInst_getOperand(MI, 0)) == 5 &&
ARM_getFeatureBits(MI->csh->mode, ARM_ModeThumb) &&
ARM_getFeatureBits(MI->csh->mode, ARM_FeatureThumb2) &&
ARM_getFeatureBits(MI->csh->mode, ARM_HasV8Ops)) {
// (tHINT 5, pred:$p)
AsmString = "sevl$\xFF\x02\x01";
break;
}
return false;
}
tmpString = cs_strdup(AsmString);
while (AsmString[I] != ' ' && AsmString[I] != '\t' &&
AsmString[I] != '$' && AsmString[I] != '\0')
++I;
tmpString[I] = 0;
SStream_concat0(OS, tmpString);
cs_mem_free(tmpString);
if (AsmString[I] != '\0') {
if (AsmString[I] == ' ' || AsmString[I] == '\t') {
SStream_concat0(OS, " ");
++I;
}
do {
if (AsmString[I] == '$') {
++I;
if (AsmString[I] == (char)0xff) {
++I;
OpIdx = AsmString[I++] - 1;
PrintMethodIdx = AsmString[I++] - 1;
printCustomAliasOperand(MI, OpIdx, PrintMethodIdx, OS);
} else
printOperand(MI, (unsigned)(AsmString[I++]) - 1, OS);
} else {
if (AsmString[I] == '[') {
set_mem_access(MI, true);
} else if (AsmString[I] == ']') {
set_mem_access(MI, false);
}
SStream_concat1(OS, AsmString[I++]);
}
} while (AsmString[I] != '\0');
}
return true;
}
static void printCustomAliasOperand(
MCInst *MI, unsigned OpIdx,
unsigned PrintMethodIdx,
SStream *OS)
{
switch (PrintMethodIdx) {
default:
break;
case 0:
printPredicateOperand(MI, OpIdx, OS);
break;
}
}
#endif // PRINT_ALIAS_INSTR
|