1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22
|
;=========================== begin_copyright_notice ============================
;
; Copyright (C) 2023 Intel Corporation
;
; SPDX-License-Identifier: MIT
;
;============================ end_copyright_notice =============================
; RUN: igc_opt -igc-promote-bools -S %s -o %t.ll
; RUN: FileCheck %s --input-file=%t.ll
define spir_kernel void @icmps() {
%C = icmp eq i32 0, 0
store i1 %C, i1* null, align 1
ret void
}
; CHECK-LABEL: define spir_kernel void @icmps()
; CHECK: [[CMP:%[0-9]+]] = icmp eq i32 0, 0
; CHECK-NEXT: [[EXT:%[0-9]+]] = zext i1 [[CMP]] to i8
; CHECK-NEXT: store i8 [[EXT]], i8* null, align 1
|