1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24
|
/*========================== begin_copyright_notice ============================
Copyright (C) 2024 Intel Corporation
SPDX-License-Identifier: MIT
============================= end_copyright_notice ===========================*/
#ifndef VC_GENXCODEGEN_GENX_REGION_COLLAPSING_H
#define VC_GENXCODEGEN_GENX_REGION_COLLAPSING_H
namespace llvm {
void initializeGenXRegionCollapsingPass(PassRegistry &);
class GenXSubtarget;
} // namespace llvm
struct GenXRegionCollapsingPass
: public llvm::PassInfoMixin<GenXRegionCollapsingPass> {
const llvm::TargetMachine *TM;
explicit GenXRegionCollapsingPass(const llvm::TargetMachine *TM) : TM(TM) {};
llvm::PreservedAnalyses run(llvm::Function &F,
llvm::FunctionAnalysisManager &AM);
};
#endif // VC_GENXCODEGEN_GENX_REGION_COLLAPSING_H
|