File: m55-mve-ldst.s

package info (click to toggle)
llvm-toolchain-16 1%3A16.0.6-15~deb12u1
  • links: PTS, VCS
  • area: main
  • in suites: bookworm
  • size: 1,634,792 kB
  • sloc: cpp: 6,179,261; ansic: 1,216,205; asm: 741,319; python: 196,614; objc: 75,325; f90: 49,640; lisp: 32,396; pascal: 12,286; sh: 9,394; perl: 7,442; ml: 5,494; awk: 3,523; makefile: 2,723; javascript: 1,206; xml: 886; fortran: 581; cs: 573
file content (323 lines) | stat: -rw-r--r-- 17,765 bytes parent folder | download | duplicates (12)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
# NOTE: Assertions have been autogenerated by utils/update_mca_test_checks.py
# RUN: llvm-mca -mtriple=thumbv8.1-m.main-none-none-eabi -mcpu=cortex-m55 -instruction-tables < %s | FileCheck %s

vldrb.8 q1, [r0, 0]
vldrb.8 q1, [r0, 0]!
vldrb.8 q1, [r0], 0
vldrh.16 q1, [r0, 0]
vldrh.16 q1, [r0, 0]!
vldrh.16 q1, [r0], 0
vldrw.32 q1, [r0, 0]
vldrw.32 q1, [r0, 0]!
vldrw.32 q1, [r0], 0

vldrb.u16 q1, [r0, 0]
vldrb.u16 q1, [r0, 0]!
vldrb.u16 q1, [r0], 0
vldrb.u32 q1, [r0, 0]
vldrb.u32 q1, [r0, 0]!
vldrb.u32 q1, [r0], 0
vldrh.u32 q1, [r0, 0]
vldrh.u32 q1, [r0, 0]!
vldrh.u32 q1, [r0], 0

vldrb.s16 q1, [r0, 4]
vldrb.s16 q1, [r0, 4]!
vldrb.s16 q1, [r0], 4
vldrb.s32 q1, [r0, 4]
vldrb.s32 q1, [r0, 4]!
vldrb.s32 q1, [r0], 4
vldrh.s32 q1, [r0, 4]
vldrh.s32 q1, [r0, 4]!
vldrh.s32 q1, [r0], 4

vldrw.32 q1, [r0, q0]
vldrh.16 q1, [r0, q0]
vldrb.8 q1, [r0, q0]
vldrb.u16 q1, [r0, q0]
vldrb.u32 q1, [r0, q0]
vldrh.u32 q1, [r0, q0]
vldrb.s16 q1, [r0, q0]
vldrb.s32 q1, [r0, q0]
vldrh.s32 q1, [r0, q0]
vldrw.32 q1, [r0, q0, uxtw #2]
vldrh.16 q1, [r0, q0, uxtw #1]
vldrh.u32 q1, [r0, q0, uxtw #1]
vldrh.s32 q1, [r0, q0, uxtw #1]

vldrw.32 q1, [q0, 4]
vldrw.32 q1, [q0, 4]!

vld20.8 {q0, q1}, [r0]
vld21.8 {q0, q1}, [r0]!
vld40.8 {q0, q1, q2, q3}, [r0]
vld43.8 {q0, q1, q2, q3}, [r0]!
vld20.16 {q0, q1}, [r0]
vld21.16 {q0, q1}, [r0]!
vld40.16 {q0, q1, q2, q3}, [r0]
vld43.16 {q0, q1, q2, q3}, [r0]!
vld20.32 {q0, q1}, [r0]
vld21.32 {q0, q1}, [r0]!
vld40.32 {q0, q1, q2, q3}, [r0]
vld43.32 {q0, q1, q2, q3}, [r0]!

vstrb.8 q1, [r0, 0]
vstrb.8 q1, [r0, 0]!
vstrb.8 q1, [r0], 0
vstrh.16 q1, [r0, 0]
vstrh.16 q1, [r0, 0]!
vstrh.16 q1, [r0], 0
vstrw.32 q1, [r0, 0]
vstrw.32 q1, [r0, 0]!
vstrw.32 q1, [r0], 0

vstrb.16 q1, [r0, 0]
vstrb.16 q1, [r0, 0]!
vstrb.16 q1, [r0], 0
vstrb.32 q1, [r0, 0]
vstrb.32 q1, [r0, 0]!
vstrb.32 q1, [r0], 0
vstrh.32 q1, [r0, 0]
vstrh.32 q1, [r0, 0]!
vstrh.32 q1, [r0], 0

vstrw.32 q1, [r0, q0]
vstrh.16 q1, [r0, q0]
vstrb.8 q1, [r0, q0]
vstrb.16 q1, [r0, q0]
vstrb.32 q1, [r0, q0]
vstrh.32 q1, [r0, q0]

vstrw.32 q1, [r0, q0, uxtw #2]
vstrh.16 q1, [r0, q0, uxtw #1]
vstrh.32 q1, [r0, q0, uxtw #1]

vstrw.32 q1, [q0, 4]
vstrw.32 q1, [q0, 4]!

vst20.8 {q0, q1}, [r0]
vst21.8 {q0, q1}, [r0]!
vst40.8 {q0, q1, q2, q3}, [r0]
vst43.8 {q0, q1, q2, q3}, [r0]!
vst20.16 {q0, q1}, [r0]
vst21.16 {q0, q1}, [r0]!
vst40.16 {q0, q1, q2, q3}, [r0]
vst43.16 {q0, q1, q2, q3}, [r0]!
vst20.32 {q0, q1}, [r0]
vst21.32 {q0, q1}, [r0]!
vst40.32 {q0, q1, q2, q3}, [r0]
vst43.32 {q0, q1, q2, q3}, [r0]!

# CHECK:      Instruction Info:
# CHECK-NEXT: [1]: #uOps
# CHECK-NEXT: [2]: Latency
# CHECK-NEXT: [3]: RThroughput
# CHECK-NEXT: [4]: MayLoad
# CHECK-NEXT: [5]: MayStore
# CHECK-NEXT: [6]: HasSideEffects (U)

# CHECK:      [1]    [2]    [3]    [4]    [5]    [6]    Instructions:
# CHECK-NEXT:  1      1     2.00    *                   vldrb.u8	q1, [r0]
# CHECK-NEXT:  1      1     2.00    *                   vldrb.u8	q1, [r0, #0]!
# CHECK-NEXT:  1      1     2.00    *                   vldrb.u8	q1, [r0], #0
# CHECK-NEXT:  1      1     2.00    *                   vldrh.u16	q1, [r0]
# CHECK-NEXT:  1      1     2.00    *                   vldrh.u16	q1, [r0, #0]!
# CHECK-NEXT:  1      1     2.00    *                   vldrh.u16	q1, [r0], #0
# CHECK-NEXT:  1      1     2.00    *                   vldrw.u32	q1, [r0]
# CHECK-NEXT:  1      1     2.00    *                   vldrw.u32	q1, [r0, #0]!
# CHECK-NEXT:  1      1     2.00    *                   vldrw.u32	q1, [r0], #0
# CHECK-NEXT:  1      1     2.00    *                   vldrb.u16	q1, [r0]
# CHECK-NEXT:  1      1     2.00    *                   vldrb.u16	q1, [r0]!
# CHECK-NEXT:  1      1     2.00    *                   vldrb.u16	q1, [r0], #0
# CHECK-NEXT:  1      1     2.00    *                   vldrb.u32	q1, [r0]
# CHECK-NEXT:  1      1     2.00    *                   vldrb.u32	q1, [r0]!
# CHECK-NEXT:  1      1     2.00    *                   vldrb.u32	q1, [r0], #0
# CHECK-NEXT:  1      1     2.00    *                   vldrh.u32	q1, [r0]
# CHECK-NEXT:  1      1     2.00    *                   vldrh.u32	q1, [r0]!
# CHECK-NEXT:  1      1     2.00    *                   vldrh.u32	q1, [r0], #0
# CHECK-NEXT:  1      1     2.00    *                   vldrb.s16	q1, [r0, #4]
# CHECK-NEXT:  1      1     2.00    *                   vldrb.s16	q1, [r0, #4]!
# CHECK-NEXT:  1      1     2.00    *                   vldrb.s16	q1, [r0], #4
# CHECK-NEXT:  1      1     2.00    *                   vldrb.s32	q1, [r0, #4]
# CHECK-NEXT:  1      1     2.00    *                   vldrb.s32	q1, [r0, #4]!
# CHECK-NEXT:  1      1     2.00    *                   vldrb.s32	q1, [r0], #4
# CHECK-NEXT:  1      1     2.00    *                   vldrh.s32	q1, [r0, #4]
# CHECK-NEXT:  1      1     2.00    *                   vldrh.s32	q1, [r0, #4]!
# CHECK-NEXT:  1      1     2.00    *                   vldrh.s32	q1, [r0], #4
# CHECK-NEXT:  1      6     2.00    *                   vldrw.u32	q1, [r0, q0]
# CHECK-NEXT:  1      6     2.00    *                   vldrh.u16	q1, [r0, q0]
# CHECK-NEXT:  1      6     2.00    *                   vldrb.u8	q1, [r0, q0]
# CHECK-NEXT:  1      6     2.00    *                   vldrb.u16	q1, [r0, q0]
# CHECK-NEXT:  1      6     2.00    *                   vldrb.u32	q1, [r0, q0]
# CHECK-NEXT:  1      6     2.00    *                   vldrh.u32	q1, [r0, q0]
# CHECK-NEXT:  1      6     2.00    *                   vldrb.s16	q1, [r0, q0]
# CHECK-NEXT:  1      6     2.00    *                   vldrb.s32	q1, [r0, q0]
# CHECK-NEXT:  1      6     2.00    *                   vldrh.s32	q1, [r0, q0]
# CHECK-NEXT:  1      6     2.00    *                   vldrw.u32	q1, [r0, q0, uxtw #2]
# CHECK-NEXT:  1      6     2.00    *                   vldrh.u16	q1, [r0, q0, uxtw #1]
# CHECK-NEXT:  1      6     2.00    *                   vldrh.u32	q1, [r0, q0, uxtw #1]
# CHECK-NEXT:  1      6     2.00    *                   vldrh.s32	q1, [r0, q0, uxtw #1]
# CHECK-NEXT:  1      6     2.00    *                   vldrw.u32	q1, [q0, #4]
# CHECK-NEXT:  1      6     2.00    *                   vldrw.u32	q1, [q0, #4]!
# CHECK-NEXT:  1      1     2.00    *                   vld20.8	{q0, q1}, [r0]
# CHECK-NEXT:  1      1     2.00    *                   vld21.8	{q0, q1}, [r0]!
# CHECK-NEXT:  1      1     2.00    *                   vld40.8	{q0, q1, q2, q3}, [r0]
# CHECK-NEXT:  1      1     2.00    *                   vld43.8	{q0, q1, q2, q3}, [r0]!
# CHECK-NEXT:  1      1     2.00    *                   vld20.16	{q0, q1}, [r0]
# CHECK-NEXT:  1      1     2.00    *                   vld21.16	{q0, q1}, [r0]!
# CHECK-NEXT:  1      1     2.00    *                   vld40.16	{q0, q1, q2, q3}, [r0]
# CHECK-NEXT:  1      1     2.00    *                   vld43.16	{q0, q1, q2, q3}, [r0]!
# CHECK-NEXT:  1      1     2.00    *                   vld20.32	{q0, q1}, [r0]
# CHECK-NEXT:  1      1     2.00    *                   vld21.32	{q0, q1}, [r0]!
# CHECK-NEXT:  1      1     2.00    *                   vld40.32	{q0, q1, q2, q3}, [r0]
# CHECK-NEXT:  1      1     2.00    *                   vld43.32	{q0, q1, q2, q3}, [r0]!
# CHECK-NEXT:  1      1     2.00           *            vstrb.8	q1, [r0]
# CHECK-NEXT:  1      1     2.00           *            vstrb.8	q1, [r0, #0]!
# CHECK-NEXT:  1      1     2.00           *            vstrb.8	q1, [r0], #0
# CHECK-NEXT:  1      1     2.00           *            vstrh.16	q1, [r0]
# CHECK-NEXT:  1      1     2.00           *            vstrh.16	q1, [r0, #0]!
# CHECK-NEXT:  1      1     2.00           *            vstrh.16	q1, [r0], #0
# CHECK-NEXT:  1      1     2.00           *            vstrw.32	q1, [r0]
# CHECK-NEXT:  1      1     2.00           *            vstrw.32	q1, [r0, #0]!
# CHECK-NEXT:  1      1     2.00           *            vstrw.32	q1, [r0], #0
# CHECK-NEXT:  1      1     2.00           *            vstrb.16	q1, [r0]
# CHECK-NEXT:  1      1     2.00           *            vstrb.16	q1, [r0]!
# CHECK-NEXT:  1      1     2.00           *            vstrb.16	q1, [r0], #0
# CHECK-NEXT:  1      1     2.00           *            vstrb.32	q1, [r0]
# CHECK-NEXT:  1      1     2.00           *            vstrb.32	q1, [r0]!
# CHECK-NEXT:  1      1     2.00           *            vstrb.32	q1, [r0], #0
# CHECK-NEXT:  1      1     2.00           *            vstrh.32	q1, [r0]
# CHECK-NEXT:  1      1     2.00           *            vstrh.32	q1, [r0]!
# CHECK-NEXT:  1      1     2.00           *            vstrh.32	q1, [r0], #0
# CHECK-NEXT:  1      5     2.00           *            vstrw.32	q1, [r0, q0]
# CHECK-NEXT:  1      5     2.00           *            vstrh.16	q1, [r0, q0]
# CHECK-NEXT:  1      5     2.00           *            vstrb.8	q1, [r0, q0]
# CHECK-NEXT:  1      5     2.00           *            vstrb.16	q1, [r0, q0]
# CHECK-NEXT:  1      5     2.00           *            vstrb.32	q1, [r0, q0]
# CHECK-NEXT:  1      5     2.00           *            vstrh.32	q1, [r0, q0]
# CHECK-NEXT:  1      5     2.00           *            vstrw.32	q1, [r0, q0, uxtw #2]
# CHECK-NEXT:  1      5     2.00           *            vstrh.16	q1, [r0, q0, uxtw #1]
# CHECK-NEXT:  1      5     2.00           *            vstrh.32	q1, [r0, q0, uxtw #1]
# CHECK-NEXT:  1      5     2.00           *            vstrw.32	q1, [q0, #4]
# CHECK-NEXT:  1      5     2.00           *            vstrw.32	q1, [q0, #4]!
# CHECK-NEXT:  1      1     2.00           *            vst20.8	{q0, q1}, [r0]
# CHECK-NEXT:  1      1     2.00           *            vst21.8	{q0, q1}, [r0]!
# CHECK-NEXT:  1      1     2.00           *            vst40.8	{q0, q1, q2, q3}, [r0]
# CHECK-NEXT:  1      1     2.00           *            vst43.8	{q0, q1, q2, q3}, [r0]!
# CHECK-NEXT:  1      1     2.00           *            vst20.16	{q0, q1}, [r0]
# CHECK-NEXT:  1      1     2.00           *            vst21.16	{q0, q1}, [r0]!
# CHECK-NEXT:  1      1     2.00           *            vst40.16	{q0, q1, q2, q3}, [r0]
# CHECK-NEXT:  1      1     2.00           *            vst43.16	{q0, q1, q2, q3}, [r0]!
# CHECK-NEXT:  1      1     2.00           *            vst20.32	{q0, q1}, [r0]
# CHECK-NEXT:  1      1     2.00           *            vst21.32	{q0, q1}, [r0]!
# CHECK-NEXT:  1      1     2.00           *            vst40.32	{q0, q1, q2, q3}, [r0]
# CHECK-NEXT:  1      1     2.00           *            vst43.32	{q0, q1, q2, q3}, [r0]!

# CHECK:      Resources:
# CHECK-NEXT: [0]   - M55UnitALU
# CHECK-NEXT: [1]   - M55UnitLoadStore
# CHECK-NEXT: [2]   - M55UnitVecALU
# CHECK-NEXT: [3]   - M55UnitVecFPALU
# CHECK-NEXT: [4]   - M55UnitVecSys

# CHECK:      Resource pressure per iteration:
# CHECK-NEXT: [0]    [1]    [2]    [3]    [4]
# CHECK-NEXT:  -     190.00  -      -      -

# CHECK:      Resource pressure by instruction:
# CHECK-NEXT: [0]    [1]    [2]    [3]    [4]    Instructions:
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.u8	q1, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.u8	q1, [r0, #0]!
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.u8	q1, [r0], #0
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.u16	q1, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.u16	q1, [r0, #0]!
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.u16	q1, [r0], #0
# CHECK-NEXT:  -     2.00    -      -      -     vldrw.u32	q1, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrw.u32	q1, [r0, #0]!
# CHECK-NEXT:  -     2.00    -      -      -     vldrw.u32	q1, [r0], #0
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.u16	q1, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.u16	q1, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.u16	q1, [r0], #0
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.u32	q1, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.u32	q1, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.u32	q1, [r0], #0
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.u32	q1, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.u32	q1, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.u32	q1, [r0], #0
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.s16	q1, [r0, #4]
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.s16	q1, [r0, #4]!
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.s16	q1, [r0], #4
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.s32	q1, [r0, #4]
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.s32	q1, [r0, #4]!
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.s32	q1, [r0], #4
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.s32	q1, [r0, #4]
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.s32	q1, [r0, #4]!
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.s32	q1, [r0], #4
# CHECK-NEXT:  -     2.00    -      -      -     vldrw.u32	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.u16	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.u8	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.u16	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.u32	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.u32	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.s16	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrb.s32	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.s32	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vldrw.u32	q1, [r0, q0, uxtw #2]
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.u16	q1, [r0, q0, uxtw #1]
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.u32	q1, [r0, q0, uxtw #1]
# CHECK-NEXT:  -     2.00    -      -      -     vldrh.s32	q1, [r0, q0, uxtw #1]
# CHECK-NEXT:  -     2.00    -      -      -     vldrw.u32	q1, [q0, #4]
# CHECK-NEXT:  -     2.00    -      -      -     vldrw.u32	q1, [q0, #4]!
# CHECK-NEXT:  -     2.00    -      -      -     vld20.8	{q0, q1}, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vld21.8	{q0, q1}, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vld40.8	{q0, q1, q2, q3}, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vld43.8	{q0, q1, q2, q3}, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vld20.16	{q0, q1}, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vld21.16	{q0, q1}, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vld40.16	{q0, q1, q2, q3}, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vld43.16	{q0, q1, q2, q3}, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vld20.32	{q0, q1}, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vld21.32	{q0, q1}, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vld40.32	{q0, q1, q2, q3}, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vld43.32	{q0, q1, q2, q3}, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vstrb.8	q1, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vstrb.8	q1, [r0, #0]!
# CHECK-NEXT:  -     2.00    -      -      -     vstrb.8	q1, [r0], #0
# CHECK-NEXT:  -     2.00    -      -      -     vstrh.16	q1, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vstrh.16	q1, [r0, #0]!
# CHECK-NEXT:  -     2.00    -      -      -     vstrh.16	q1, [r0], #0
# CHECK-NEXT:  -     2.00    -      -      -     vstrw.32	q1, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vstrw.32	q1, [r0, #0]!
# CHECK-NEXT:  -     2.00    -      -      -     vstrw.32	q1, [r0], #0
# CHECK-NEXT:  -     2.00    -      -      -     vstrb.16	q1, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vstrb.16	q1, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vstrb.16	q1, [r0], #0
# CHECK-NEXT:  -     2.00    -      -      -     vstrb.32	q1, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vstrb.32	q1, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vstrb.32	q1, [r0], #0
# CHECK-NEXT:  -     2.00    -      -      -     vstrh.32	q1, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vstrh.32	q1, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vstrh.32	q1, [r0], #0
# CHECK-NEXT:  -     2.00    -      -      -     vstrw.32	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vstrh.16	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vstrb.8	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vstrb.16	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vstrb.32	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vstrh.32	q1, [r0, q0]
# CHECK-NEXT:  -     2.00    -      -      -     vstrw.32	q1, [r0, q0, uxtw #2]
# CHECK-NEXT:  -     2.00    -      -      -     vstrh.16	q1, [r0, q0, uxtw #1]
# CHECK-NEXT:  -     2.00    -      -      -     vstrh.32	q1, [r0, q0, uxtw #1]
# CHECK-NEXT:  -     2.00    -      -      -     vstrw.32	q1, [q0, #4]
# CHECK-NEXT:  -     2.00    -      -      -     vstrw.32	q1, [q0, #4]!
# CHECK-NEXT:  -     2.00    -      -      -     vst20.8	{q0, q1}, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vst21.8	{q0, q1}, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vst40.8	{q0, q1, q2, q3}, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vst43.8	{q0, q1, q2, q3}, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vst20.16	{q0, q1}, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vst21.16	{q0, q1}, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vst40.16	{q0, q1, q2, q3}, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vst43.16	{q0, q1, q2, q3}, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vst20.32	{q0, q1}, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vst21.32	{q0, q1}, [r0]!
# CHECK-NEXT:  -     2.00    -      -      -     vst40.32	{q0, q1, q2, q3}, [r0]
# CHECK-NEXT:  -     2.00    -      -      -     vst43.32	{q0, q1, q2, q3}, [r0]!