File: andorbrcompare.ll

package info (click to toggle)
llvm-toolchain-17 1%3A17.0.6-22
  • links: PTS, VCS
  • area: main
  • in suites: forky, sid, trixie
  • size: 1,799,624 kB
  • sloc: cpp: 6,428,607; ansic: 1,383,196; asm: 793,408; python: 223,504; objc: 75,364; f90: 60,502; lisp: 33,869; pascal: 15,282; sh: 9,684; perl: 7,453; ml: 4,937; awk: 3,523; makefile: 2,889; javascript: 2,149; xml: 888; fortran: 619; cs: 573
file content (399 lines) | stat: -rw-r--r-- 10,617 bytes parent folder | download | duplicates (2)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
; RUN: llc -mtriple=aarch64-none-elf -verify-machineinstrs %s -o - | FileCheck %s --check-prefixes=CHECK,SDISEL
; RUN: llc -mtriple=aarch64-none-elf -global-isel -verify-machineinstrs %s -o - | FileCheck %s --check-prefixes=CHECK,GISEL

declare void @dummy()

define i32 @and_eq_ne_ult(i32 %s0, i32 %s1, i32 %s2, i32 %s3, i32 %s4, i32 %s5, ptr %p) {
; SDISEL-LABEL: and_eq_ne_ult:
; SDISEL:       // %bb.0: // %entry
; SDISEL-NEXT:    cmp w2, w3
; SDISEL-NEXT:    ccmp w0, w1, #0, ne
; SDISEL-NEXT:    ccmp w4, w5, #0, ne
; SDISEL-NEXT:    b.hs .LBB0_2
; SDISEL-NEXT:  // %bb.1: // %if
; SDISEL-NEXT:    mov w0, #1
; SDISEL-NEXT:    str w0, [x6]
; SDISEL-NEXT:    ret
; SDISEL-NEXT:  .LBB0_2:
; SDISEL-NEXT:    mov w0, wzr
; SDISEL-NEXT:    ret
;
; GISEL-LABEL: and_eq_ne_ult:
; GISEL:       // %bb.0: // %entry
; GISEL-NEXT:    cmp w0, w1
; GISEL-NEXT:    cset w8, eq
; GISEL-NEXT:    cmp w2, w3
; GISEL-NEXT:    cset w9, ne
; GISEL-NEXT:    and w8, w8, w9
; GISEL-NEXT:    tbnz w8, #0, .LBB0_3
; GISEL-NEXT:  // %bb.1: // %entry
; GISEL-NEXT:    mov w0, wzr
; GISEL-NEXT:    cmp w4, w5
; GISEL-NEXT:    b.lo .LBB0_3
; GISEL-NEXT:  // %bb.2: // %common.ret
; GISEL-NEXT:    ret
; GISEL-NEXT:  .LBB0_3: // %if
; GISEL-NEXT:    mov w0, #1
; GISEL-NEXT:    str w0, [x6]
; GISEL-NEXT:    ret
entry:
  %c0 = icmp eq i32 %s0, %s1
  %c1 = icmp ne i32 %s2, %s3
  %a = and i1 %c0, %c1
  %c2 = icmp ult i32 %s4, %s5
  %o = or i1 %a, %c2
  br i1 %o, label %if, label %else

if:
  store i32 1, ptr %p
  ret i32 1

else:
  ret i32 0
}

define i32 @and_ne_ult_ule(i32 %s0, i32 %s1, i32 %s2, i32 %s3, i32 %s4, i32 %s5, ptr %p) {
; SDISEL-LABEL: and_ne_ult_ule:
; SDISEL:       // %bb.0: // %entry
; SDISEL-NEXT:    cmp w2, w3
; SDISEL-NEXT:    ccmp w0, w1, #4, lo
; SDISEL-NEXT:    ccmp w4, w5, #0, eq
; SDISEL-NEXT:    b.hi .LBB1_2
; SDISEL-NEXT:  // %bb.1: // %if
; SDISEL-NEXT:    mov w0, #1
; SDISEL-NEXT:    str w0, [x6]
; SDISEL-NEXT:    ret
; SDISEL-NEXT:  .LBB1_2:
; SDISEL-NEXT:    mov w0, wzr
; SDISEL-NEXT:    ret
;
; GISEL-LABEL: and_ne_ult_ule:
; GISEL:       // %bb.0: // %entry
; GISEL-NEXT:    cmp w0, w1
; GISEL-NEXT:    cset w8, ne
; GISEL-NEXT:    cmp w2, w3
; GISEL-NEXT:    cset w9, lo
; GISEL-NEXT:    and w8, w8, w9
; GISEL-NEXT:    tbnz w8, #0, .LBB1_3
; GISEL-NEXT:  // %bb.1: // %entry
; GISEL-NEXT:    mov w0, wzr
; GISEL-NEXT:    cmp w4, w5
; GISEL-NEXT:    b.ls .LBB1_3
; GISEL-NEXT:  // %bb.2: // %common.ret
; GISEL-NEXT:    ret
; GISEL-NEXT:  .LBB1_3: // %if
; GISEL-NEXT:    mov w0, #1
; GISEL-NEXT:    str w0, [x6]
; GISEL-NEXT:    ret
entry:
  %c0 = icmp ne i32 %s0, %s1
  %c1 = icmp ult i32 %s2, %s3
  %a = and i1 %c0, %c1
  %c2 = icmp ule i32 %s4, %s5
  %o = or i1 %a, %c2
  br i1 %o, label %if, label %else

if:
  store i32 1, ptr %p
  ret i32 1

else:
  ret i32 0
}

define i32 @and_ult_ule_ugt(i32 %s0, i32 %s1, i32 %s2, i32 %s3, i32 %s4, i32 %s5, ptr %p) {
; SDISEL-LABEL: and_ult_ule_ugt:
; SDISEL:       // %bb.0: // %entry
; SDISEL-NEXT:    cmp w2, w3
; SDISEL-NEXT:    ccmp w0, w1, #2, ls
; SDISEL-NEXT:    ccmp w4, w5, #2, hs
; SDISEL-NEXT:    b.ls .LBB2_2
; SDISEL-NEXT:  // %bb.1: // %if
; SDISEL-NEXT:    mov w0, #1
; SDISEL-NEXT:    str w0, [x6]
; SDISEL-NEXT:    ret
; SDISEL-NEXT:  .LBB2_2:
; SDISEL-NEXT:    mov w0, wzr
; SDISEL-NEXT:    ret
;
; GISEL-LABEL: and_ult_ule_ugt:
; GISEL:       // %bb.0: // %entry
; GISEL-NEXT:    cmp w0, w1
; GISEL-NEXT:    cset w8, lo
; GISEL-NEXT:    cmp w2, w3
; GISEL-NEXT:    cset w9, ls
; GISEL-NEXT:    and w8, w8, w9
; GISEL-NEXT:    tbnz w8, #0, .LBB2_3
; GISEL-NEXT:  // %bb.1: // %entry
; GISEL-NEXT:    mov w0, wzr
; GISEL-NEXT:    cmp w4, w5
; GISEL-NEXT:    b.hi .LBB2_3
; GISEL-NEXT:  // %bb.2: // %common.ret
; GISEL-NEXT:    ret
; GISEL-NEXT:  .LBB2_3: // %if
; GISEL-NEXT:    mov w0, #1
; GISEL-NEXT:    str w0, [x6]
; GISEL-NEXT:    ret
entry:
  %c0 = icmp ult i32 %s0, %s1
  %c1 = icmp ule i32 %s2, %s3
  %a = and i1 %c0, %c1
  %c2 = icmp ugt i32 %s4, %s5
  %o = or i1 %a, %c2
  br i1 %o, label %if, label %else

if:
  store i32 1, ptr %p
  ret i32 1

else:
  ret i32 0
}

define i32 @and_ule_ugt_uge(i32 %s0, i32 %s1, i32 %s2, i32 %s3, i32 %s4, i32 %s5, ptr %p) {
; SDISEL-LABEL: and_ule_ugt_uge:
; SDISEL:       // %bb.0: // %entry
; SDISEL-NEXT:    cmp w2, w3
; SDISEL-NEXT:    ccmp w0, w1, #2, hi
; SDISEL-NEXT:    ccmp w4, w5, #2, hi
; SDISEL-NEXT:    b.lo .LBB3_2
; SDISEL-NEXT:  // %bb.1: // %if
; SDISEL-NEXT:    mov w0, #1
; SDISEL-NEXT:    str w0, [x6]
; SDISEL-NEXT:    ret
; SDISEL-NEXT:  .LBB3_2:
; SDISEL-NEXT:    mov w0, wzr
; SDISEL-NEXT:    ret
;
; GISEL-LABEL: and_ule_ugt_uge:
; GISEL:       // %bb.0: // %entry
; GISEL-NEXT:    cmp w0, w1
; GISEL-NEXT:    cset w8, ls
; GISEL-NEXT:    cmp w2, w3
; GISEL-NEXT:    cset w9, hi
; GISEL-NEXT:    and w8, w8, w9
; GISEL-NEXT:    tbnz w8, #0, .LBB3_3
; GISEL-NEXT:  // %bb.1: // %entry
; GISEL-NEXT:    mov w0, wzr
; GISEL-NEXT:    cmp w4, w5
; GISEL-NEXT:    b.hs .LBB3_3
; GISEL-NEXT:  // %bb.2: // %common.ret
; GISEL-NEXT:    ret
; GISEL-NEXT:  .LBB3_3: // %if
; GISEL-NEXT:    mov w0, #1
; GISEL-NEXT:    str w0, [x6]
; GISEL-NEXT:    ret
entry:
  %c0 = icmp ule i32 %s0, %s1
  %c1 = icmp ugt i32 %s2, %s3
  %a = and i1 %c0, %c1
  %c2 = icmp uge i32 %s4, %s5
  %o = or i1 %a, %c2
  br i1 %o, label %if, label %else

if:
  store i32 1, ptr %p
  ret i32 1

else:
  ret i32 0
}

define i32 @and_ugt_uge_slt(i32 %s0, i32 %s1, i32 %s2, i32 %s3, i32 %s4, i32 %s5, ptr %p) {
; SDISEL-LABEL: and_ugt_uge_slt:
; SDISEL:       // %bb.0: // %entry
; SDISEL-NEXT:    cmp w2, w3
; SDISEL-NEXT:    ccmp w0, w1, #0, hs
; SDISEL-NEXT:    ccmp w4, w5, #8, ls
; SDISEL-NEXT:    b.ge .LBB4_2
; SDISEL-NEXT:  // %bb.1: // %if
; SDISEL-NEXT:    mov w0, #1
; SDISEL-NEXT:    str w0, [x6]
; SDISEL-NEXT:    ret
; SDISEL-NEXT:  .LBB4_2:
; SDISEL-NEXT:    mov w0, wzr
; SDISEL-NEXT:    ret
;
; GISEL-LABEL: and_ugt_uge_slt:
; GISEL:       // %bb.0: // %entry
; GISEL-NEXT:    cmp w0, w1
; GISEL-NEXT:    cset w8, hi
; GISEL-NEXT:    cmp w2, w3
; GISEL-NEXT:    cset w9, hs
; GISEL-NEXT:    and w8, w8, w9
; GISEL-NEXT:    tbnz w8, #0, .LBB4_3
; GISEL-NEXT:  // %bb.1: // %entry
; GISEL-NEXT:    mov w0, wzr
; GISEL-NEXT:    cmp w4, w5
; GISEL-NEXT:    b.lt .LBB4_3
; GISEL-NEXT:  // %bb.2: // %common.ret
; GISEL-NEXT:    ret
; GISEL-NEXT:  .LBB4_3: // %if
; GISEL-NEXT:    mov w0, #1
; GISEL-NEXT:    str w0, [x6]
; GISEL-NEXT:    ret
entry:
  %c0 = icmp ugt i32 %s0, %s1
  %c1 = icmp uge i32 %s2, %s3
  %a = and i1 %c0, %c1
  %c2 = icmp slt i32 %s4, %s5
  %o = or i1 %a, %c2
  br i1 %o, label %if, label %else

if:
  store i32 1, ptr %p
  ret i32 1

else:
  ret i32 0
}

define i32 @and_uge_slt_sle(i32 %s0, i32 %s1, i32 %s2, i32 %s3, i32 %s4, i32 %s5, ptr %p) {
; SDISEL-LABEL: and_uge_slt_sle:
; SDISEL:       // %bb.0: // %entry
; SDISEL-NEXT:    cmp w2, w3
; SDISEL-NEXT:    ccmp w0, w1, #0, lt
; SDISEL-NEXT:    ccmp w4, w5, #4, lo
; SDISEL-NEXT:    b.gt .LBB5_2
; SDISEL-NEXT:  // %bb.1: // %if
; SDISEL-NEXT:    mov w0, #1
; SDISEL-NEXT:    str w0, [x6]
; SDISEL-NEXT:    ret
; SDISEL-NEXT:  .LBB5_2:
; SDISEL-NEXT:    mov w0, wzr
; SDISEL-NEXT:    ret
;
; GISEL-LABEL: and_uge_slt_sle:
; GISEL:       // %bb.0: // %entry
; GISEL-NEXT:    cmp w0, w1
; GISEL-NEXT:    cset w8, hs
; GISEL-NEXT:    cmp w2, w3
; GISEL-NEXT:    cset w9, lt
; GISEL-NEXT:    and w8, w8, w9
; GISEL-NEXT:    tbnz w8, #0, .LBB5_3
; GISEL-NEXT:  // %bb.1: // %entry
; GISEL-NEXT:    mov w0, wzr
; GISEL-NEXT:    cmp w4, w5
; GISEL-NEXT:    b.le .LBB5_3
; GISEL-NEXT:  // %bb.2: // %common.ret
; GISEL-NEXT:    ret
; GISEL-NEXT:  .LBB5_3: // %if
; GISEL-NEXT:    mov w0, #1
; GISEL-NEXT:    str w0, [x6]
; GISEL-NEXT:    ret
entry:
  %c0 = icmp uge i32 %s0, %s1
  %c1 = icmp slt i32 %s2, %s3
  %a = and i1 %c0, %c1
  %c2 = icmp sle i32 %s4, %s5
  %o = or i1 %a, %c2
  br i1 %o, label %if, label %else

if:
  store i32 1, ptr %p
  ret i32 1

else:
  ret i32 0
}

define i32 @and_slt_sle_sgt(i32 %s0, i32 %s1, i32 %s2, i32 %s3, i32 %s4, i32 %s5, ptr %p) {
; SDISEL-LABEL: and_slt_sle_sgt:
; SDISEL:       // %bb.0: // %entry
; SDISEL-NEXT:    cmp w2, w3
; SDISEL-NEXT:    ccmp w0, w1, #0, le
; SDISEL-NEXT:    ccmp w4, w5, #0, ge
; SDISEL-NEXT:    b.le .LBB6_2
; SDISEL-NEXT:  // %bb.1: // %if
; SDISEL-NEXT:    mov w0, #1
; SDISEL-NEXT:    str w0, [x6]
; SDISEL-NEXT:    ret
; SDISEL-NEXT:  .LBB6_2:
; SDISEL-NEXT:    mov w0, wzr
; SDISEL-NEXT:    ret
;
; GISEL-LABEL: and_slt_sle_sgt:
; GISEL:       // %bb.0: // %entry
; GISEL-NEXT:    cmp w0, w1
; GISEL-NEXT:    cset w8, lt
; GISEL-NEXT:    cmp w2, w3
; GISEL-NEXT:    cset w9, le
; GISEL-NEXT:    and w8, w8, w9
; GISEL-NEXT:    tbnz w8, #0, .LBB6_3
; GISEL-NEXT:  // %bb.1: // %entry
; GISEL-NEXT:    mov w0, wzr
; GISEL-NEXT:    cmp w4, w5
; GISEL-NEXT:    b.gt .LBB6_3
; GISEL-NEXT:  // %bb.2: // %common.ret
; GISEL-NEXT:    ret
; GISEL-NEXT:  .LBB6_3: // %if
; GISEL-NEXT:    mov w0, #1
; GISEL-NEXT:    str w0, [x6]
; GISEL-NEXT:    ret
entry:
  %c0 = icmp slt i32 %s0, %s1
  %c1 = icmp sle i32 %s2, %s3
  %a = and i1 %c0, %c1
  %c2 = icmp sgt i32 %s4, %s5
  %o = or i1 %a, %c2
  br i1 %o, label %if, label %else

if:
  store i32 1, ptr %p
  ret i32 1

else:
  ret i32 0
}

define i32 @and_sle_sgt_sge(i32 %s0, i32 %s1, i32 %s2, i32 %s3, i32 %s4, i32 %s5, ptr %p) {
; SDISEL-LABEL: and_sle_sgt_sge:
; SDISEL:       // %bb.0: // %entry
; SDISEL-NEXT:    cmp w2, w3
; SDISEL-NEXT:    ccmp w0, w1, #0, gt
; SDISEL-NEXT:    ccmp w4, w5, #0, gt
; SDISEL-NEXT:    b.lt .LBB7_2
; SDISEL-NEXT:  // %bb.1: // %if
; SDISEL-NEXT:    mov w0, #1
; SDISEL-NEXT:    str w0, [x6]
; SDISEL-NEXT:    ret
; SDISEL-NEXT:  .LBB7_2:
; SDISEL-NEXT:    mov w0, wzr
; SDISEL-NEXT:    ret
;
; GISEL-LABEL: and_sle_sgt_sge:
; GISEL:       // %bb.0: // %entry
; GISEL-NEXT:    cmp w0, w1
; GISEL-NEXT:    cset w8, le
; GISEL-NEXT:    cmp w2, w3
; GISEL-NEXT:    cset w9, gt
; GISEL-NEXT:    and w8, w8, w9
; GISEL-NEXT:    tbnz w8, #0, .LBB7_3
; GISEL-NEXT:  // %bb.1: // %entry
; GISEL-NEXT:    mov w0, wzr
; GISEL-NEXT:    cmp w4, w5
; GISEL-NEXT:    b.ge .LBB7_3
; GISEL-NEXT:  // %bb.2: // %common.ret
; GISEL-NEXT:    ret
; GISEL-NEXT:  .LBB7_3: // %if
; GISEL-NEXT:    mov w0, #1
; GISEL-NEXT:    str w0, [x6]
; GISEL-NEXT:    ret
entry:
  %c0 = icmp sle i32 %s0, %s1
  %c1 = icmp sgt i32 %s2, %s3
  %a = and i1 %c0, %c1
  %c2 = icmp sge i32 %s4, %s5
  %o = or i1 %a, %c2
  br i1 %o, label %if, label %else

if:
  store i32 1, ptr %p
  ret i32 1

else:
  ret i32 0
}
;; NOTE: These prefixes are unused and the list is autogenerated. Do not add tests below this line:
; CHECK: {{.*}}