1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176 177 178 179 180 181 182 183 184 185 186 187 188 189 190 191 192 193 194 195 196 197 198 199
|
; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py UTC_ARGS: --version 2
; RUN: llc -mtriple=aarch64-eabi %s -o - | FileCheck %s --check-prefixes=CHECK-ISEL
; RUN: llc -mtriple=aarch64-eabi %s -o - -mattr=cssc | FileCheck %s --check-prefixes=CHECK-CSSC
; RUN: llc -mtriple=aarch64-eabi -global-isel %s -o - | FileCheck %s --check-prefixes=CHECK-GLOBAL
; RUN: llc -mtriple=aarch64-eabi -global-isel %s -o - -mattr=cssc | FileCheck %s --check-prefixes=CHECK-CSSC
; These tests check for @llvm.smax, @llvm.smin combines.
; SMAX
declare i8 @llvm.smax.i8(i8 %a, i8 %b) readnone
define i8 @smaxi8_zero(i8 %a) {
; CHECK-ISEL-LABEL: smaxi8_zero:
; CHECK-ISEL: // %bb.0:
; CHECK-ISEL-NEXT: sxtb w8, w0
; CHECK-ISEL-NEXT: bic w0, w8, w8, asr #31
; CHECK-ISEL-NEXT: ret
;
; CHECK-CSSC-LABEL: smaxi8_zero:
; CHECK-CSSC: // %bb.0:
; CHECK-CSSC-NEXT: sxtb w8, w0
; CHECK-CSSC-NEXT: smax w0, w8, #0
; CHECK-CSSC-NEXT: ret
;
; CHECK-GLOBAL-LABEL: smaxi8_zero:
; CHECK-GLOBAL: // %bb.0:
; CHECK-GLOBAL-NEXT: sxtb w8, w0
; CHECK-GLOBAL-NEXT: cmp w8, #0
; CHECK-GLOBAL-NEXT: csel w0, w0, wzr, gt
; CHECK-GLOBAL-NEXT: ret
%c = call i8 @llvm.smax.i8(i8 %a, i8 0)
ret i8 %c
}
declare i16 @llvm.smax.i16(i16 %a, i16 %b) readnone
define i16 @smaxi16_zero(i16 %a) {
; CHECK-ISEL-LABEL: smaxi16_zero:
; CHECK-ISEL: // %bb.0:
; CHECK-ISEL-NEXT: sxth w8, w0
; CHECK-ISEL-NEXT: bic w0, w8, w8, asr #31
; CHECK-ISEL-NEXT: ret
;
; CHECK-CSSC-LABEL: smaxi16_zero:
; CHECK-CSSC: // %bb.0:
; CHECK-CSSC-NEXT: sxth w8, w0
; CHECK-CSSC-NEXT: smax w0, w8, #0
; CHECK-CSSC-NEXT: ret
;
; CHECK-GLOBAL-LABEL: smaxi16_zero:
; CHECK-GLOBAL: // %bb.0:
; CHECK-GLOBAL-NEXT: sxth w8, w0
; CHECK-GLOBAL-NEXT: cmp w8, #0
; CHECK-GLOBAL-NEXT: csel w0, w0, wzr, gt
; CHECK-GLOBAL-NEXT: ret
%c = call i16 @llvm.smax.i16(i16 %a, i16 0)
ret i16 %c
}
declare i32 @llvm.smax.i32(i32 %a, i32 %b) readnone
define i32 @smaxi32_zero(i32 %a) {
; CHECK-ISEL-LABEL: smaxi32_zero:
; CHECK-ISEL: // %bb.0:
; CHECK-ISEL-NEXT: bic w0, w0, w0, asr #31
; CHECK-ISEL-NEXT: ret
;
; CHECK-CSSC-LABEL: smaxi32_zero:
; CHECK-CSSC: // %bb.0:
; CHECK-CSSC-NEXT: smax w0, w0, #0
; CHECK-CSSC-NEXT: ret
;
; CHECK-GLOBAL-LABEL: smaxi32_zero:
; CHECK-GLOBAL: // %bb.0:
; CHECK-GLOBAL-NEXT: cmp w0, #0
; CHECK-GLOBAL-NEXT: csel w0, w0, wzr, gt
; CHECK-GLOBAL-NEXT: ret
%c = call i32 @llvm.smax.i32(i32 %a, i32 0)
ret i32 %c
}
declare i64 @llvm.smax.i64(i64 %a, i64 %b) readnone
define i64 @smaxi64_zero(i64 %a) {
; CHECK-ISEL-LABEL: smaxi64_zero:
; CHECK-ISEL: // %bb.0:
; CHECK-ISEL-NEXT: bic x0, x0, x0, asr #63
; CHECK-ISEL-NEXT: ret
;
; CHECK-CSSC-LABEL: smaxi64_zero:
; CHECK-CSSC: // %bb.0:
; CHECK-CSSC-NEXT: smax x0, x0, #0
; CHECK-CSSC-NEXT: ret
;
; CHECK-GLOBAL-LABEL: smaxi64_zero:
; CHECK-GLOBAL: // %bb.0:
; CHECK-GLOBAL-NEXT: cmp x0, #0
; CHECK-GLOBAL-NEXT: csel x0, x0, xzr, gt
; CHECK-GLOBAL-NEXT: ret
%c = call i64 @llvm.smax.i64(i64 %a, i64 0)
ret i64 %c
}
; SMIN
declare i8 @llvm.smin.i8(i8 %a, i8 %b) readnone
define i8 @smini8_zero(i8 %a) {
; CHECK-ISEL-LABEL: smini8_zero:
; CHECK-ISEL: // %bb.0:
; CHECK-ISEL-NEXT: sxtb w8, w0
; CHECK-ISEL-NEXT: and w0, w8, w8, asr #31
; CHECK-ISEL-NEXT: ret
;
; CHECK-CSSC-LABEL: smini8_zero:
; CHECK-CSSC: // %bb.0:
; CHECK-CSSC-NEXT: sxtb w8, w0
; CHECK-CSSC-NEXT: smin w0, w8, #0
; CHECK-CSSC-NEXT: ret
;
; CHECK-GLOBAL-LABEL: smini8_zero:
; CHECK-GLOBAL: // %bb.0:
; CHECK-GLOBAL-NEXT: sxtb w8, w0
; CHECK-GLOBAL-NEXT: cmp w8, #0
; CHECK-GLOBAL-NEXT: csel w0, w0, wzr, lt
; CHECK-GLOBAL-NEXT: ret
%c = call i8 @llvm.smin.i8(i8 %a, i8 0)
ret i8 %c
}
declare i16 @llvm.smin.i16(i16 %a, i16 %b) readnone
define i16 @smini16_zero(i16 %a) {
; CHECK-ISEL-LABEL: smini16_zero:
; CHECK-ISEL: // %bb.0:
; CHECK-ISEL-NEXT: sxth w8, w0
; CHECK-ISEL-NEXT: and w0, w8, w8, asr #31
; CHECK-ISEL-NEXT: ret
;
; CHECK-CSSC-LABEL: smini16_zero:
; CHECK-CSSC: // %bb.0:
; CHECK-CSSC-NEXT: sxth w8, w0
; CHECK-CSSC-NEXT: smin w0, w8, #0
; CHECK-CSSC-NEXT: ret
;
; CHECK-GLOBAL-LABEL: smini16_zero:
; CHECK-GLOBAL: // %bb.0:
; CHECK-GLOBAL-NEXT: sxth w8, w0
; CHECK-GLOBAL-NEXT: cmp w8, #0
; CHECK-GLOBAL-NEXT: csel w0, w0, wzr, lt
; CHECK-GLOBAL-NEXT: ret
%c = call i16 @llvm.smin.i16(i16 %a, i16 0)
ret i16 %c
}
declare i32 @llvm.smin.i32(i32 %a, i32 %b) readnone
define i32 @smini32_zero(i32 %a) {
; CHECK-ISEL-LABEL: smini32_zero:
; CHECK-ISEL: // %bb.0:
; CHECK-ISEL-NEXT: and w0, w0, w0, asr #31
; CHECK-ISEL-NEXT: ret
;
; CHECK-CSSC-LABEL: smini32_zero:
; CHECK-CSSC: // %bb.0:
; CHECK-CSSC-NEXT: smin w0, w0, #0
; CHECK-CSSC-NEXT: ret
;
; CHECK-GLOBAL-LABEL: smini32_zero:
; CHECK-GLOBAL: // %bb.0:
; CHECK-GLOBAL-NEXT: cmp w0, #0
; CHECK-GLOBAL-NEXT: csel w0, w0, wzr, lt
; CHECK-GLOBAL-NEXT: ret
%c = call i32 @llvm.smin.i32(i32 %a, i32 0)
ret i32 %c
}
declare i64 @llvm.smin.i64(i64 %a, i64 %b) readnone
define i64 @smini64_zero(i64 %a) {
; CHECK-ISEL-LABEL: smini64_zero:
; CHECK-ISEL: // %bb.0:
; CHECK-ISEL-NEXT: and x0, x0, x0, asr #63
; CHECK-ISEL-NEXT: ret
;
; CHECK-CSSC-LABEL: smini64_zero:
; CHECK-CSSC: // %bb.0:
; CHECK-CSSC-NEXT: smin x0, x0, #0
; CHECK-CSSC-NEXT: ret
;
; CHECK-GLOBAL-LABEL: smini64_zero:
; CHECK-GLOBAL: // %bb.0:
; CHECK-GLOBAL-NEXT: cmp x0, #0
; CHECK-GLOBAL-NEXT: csel x0, x0, xzr, lt
; CHECK-GLOBAL-NEXT: ret
%c = call i64 @llvm.smin.i64(i64 %a, i64 0)
ret i64 %c
}
|