package info (click to toggle)
llvm-toolchain-20 1%3A20.1.6-1~exp1
  • links: PTS, VCS
  • area: main
  • in suites: experimental
  • size: 2,111,304 kB
  • sloc: cpp: 7,438,677; ansic: 1,393,822; asm: 1,012,926; python: 241,650; f90: 86,635; objc: 75,479; lisp: 42,144; pascal: 17,286; sh: 10,027; ml: 5,082; perl: 4,730; awk: 3,523; makefile: 3,349; javascript: 2,251; xml: 892; fortran: 672

Folder: AMDGPU

d .. (parent)
- - rw-r--r-- 2,379 custom-pseudo-source-values.ll
- - rw-r--r-- 302 dead-flag-on-use-operand-parse-error.mir
- - rw-r--r-- 528 empty-custom-regmask.mir
- - rw-r--r-- 1,898 expected-target-index-name.mir
- - rw-r--r-- 535 init-whole.wave.ll
- - rw-r--r-- 543 intrinsics.mir
- - rw-r--r-- 599 invalid-frame-index-invalid-fixed-stack.mir
- - rw-r--r-- 491 invalid-frame-index-invalid-stack.mir
- - rw-r--r-- 290 invalid-frame-index-no-stack.mir
- - rw-r--r-- 324 invalid-frame-index.mir
- - rw-r--r-- 310 invalid-frame-index2.mir
- - rw-r--r-- 1,922 invalid-target-index-operand.mir
- - rw-r--r-- 302 killed-flag-on-def-parse-error.mir
- - rw-r--r-- 70 lit.local.cfg
- - rw-r--r-- 1,370 llc-target-cpu-attr-from-cmdline-ir.mir
- - rw-r--r-- 727 llc-target-cpu-attr-from-cmdline.mir
- - rw-r--r-- 36,999 long-branch-reg-all-sgpr-used.ll
- - rw-r--r-- 3,087 machine-function-info-after-pei.ll
- - rw-r--r-- 279 machine-function-info-dynlds-align-invalid-case.mir
- - rw-r--r-- 6,606 machine-function-info-long-branch-reg-debug.ll
- - rw-r--r-- 2,674 machine-function-info-long-branch-reg.ll
- - rw-r--r-- 18,470 machine-function-info-no-ir.mir
- - rw-r--r-- 271 machine-function-info-register-parse-error1.mir
- - rw-r--r-- 296 machine-function-info-register-parse-error2.mir
- - rw-r--r-- 11,311 machine-function-info.ll
- - rw-r--r-- 979 machine-metadata-error.mir
- - rw-r--r-- 9,295 machine-metadata.mir
- - rw-r--r-- 290 mfi-frame-offset-reg-class.mir
- - rw-r--r-- 264 mfi-parse-error-frame-offset-reg.mir
- - rw-r--r-- 264 mfi-parse-error-scratch-rsrc-reg.mir
- - rw-r--r-- 271 mfi-parse-error-stack-ptr-offset-reg.mir
- - rw-r--r-- 308 mfi-scratch-rsrc-reg-reg-class.mir
- - rw-r--r-- 297 mfi-stack-ptr-offset-reg-class.mir
- - rw-r--r-- 2,245 mir-canon-multi.mir
- - rw-r--r-- 2,164 mircanon-memoperands.mir
- - rw-r--r-- 365 noconvergent-invalid.mir
- - rw-r--r-- 680 noconvergent.mir
- - rw-r--r-- 1,294 parse-order-reserved-regs.mir
- - rw-r--r-- 282 sgpr-for-exec-copy-invalid-reg.mir
- - rw-r--r-- 295 spill-phys-vgprs-invalid.mir
- - rw-r--r-- 282 spill-phys-vgprs-not-a-reg.mir
- - rw-r--r-- 1,144 spill-phys-vgprs.mir
- - rw-r--r-- 2,234 stack-id-assert.mir
- - rw-r--r-- 1,330 stack-id.mir
- - rw-r--r-- 520 subreg-def-is-not-ssa.mir
- - rw-r--r-- 5,358 syncscopes.mir
- - rw-r--r-- 1,135 target-flags.mir
- - rw-r--r-- 3,656 target-index-operands.mir
- - rw-r--r-- 898 target-memoperands.mir
- - rw-r--r-- 304 vgpr-for-agpr-copy-invalid-reg.mir
- - rw-r--r-- 1,160 virtreg-uses-unallocatable-class.mir
- - rw-r--r-- 322 wwm-reserved-regs-invalid-reg.mir
- - rw-r--r-- 299 wwm-reserved-regs-not-a-reg.mir
- - rw-r--r-- 928 wwm-reserved-regs.mir