1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176 177 178 179 180 181 182 183 184 185 186 187 188 189 190 191 192 193 194 195 196 197 198 199 200 201 202 203 204 205 206 207 208 209 210 211 212 213 214 215 216 217 218 219 220 221 222 223 224 225 226 227 228 229 230 231 232 233 234 235 236 237 238 239 240 241 242 243 244 245 246 247 248 249 250 251 252 253 254 255 256 257 258 259 260 261 262 263 264 265 266 267 268 269 270 271 272 273 274 275 276 277 278 279 280 281 282 283 284 285 286 287 288 289 290 291 292 293 294 295 296 297 298 299 300 301 302 303 304 305 306 307 308 309 310 311 312 313 314 315 316 317 318 319 320 321 322 323 324 325 326 327 328 329 330 331 332 333 334 335 336 337 338 339 340 341 342 343 344 345 346 347 348 349 350 351 352 353 354 355 356 357 358 359 360 361 362 363 364 365 366 367 368 369 370 371 372 373 374 375 376 377 378 379 380 381 382 383 384 385 386 387 388 389 390 391 392 393 394 395 396 397 398 399 400 401 402 403 404 405 406 407 408 409 410 411 412 413 414 415 416 417 418 419 420 421 422 423 424 425 426 427 428 429 430 431 432 433 434 435 436 437 438 439 440 441 442 443 444 445 446 447 448 449 450 451 452 453 454 455 456 457 458 459 460 461 462 463 464 465 466 467 468 469 470 471 472 473 474 475 476 477 478 479 480 481 482 483 484 485 486 487 488 489 490 491 492 493 494 495 496 497 498 499 500 501 502 503 504 505 506 507 508 509 510 511 512 513 514 515 516 517 518 519 520 521 522 523 524 525 526 527 528 529 530 531 532 533 534 535 536 537 538 539 540 541 542 543 544 545 546 547 548 549 550 551 552 553 554 555 556 557 558 559 560 561 562 563 564 565 566 567 568 569 570 571 572 573 574 575 576 577 578 579 580 581 582 583 584 585 586 587 588 589 590 591 592 593 594 595 596 597 598 599 600 601 602 603 604 605 606 607 608 609 610 611 612 613 614 615 616 617 618 619 620 621 622 623 624 625 626 627 628 629 630 631 632 633 634 635 636 637 638 639 640 641 642 643 644 645 646 647 648 649 650 651 652 653 654 655 656 657 658 659 660 661 662 663 664 665 666 667 668 669 670 671 672 673 674 675 676 677 678 679 680 681 682 683 684 685 686 687 688 689 690 691 692 693 694 695 696 697 698 699 700 701 702 703 704 705 706 707 708 709 710 711 712 713 714 715 716 717 718 719 720 721 722 723 724 725 726 727 728 729 730 731 732 733 734 735 736 737 738 739 740 741 742 743 744 745 746 747 748 749 750 751 752 753 754 755 756 757 758 759 760 761 762 763 764 765 766 767 768 769 770 771 772 773 774 775 776 777 778 779 780 781 782 783 784 785 786 787 788 789 790 791 792 793 794 795 796 797 798 799 800 801 802 803 804 805 806 807 808 809 810 811 812 813 814 815 816 817 818 819 820 821 822 823 824 825 826 827 828 829 830 831 832 833 834 835 836 837 838 839 840 841 842 843 844 845 846 847 848 849 850 851 852 853 854 855 856 857 858 859 860 861 862 863 864 865
|
; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
; RUN: llc < %s -mtriple=i686-unknown-unknown -mattr=+avx | FileCheck %s --check-prefix=AVX-32 --check-prefix=AVX1-32
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx | FileCheck %s --check-prefix=AVX-64 --check-prefix=AVX1-64
; RUN: llc < %s -mtriple=i686-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefix=AVX-32 --check-prefix=AVX2-32
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefix=AVX-64 --check-prefix=AVX2-64
define <4 x double> @test_buildvector_v4f64(double %a0, double %a1, double %a2, double %a3) {
; AVX-32-LABEL: test_buildvector_v4f64:
; AVX-32: # %bb.0:
; AVX-32-NEXT: vmovups {{[0-9]+}}(%esp), %ymm0
; AVX-32-NEXT: retl
;
; AVX-64-LABEL: test_buildvector_v4f64:
; AVX-64: # %bb.0:
; AVX-64-NEXT: vmovlhps {{.*#+}} xmm2 = xmm2[0],xmm3[0]
; AVX-64-NEXT: vmovlhps {{.*#+}} xmm0 = xmm0[0],xmm1[0]
; AVX-64-NEXT: vinsertf128 $1, %xmm2, %ymm0, %ymm0
; AVX-64-NEXT: retq
%ins0 = insertelement <4 x double> undef, double %a0, i32 0
%ins1 = insertelement <4 x double> %ins0, double %a1, i32 1
%ins2 = insertelement <4 x double> %ins1, double %a2, i32 2
%ins3 = insertelement <4 x double> %ins2, double %a3, i32 3
ret <4 x double> %ins3
}
define <8 x float> @test_buildvector_v8f32(float %a0, float %a1, float %a2, float %a3, float %a4, float %a5, float %a6, float %a7) {
; AVX-32-LABEL: test_buildvector_v8f32:
; AVX-32: # %bb.0:
; AVX-32-NEXT: vmovups {{[0-9]+}}(%esp), %ymm0
; AVX-32-NEXT: retl
;
; AVX-64-LABEL: test_buildvector_v8f32:
; AVX-64: # %bb.0:
; AVX-64-NEXT: vinsertps {{.*#+}} xmm4 = xmm4[0],xmm5[0],xmm4[2,3]
; AVX-64-NEXT: vinsertps {{.*#+}} xmm4 = xmm4[0,1],xmm6[0],xmm4[3]
; AVX-64-NEXT: vinsertps {{.*#+}} xmm4 = xmm4[0,1,2],xmm7[0]
; AVX-64-NEXT: vinsertps {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[2,3]
; AVX-64-NEXT: vinsertps {{.*#+}} xmm0 = xmm0[0,1],xmm2[0],xmm0[3]
; AVX-64-NEXT: vinsertps {{.*#+}} xmm0 = xmm0[0,1,2],xmm3[0]
; AVX-64-NEXT: vinsertf128 $1, %xmm4, %ymm0, %ymm0
; AVX-64-NEXT: retq
%ins0 = insertelement <8 x float> undef, float %a0, i32 0
%ins1 = insertelement <8 x float> %ins0, float %a1, i32 1
%ins2 = insertelement <8 x float> %ins1, float %a2, i32 2
%ins3 = insertelement <8 x float> %ins2, float %a3, i32 3
%ins4 = insertelement <8 x float> %ins3, float %a4, i32 4
%ins5 = insertelement <8 x float> %ins4, float %a5, i32 5
%ins6 = insertelement <8 x float> %ins5, float %a6, i32 6
%ins7 = insertelement <8 x float> %ins6, float %a7, i32 7
ret <8 x float> %ins7
}
define <4 x i64> @test_buildvector_v4i64(i64 %a0, i64 %a1, i64 %a2, i64 %a3) {
; AVX-32-LABEL: test_buildvector_v4i64:
; AVX-32: # %bb.0:
; AVX-32-NEXT: vmovups {{[0-9]+}}(%esp), %ymm0
; AVX-32-NEXT: retl
;
; AVX1-64-LABEL: test_buildvector_v4i64:
; AVX1-64: # %bb.0:
; AVX1-64-NEXT: vmovq %rcx, %xmm0
; AVX1-64-NEXT: vmovq %rdx, %xmm1
; AVX1-64-NEXT: vpunpcklqdq {{.*#+}} xmm0 = xmm1[0],xmm0[0]
; AVX1-64-NEXT: vmovq %rsi, %xmm1
; AVX1-64-NEXT: vmovq %rdi, %xmm2
; AVX1-64-NEXT: vpunpcklqdq {{.*#+}} xmm1 = xmm2[0],xmm1[0]
; AVX1-64-NEXT: vinsertf128 $1, %xmm0, %ymm1, %ymm0
; AVX1-64-NEXT: retq
;
; AVX2-64-LABEL: test_buildvector_v4i64:
; AVX2-64: # %bb.0:
; AVX2-64-NEXT: vmovq %rcx, %xmm0
; AVX2-64-NEXT: vmovq %rdx, %xmm1
; AVX2-64-NEXT: vpunpcklqdq {{.*#+}} xmm0 = xmm1[0],xmm0[0]
; AVX2-64-NEXT: vmovq %rsi, %xmm1
; AVX2-64-NEXT: vmovq %rdi, %xmm2
; AVX2-64-NEXT: vpunpcklqdq {{.*#+}} xmm1 = xmm2[0],xmm1[0]
; AVX2-64-NEXT: vinserti128 $1, %xmm0, %ymm1, %ymm0
; AVX2-64-NEXT: retq
%ins0 = insertelement <4 x i64> undef, i64 %a0, i32 0
%ins1 = insertelement <4 x i64> %ins0, i64 %a1, i32 1
%ins2 = insertelement <4 x i64> %ins1, i64 %a2, i32 2
%ins3 = insertelement <4 x i64> %ins2, i64 %a3, i32 3
ret <4 x i64> %ins3
}
define <8 x i32> @test_buildvector_v8i32(i32 %a0, i32 %a1, i32 %a2, i32 %a3, i32 %a4, i32 %a5, i32 %a6, i32 %a7) {
; AVX-32-LABEL: test_buildvector_v8i32:
; AVX-32: # %bb.0:
; AVX-32-NEXT: vmovups {{[0-9]+}}(%esp), %ymm0
; AVX-32-NEXT: retl
;
; AVX1-64-LABEL: test_buildvector_v8i32:
; AVX1-64: # %bb.0:
; AVX1-64-NEXT: vmovd %edi, %xmm0
; AVX1-64-NEXT: vpinsrd $1, %esi, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrd $2, %edx, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrd $3, %ecx, %xmm0, %xmm0
; AVX1-64-NEXT: vmovd %r8d, %xmm1
; AVX1-64-NEXT: vpinsrd $1, %r9d, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrd $2, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrd $3, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vinsertf128 $1, %xmm1, %ymm0, %ymm0
; AVX1-64-NEXT: retq
;
; AVX2-64-LABEL: test_buildvector_v8i32:
; AVX2-64: # %bb.0:
; AVX2-64-NEXT: vmovd %edi, %xmm0
; AVX2-64-NEXT: vpinsrd $1, %esi, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrd $2, %edx, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrd $3, %ecx, %xmm0, %xmm0
; AVX2-64-NEXT: vmovd %r8d, %xmm1
; AVX2-64-NEXT: vpinsrd $1, %r9d, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrd $2, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrd $3, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vinserti128 $1, %xmm1, %ymm0, %ymm0
; AVX2-64-NEXT: retq
%ins0 = insertelement <8 x i32> undef, i32 %a0, i32 0
%ins1 = insertelement <8 x i32> %ins0, i32 %a1, i32 1
%ins2 = insertelement <8 x i32> %ins1, i32 %a2, i32 2
%ins3 = insertelement <8 x i32> %ins2, i32 %a3, i32 3
%ins4 = insertelement <8 x i32> %ins3, i32 %a4, i32 4
%ins5 = insertelement <8 x i32> %ins4, i32 %a5, i32 5
%ins6 = insertelement <8 x i32> %ins5, i32 %a6, i32 6
%ins7 = insertelement <8 x i32> %ins6, i32 %a7, i32 7
ret <8 x i32> %ins7
}
define <16 x i16> @test_buildvector_v16i16(i16 %a0, i16 %a1, i16 %a2, i16 %a3, i16 %a4, i16 %a5, i16 %a6, i16 %a7, i16 %a8, i16 %a9, i16 %a10, i16 %a11, i16 %a12, i16 %a13, i16 %a14, i16 %a15) {
; AVX1-32-LABEL: test_buildvector_v16i16:
; AVX1-32: # %bb.0:
; AVX1-32-NEXT: vmovd {{.*#+}} xmm0 = mem[0],zero,zero,zero
; AVX1-32-NEXT: vpinsrw $1, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $2, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $3, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $4, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $5, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $6, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $7, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vmovd {{.*#+}} xmm1 = mem[0],zero,zero,zero
; AVX1-32-NEXT: vpinsrw $1, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $2, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $3, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $4, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $5, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $6, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $7, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vinsertf128 $1, %xmm1, %ymm0, %ymm0
; AVX1-32-NEXT: retl
;
; AVX1-64-LABEL: test_buildvector_v16i16:
; AVX1-64: # %bb.0:
; AVX1-64-NEXT: vmovd %edi, %xmm0
; AVX1-64-NEXT: vpinsrw $1, %esi, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $2, %edx, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $3, %ecx, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $4, %r8d, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $5, %r9d, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $6, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $7, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX1-64-NEXT: vmovd {{.*#+}} xmm1 = mem[0],zero,zero,zero
; AVX1-64-NEXT: vpinsrw $1, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $2, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $3, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $4, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $5, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $6, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $7, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vinsertf128 $1, %xmm1, %ymm0, %ymm0
; AVX1-64-NEXT: retq
;
; AVX2-32-LABEL: test_buildvector_v16i16:
; AVX2-32: # %bb.0:
; AVX2-32-NEXT: vmovd {{.*#+}} xmm0 = mem[0],zero,zero,zero
; AVX2-32-NEXT: vpinsrw $1, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $2, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $3, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $4, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $5, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $6, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $7, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vmovd {{.*#+}} xmm1 = mem[0],zero,zero,zero
; AVX2-32-NEXT: vpinsrw $1, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $2, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $3, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $4, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $5, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $6, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $7, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vinserti128 $1, %xmm1, %ymm0, %ymm0
; AVX2-32-NEXT: retl
;
; AVX2-64-LABEL: test_buildvector_v16i16:
; AVX2-64: # %bb.0:
; AVX2-64-NEXT: vmovd %edi, %xmm0
; AVX2-64-NEXT: vpinsrw $1, %esi, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $2, %edx, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $3, %ecx, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $4, %r8d, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $5, %r9d, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $6, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $7, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX2-64-NEXT: vmovd {{.*#+}} xmm1 = mem[0],zero,zero,zero
; AVX2-64-NEXT: vpinsrw $1, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $2, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $3, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $4, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $5, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $6, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $7, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vinserti128 $1, %xmm1, %ymm0, %ymm0
; AVX2-64-NEXT: retq
%ins0 = insertelement <16 x i16> undef, i16 %a0, i32 0
%ins1 = insertelement <16 x i16> %ins0, i16 %a1, i32 1
%ins2 = insertelement <16 x i16> %ins1, i16 %a2, i32 2
%ins3 = insertelement <16 x i16> %ins2, i16 %a3, i32 3
%ins4 = insertelement <16 x i16> %ins3, i16 %a4, i32 4
%ins5 = insertelement <16 x i16> %ins4, i16 %a5, i32 5
%ins6 = insertelement <16 x i16> %ins5, i16 %a6, i32 6
%ins7 = insertelement <16 x i16> %ins6, i16 %a7, i32 7
%ins8 = insertelement <16 x i16> %ins7, i16 %a8, i32 8
%ins9 = insertelement <16 x i16> %ins8, i16 %a9, i32 9
%ins10 = insertelement <16 x i16> %ins9, i16 %a10, i32 10
%ins11 = insertelement <16 x i16> %ins10, i16 %a11, i32 11
%ins12 = insertelement <16 x i16> %ins11, i16 %a12, i32 12
%ins13 = insertelement <16 x i16> %ins12, i16 %a13, i32 13
%ins14 = insertelement <16 x i16> %ins13, i16 %a14, i32 14
%ins15 = insertelement <16 x i16> %ins14, i16 %a15, i32 15
ret <16 x i16> %ins15
}
define <32 x i8> @test_buildvector_v32i8(i8 %a0, i8 %a1, i8 %a2, i8 %a3, i8 %a4, i8 %a5, i8 %a6, i8 %a7, i8 %a8, i8 %a9, i8 %a10, i8 %a11, i8 %a12, i8 %a13, i8 %a14, i8 %a15, i8 %a16, i8 %a17, i8 %a18, i8 %a19, i8 %a20, i8 %a21, i8 %a22, i8 %a23, i8 %a24, i8 %a25, i8 %a26, i8 %a27, i8 %a28, i8 %a29, i8 %a30, i8 %a31) {
; AVX1-32-LABEL: test_buildvector_v32i8:
; AVX1-32: # %bb.0:
; AVX1-32-NEXT: vmovd {{.*#+}} xmm0 = mem[0],zero,zero,zero
; AVX1-32-NEXT: vpinsrb $1, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $2, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $3, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $4, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $5, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $6, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $7, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $8, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $9, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $10, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $11, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $12, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $13, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $14, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrb $15, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX1-32-NEXT: vmovd {{.*#+}} xmm1 = mem[0],zero,zero,zero
; AVX1-32-NEXT: vpinsrb $1, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $2, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $3, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $4, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $5, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $6, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $7, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $8, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $9, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $10, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $11, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $12, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $13, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $14, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrb $15, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX1-32-NEXT: vinsertf128 $1, %xmm1, %ymm0, %ymm0
; AVX1-32-NEXT: retl
;
; AVX1-64-LABEL: test_buildvector_v32i8:
; AVX1-64: # %bb.0:
; AVX1-64-NEXT: vmovd %edi, %xmm0
; AVX1-64-NEXT: vpinsrb $1, %esi, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $2, %edx, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $3, %ecx, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $4, %r8d, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $5, %r9d, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $6, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $7, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $8, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $9, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $10, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $11, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $12, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $13, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $14, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrb $15, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX1-64-NEXT: vmovd {{.*#+}} xmm1 = mem[0],zero,zero,zero
; AVX1-64-NEXT: vpinsrb $1, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $2, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $3, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $4, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $5, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $6, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $7, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $8, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $9, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $10, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $11, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $12, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $13, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $14, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrb $15, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX1-64-NEXT: vinsertf128 $1, %xmm1, %ymm0, %ymm0
; AVX1-64-NEXT: retq
;
; AVX2-32-LABEL: test_buildvector_v32i8:
; AVX2-32: # %bb.0:
; AVX2-32-NEXT: vmovd {{.*#+}} xmm0 = mem[0],zero,zero,zero
; AVX2-32-NEXT: vpinsrb $1, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $2, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $3, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $4, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $5, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $6, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $7, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $8, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $9, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $10, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $11, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $12, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $13, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $14, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrb $15, {{[0-9]+}}(%esp), %xmm0, %xmm0
; AVX2-32-NEXT: vmovd {{.*#+}} xmm1 = mem[0],zero,zero,zero
; AVX2-32-NEXT: vpinsrb $1, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $2, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $3, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $4, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $5, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $6, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $7, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $8, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $9, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $10, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $11, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $12, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $13, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $14, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrb $15, {{[0-9]+}}(%esp), %xmm1, %xmm1
; AVX2-32-NEXT: vinserti128 $1, %xmm1, %ymm0, %ymm0
; AVX2-32-NEXT: retl
;
; AVX2-64-LABEL: test_buildvector_v32i8:
; AVX2-64: # %bb.0:
; AVX2-64-NEXT: vmovd %edi, %xmm0
; AVX2-64-NEXT: vpinsrb $1, %esi, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $2, %edx, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $3, %ecx, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $4, %r8d, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $5, %r9d, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $6, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $7, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $8, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $9, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $10, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $11, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $12, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $13, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $14, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrb $15, {{[0-9]+}}(%rsp), %xmm0, %xmm0
; AVX2-64-NEXT: vmovd {{.*#+}} xmm1 = mem[0],zero,zero,zero
; AVX2-64-NEXT: vpinsrb $1, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $2, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $3, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $4, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $5, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $6, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $7, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $8, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $9, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $10, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $11, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $12, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $13, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $14, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrb $15, {{[0-9]+}}(%rsp), %xmm1, %xmm1
; AVX2-64-NEXT: vinserti128 $1, %xmm1, %ymm0, %ymm0
; AVX2-64-NEXT: retq
%ins0 = insertelement <32 x i8> undef, i8 %a0, i32 0
%ins1 = insertelement <32 x i8> %ins0, i8 %a1, i32 1
%ins2 = insertelement <32 x i8> %ins1, i8 %a2, i32 2
%ins3 = insertelement <32 x i8> %ins2, i8 %a3, i32 3
%ins4 = insertelement <32 x i8> %ins3, i8 %a4, i32 4
%ins5 = insertelement <32 x i8> %ins4, i8 %a5, i32 5
%ins6 = insertelement <32 x i8> %ins5, i8 %a6, i32 6
%ins7 = insertelement <32 x i8> %ins6, i8 %a7, i32 7
%ins8 = insertelement <32 x i8> %ins7, i8 %a8, i32 8
%ins9 = insertelement <32 x i8> %ins8, i8 %a9, i32 9
%ins10 = insertelement <32 x i8> %ins9, i8 %a10, i32 10
%ins11 = insertelement <32 x i8> %ins10, i8 %a11, i32 11
%ins12 = insertelement <32 x i8> %ins11, i8 %a12, i32 12
%ins13 = insertelement <32 x i8> %ins12, i8 %a13, i32 13
%ins14 = insertelement <32 x i8> %ins13, i8 %a14, i32 14
%ins15 = insertelement <32 x i8> %ins14, i8 %a15, i32 15
%ins16 = insertelement <32 x i8> %ins15, i8 %a16, i32 16
%ins17 = insertelement <32 x i8> %ins16, i8 %a17, i32 17
%ins18 = insertelement <32 x i8> %ins17, i8 %a18, i32 18
%ins19 = insertelement <32 x i8> %ins18, i8 %a19, i32 19
%ins20 = insertelement <32 x i8> %ins19, i8 %a20, i32 20
%ins21 = insertelement <32 x i8> %ins20, i8 %a21, i32 21
%ins22 = insertelement <32 x i8> %ins21, i8 %a22, i32 22
%ins23 = insertelement <32 x i8> %ins22, i8 %a23, i32 23
%ins24 = insertelement <32 x i8> %ins23, i8 %a24, i32 24
%ins25 = insertelement <32 x i8> %ins24, i8 %a25, i32 25
%ins26 = insertelement <32 x i8> %ins25, i8 %a26, i32 26
%ins27 = insertelement <32 x i8> %ins26, i8 %a27, i32 27
%ins28 = insertelement <32 x i8> %ins27, i8 %a28, i32 28
%ins29 = insertelement <32 x i8> %ins28, i8 %a29, i32 29
%ins30 = insertelement <32 x i8> %ins29, i8 %a30, i32 30
%ins31 = insertelement <32 x i8> %ins30, i8 %a31, i32 31
ret <32 x i8> %ins31
}
; build vectors of repeated elements
define <4 x double> @test_buildvector_4f64_2_var(double %a0, double %a1) {
; AVX1-32-LABEL: test_buildvector_4f64_2_var:
; AVX1-32: # %bb.0:
; AVX1-32-NEXT: vmovups {{[0-9]+}}(%esp), %xmm0
; AVX1-32-NEXT: vmovsd {{.*#+}} xmm1 = mem[0],zero
; AVX1-32-NEXT: vmovhps {{.*#+}} xmm1 = xmm1[0,1],mem[0,1]
; AVX1-32-NEXT: vinsertf128 $1, %xmm1, %ymm0, %ymm0
; AVX1-32-NEXT: retl
;
; AVX1-64-LABEL: test_buildvector_4f64_2_var:
; AVX1-64: # %bb.0:
; AVX1-64-NEXT: vmovlhps {{.*#+}} xmm2 = xmm1[0],xmm0[0]
; AVX1-64-NEXT: vmovlhps {{.*#+}} xmm0 = xmm0[0],xmm1[0]
; AVX1-64-NEXT: vinsertf128 $1, %xmm2, %ymm0, %ymm0
; AVX1-64-NEXT: retq
;
; AVX2-32-LABEL: test_buildvector_4f64_2_var:
; AVX2-32: # %bb.0:
; AVX2-32-NEXT: vbroadcastsd {{[0-9]+}}(%esp), %ymm0
; AVX2-32-NEXT: vbroadcastsd {{[0-9]+}}(%esp), %ymm1
; AVX2-32-NEXT: vblendps {{.*#+}} ymm0 = ymm1[0,1],ymm0[2,3,4,5],ymm1[6,7]
; AVX2-32-NEXT: retl
;
; AVX2-64-LABEL: test_buildvector_4f64_2_var:
; AVX2-64: # %bb.0:
; AVX2-64-NEXT: vbroadcastsd %xmm1, %ymm1
; AVX2-64-NEXT: vbroadcastsd %xmm0, %ymm0
; AVX2-64-NEXT: vblendps {{.*#+}} ymm0 = ymm0[0,1],ymm1[2,3,4,5],ymm0[6,7]
; AVX2-64-NEXT: retq
%v0 = insertelement <4 x double> poison, double %a0, i32 0
%v1 = insertelement <4 x double> %v0, double %a1, i32 1
%v2 = insertelement <4 x double> %v1, double %a1, i32 2
%v3 = insertelement <4 x double> %v2, double %a0, i32 3
ret <4 x double> %v3
}
define <4 x double> @test_buildvector_4f64_2_load(ptr %p0, ptr %p1) {
; AVX1-32-LABEL: test_buildvector_4f64_2_load:
; AVX1-32: # %bb.0:
; AVX1-32-NEXT: movl {{[0-9]+}}(%esp), %eax
; AVX1-32-NEXT: movl {{[0-9]+}}(%esp), %ecx
; AVX1-32-NEXT: vmovsd {{.*#+}} xmm0 = mem[0],zero
; AVX1-32-NEXT: vmovsd {{.*#+}} xmm1 = mem[0],zero
; AVX1-32-NEXT: vmovlhps {{.*#+}} xmm2 = xmm1[0],xmm0[0]
; AVX1-32-NEXT: vmovlhps {{.*#+}} xmm0 = xmm0[0],xmm1[0]
; AVX1-32-NEXT: vinsertf128 $1, %xmm2, %ymm0, %ymm0
; AVX1-32-NEXT: retl
;
; AVX1-64-LABEL: test_buildvector_4f64_2_load:
; AVX1-64: # %bb.0:
; AVX1-64-NEXT: vmovsd {{.*#+}} xmm0 = mem[0],zero
; AVX1-64-NEXT: vmovsd {{.*#+}} xmm1 = mem[0],zero
; AVX1-64-NEXT: vmovlhps {{.*#+}} xmm2 = xmm1[0],xmm0[0]
; AVX1-64-NEXT: vmovlhps {{.*#+}} xmm0 = xmm0[0],xmm1[0]
; AVX1-64-NEXT: vinsertf128 $1, %xmm2, %ymm0, %ymm0
; AVX1-64-NEXT: retq
;
; AVX2-32-LABEL: test_buildvector_4f64_2_load:
; AVX2-32: # %bb.0:
; AVX2-32-NEXT: movl {{[0-9]+}}(%esp), %eax
; AVX2-32-NEXT: movl {{[0-9]+}}(%esp), %ecx
; AVX2-32-NEXT: vbroadcastsd (%ecx), %ymm0
; AVX2-32-NEXT: vbroadcastsd (%eax), %ymm1
; AVX2-32-NEXT: vblendps {{.*#+}} ymm0 = ymm1[0,1],ymm0[2,3,4,5],ymm1[6,7]
; AVX2-32-NEXT: retl
;
; AVX2-64-LABEL: test_buildvector_4f64_2_load:
; AVX2-64: # %bb.0:
; AVX2-64-NEXT: vbroadcastsd (%rsi), %ymm0
; AVX2-64-NEXT: vbroadcastsd (%rdi), %ymm1
; AVX2-64-NEXT: vblendps {{.*#+}} ymm0 = ymm1[0,1],ymm0[2,3,4,5],ymm1[6,7]
; AVX2-64-NEXT: retq
%a0 = load double, ptr %p0
%a1 = load double, ptr %p1
%v0 = insertelement <4 x double> poison, double %a0, i32 0
%v1 = insertelement <4 x double> %v0, double %a1, i32 1
%v2 = insertelement <4 x double> %v1, double %a1, i32 2
%v3 = insertelement <4 x double> %v2, double %a0, i32 3
ret <4 x double> %v3
}
define <8 x float> @test_buildvector_8f32_2_var(float %a0, float %a1) {
; AVX-32-LABEL: test_buildvector_8f32_2_var:
; AVX-32: # %bb.0:
; AVX-32-NEXT: vmovss {{.*#+}} xmm0 = mem[0],zero,zero,zero
; AVX-32-NEXT: vbroadcastss {{[0-9]+}}(%esp), %xmm1
; AVX-32-NEXT: vinsertps {{.*#+}} xmm2 = xmm1[0,1,2],xmm0[0]
; AVX-32-NEXT: vinsertps {{.*#+}} xmm0 = xmm1[0],xmm0[0],xmm1[2,3]
; AVX-32-NEXT: vinsertf128 $1, %xmm2, %ymm0, %ymm0
; AVX-32-NEXT: retl
;
; AVX1-64-LABEL: test_buildvector_8f32_2_var:
; AVX1-64: # %bb.0:
; AVX1-64-NEXT: vshufps {{.*#+}} xmm2 = xmm0[0,0,0,3]
; AVX1-64-NEXT: vinsertps {{.*#+}} xmm2 = xmm2[0,1,2],xmm1[0]
; AVX1-64-NEXT: vinsertps {{.*#+}} xmm1 = xmm0[0],xmm1[0],xmm0[2,3]
; AVX1-64-NEXT: vshufps {{.*#+}} xmm0 = xmm1[0,1],xmm0[0,0]
; AVX1-64-NEXT: vinsertf128 $1, %xmm2, %ymm0, %ymm0
; AVX1-64-NEXT: retq
;
; AVX2-64-LABEL: test_buildvector_8f32_2_var:
; AVX2-64: # %bb.0:
; AVX2-64-NEXT: vbroadcastss %xmm0, %xmm0
; AVX2-64-NEXT: vinsertps {{.*#+}} xmm2 = xmm0[0,1,2],xmm1[0]
; AVX2-64-NEXT: vinsertps {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[2,3]
; AVX2-64-NEXT: vinsertf128 $1, %xmm2, %ymm0, %ymm0
; AVX2-64-NEXT: retq
%v0 = insertelement <8 x float> poison, float %a0, i32 0
%v1 = insertelement <8 x float> %v0, float %a1, i32 1
%v2 = insertelement <8 x float> %v1, float %a0, i32 2
%v3 = insertelement <8 x float> %v2, float %a0, i32 3
%v4 = insertelement <8 x float> %v3, float %a0, i32 4
%v5 = insertelement <8 x float> %v4, float %a0, i32 5
%v6 = insertelement <8 x float> %v5, float %a0, i32 6
%v7 = insertelement <8 x float> %v6, float %a1, i32 7
ret <8 x float> %v7
}
define <8 x float> @test_buildvector_8f32_2_load(ptr %p0, ptr %p1) {
; AVX-32-LABEL: test_buildvector_8f32_2_load:
; AVX-32: # %bb.0:
; AVX-32-NEXT: movl {{[0-9]+}}(%esp), %eax
; AVX-32-NEXT: movl {{[0-9]+}}(%esp), %ecx
; AVX-32-NEXT: vmovss {{.*#+}} xmm0 = mem[0],zero,zero,zero
; AVX-32-NEXT: vbroadcastss (%eax), %xmm1
; AVX-32-NEXT: vinsertps {{.*#+}} xmm2 = xmm1[0,1,2],xmm0[0]
; AVX-32-NEXT: vinsertps {{.*#+}} xmm0 = xmm1[0],xmm0[0],xmm1[2,3]
; AVX-32-NEXT: vinsertf128 $1, %xmm2, %ymm0, %ymm0
; AVX-32-NEXT: retl
;
; AVX-64-LABEL: test_buildvector_8f32_2_load:
; AVX-64: # %bb.0:
; AVX-64-NEXT: vmovss {{.*#+}} xmm0 = mem[0],zero,zero,zero
; AVX-64-NEXT: vbroadcastss (%rdi), %xmm1
; AVX-64-NEXT: vinsertps {{.*#+}} xmm2 = xmm1[0,1,2],xmm0[0]
; AVX-64-NEXT: vinsertps {{.*#+}} xmm0 = xmm1[0],xmm0[0],xmm1[2,3]
; AVX-64-NEXT: vinsertf128 $1, %xmm2, %ymm0, %ymm0
; AVX-64-NEXT: retq
%a0 = load float, ptr %p0
%a1 = load float, ptr %p1
%v0 = insertelement <8 x float> poison, float %a0, i32 0
%v1 = insertelement <8 x float> %v0, float %a1, i32 1
%v2 = insertelement <8 x float> %v1, float %a0, i32 2
%v3 = insertelement <8 x float> %v2, float %a0, i32 3
%v4 = insertelement <8 x float> %v3, float %a0, i32 4
%v5 = insertelement <8 x float> %v4, float %a0, i32 5
%v6 = insertelement <8 x float> %v5, float %a0, i32 6
%v7 = insertelement <8 x float> %v6, float %a1, i32 7
ret <8 x float> %v7
}
define <16 x i16> @test_buildvector_16i16_2_var(i16 %a0, i16 %a1) {
; AVX1-32-LABEL: test_buildvector_16i16_2_var:
; AVX1-32: # %bb.0:
; AVX1-32-NEXT: movl {{[0-9]+}}(%esp), %eax
; AVX1-32-NEXT: vmovd %eax, %xmm0
; AVX1-32-NEXT: movl {{[0-9]+}}(%esp), %ecx
; AVX1-32-NEXT: vpinsrw $1, %ecx, %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $2, %eax, %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $3, %eax, %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $4, %eax, %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $5, %ecx, %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $6, %ecx, %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $7, %ecx, %xmm0, %xmm0
; AVX1-32-NEXT: vmovd %ecx, %xmm1
; AVX1-32-NEXT: vpinsrw $1, %eax, %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $2, %ecx, %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $3, %ecx, %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $4, %ecx, %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $5, %ecx, %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $6, %ecx, %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $7, %eax, %xmm1, %xmm1
; AVX1-32-NEXT: vinsertf128 $1, %xmm0, %ymm1, %ymm0
; AVX1-32-NEXT: retl
;
; AVX1-64-LABEL: test_buildvector_16i16_2_var:
; AVX1-64: # %bb.0:
; AVX1-64-NEXT: vmovd %esi, %xmm0
; AVX1-64-NEXT: vpinsrw $1, %edi, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $2, %esi, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $3, %esi, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $4, %esi, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $5, %edi, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $6, %edi, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $7, %edi, %xmm0, %xmm0
; AVX1-64-NEXT: vmovd %edi, %xmm1
; AVX1-64-NEXT: vpinsrw $1, %esi, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $2, %edi, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $3, %edi, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $4, %edi, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $5, %edi, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $6, %edi, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $7, %esi, %xmm1, %xmm1
; AVX1-64-NEXT: vinsertf128 $1, %xmm0, %ymm1, %ymm0
; AVX1-64-NEXT: retq
;
; AVX2-32-LABEL: test_buildvector_16i16_2_var:
; AVX2-32: # %bb.0:
; AVX2-32-NEXT: movl {{[0-9]+}}(%esp), %eax
; AVX2-32-NEXT: vmovd %eax, %xmm0
; AVX2-32-NEXT: movl {{[0-9]+}}(%esp), %ecx
; AVX2-32-NEXT: vpinsrw $1, %ecx, %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $2, %eax, %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $3, %eax, %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $4, %eax, %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $5, %ecx, %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $6, %ecx, %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $7, %ecx, %xmm0, %xmm0
; AVX2-32-NEXT: vmovd %ecx, %xmm1
; AVX2-32-NEXT: vpinsrw $1, %eax, %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $2, %ecx, %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $3, %ecx, %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $4, %ecx, %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $5, %ecx, %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $6, %ecx, %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $7, %eax, %xmm1, %xmm1
; AVX2-32-NEXT: vinserti128 $1, %xmm0, %ymm1, %ymm0
; AVX2-32-NEXT: retl
;
; AVX2-64-LABEL: test_buildvector_16i16_2_var:
; AVX2-64: # %bb.0:
; AVX2-64-NEXT: vmovd %esi, %xmm0
; AVX2-64-NEXT: vpinsrw $1, %edi, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $2, %esi, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $3, %esi, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $4, %esi, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $5, %edi, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $6, %edi, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $7, %edi, %xmm0, %xmm0
; AVX2-64-NEXT: vmovd %edi, %xmm1
; AVX2-64-NEXT: vpinsrw $1, %esi, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $2, %edi, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $3, %edi, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $4, %edi, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $5, %edi, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $6, %edi, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $7, %esi, %xmm1, %xmm1
; AVX2-64-NEXT: vinserti128 $1, %xmm0, %ymm1, %ymm0
; AVX2-64-NEXT: retq
%v0 = insertelement <16 x i16> poison, i16 %a0, i16 0
%v1 = insertelement <16 x i16> %v0, i16 %a1, i16 1
%v2 = insertelement <16 x i16> %v1, i16 %a0, i16 2
%v3 = insertelement <16 x i16> %v2, i16 %a0, i16 3
%v4 = insertelement <16 x i16> %v3, i16 %a0, i16 4
%v5 = insertelement <16 x i16> %v4, i16 %a0, i16 5
%v6 = insertelement <16 x i16> %v5, i16 %a0, i16 6
%v7 = insertelement <16 x i16> %v6, i16 %a1, i16 7
%v8 = insertelement <16 x i16> %v7, i16 %a1, i16 8
%v9 = insertelement <16 x i16> %v8, i16 %a0, i16 9
%v10 = insertelement <16 x i16> %v9, i16 %a1, i16 10
%v11 = insertelement <16 x i16> %v10, i16 %a1, i16 11
%v12 = insertelement <16 x i16> %v11, i16 %a1, i16 12
%v13 = insertelement <16 x i16> %v12, i16 %a0, i16 13
%v14 = insertelement <16 x i16> %v13, i16 %a0, i16 14
%v15 = insertelement <16 x i16> %v14, i16 %a0, i16 15
ret <16 x i16> %v15
}
define <16 x i16> @test_buildvector_16i16_2_load(ptr %p0, ptr %p1) {
; AVX1-32-LABEL: test_buildvector_16i16_2_load:
; AVX1-32: # %bb.0:
; AVX1-32-NEXT: movl {{[0-9]+}}(%esp), %ecx
; AVX1-32-NEXT: movl {{[0-9]+}}(%esp), %eax
; AVX1-32-NEXT: movzwl (%eax), %eax
; AVX1-32-NEXT: movzwl (%ecx), %ecx
; AVX1-32-NEXT: vmovd %ecx, %xmm0
; AVX1-32-NEXT: vpinsrw $1, %eax, %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $2, %ecx, %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $3, %ecx, %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $4, %ecx, %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $5, %eax, %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $6, %eax, %xmm0, %xmm0
; AVX1-32-NEXT: vpinsrw $7, %eax, %xmm0, %xmm0
; AVX1-32-NEXT: vmovd %eax, %xmm1
; AVX1-32-NEXT: vpinsrw $1, %ecx, %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $2, %eax, %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $3, %eax, %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $4, %eax, %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $5, %eax, %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $6, %eax, %xmm1, %xmm1
; AVX1-32-NEXT: vpinsrw $7, %ecx, %xmm1, %xmm1
; AVX1-32-NEXT: vinsertf128 $1, %xmm0, %ymm1, %ymm0
; AVX1-32-NEXT: retl
;
; AVX1-64-LABEL: test_buildvector_16i16_2_load:
; AVX1-64: # %bb.0:
; AVX1-64-NEXT: movzwl (%rdi), %eax
; AVX1-64-NEXT: movzwl (%rsi), %ecx
; AVX1-64-NEXT: vmovd %ecx, %xmm0
; AVX1-64-NEXT: vpinsrw $1, %eax, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $2, %ecx, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $3, %ecx, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $4, %ecx, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $5, %eax, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $6, %eax, %xmm0, %xmm0
; AVX1-64-NEXT: vpinsrw $7, %eax, %xmm0, %xmm0
; AVX1-64-NEXT: vmovd %eax, %xmm1
; AVX1-64-NEXT: vpinsrw $1, %ecx, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $2, %eax, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $3, %eax, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $4, %eax, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $5, %eax, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $6, %eax, %xmm1, %xmm1
; AVX1-64-NEXT: vpinsrw $7, %ecx, %xmm1, %xmm1
; AVX1-64-NEXT: vinsertf128 $1, %xmm0, %ymm1, %ymm0
; AVX1-64-NEXT: retq
;
; AVX2-32-LABEL: test_buildvector_16i16_2_load:
; AVX2-32: # %bb.0:
; AVX2-32-NEXT: movl {{[0-9]+}}(%esp), %ecx
; AVX2-32-NEXT: movl {{[0-9]+}}(%esp), %eax
; AVX2-32-NEXT: movzwl (%eax), %eax
; AVX2-32-NEXT: movzwl (%ecx), %ecx
; AVX2-32-NEXT: vmovd %ecx, %xmm0
; AVX2-32-NEXT: vpinsrw $1, %eax, %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $2, %ecx, %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $3, %ecx, %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $4, %ecx, %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $5, %eax, %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $6, %eax, %xmm0, %xmm0
; AVX2-32-NEXT: vpinsrw $7, %eax, %xmm0, %xmm0
; AVX2-32-NEXT: vmovd %eax, %xmm1
; AVX2-32-NEXT: vpinsrw $1, %ecx, %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $2, %eax, %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $3, %eax, %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $4, %eax, %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $5, %eax, %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $6, %eax, %xmm1, %xmm1
; AVX2-32-NEXT: vpinsrw $7, %ecx, %xmm1, %xmm1
; AVX2-32-NEXT: vinserti128 $1, %xmm0, %ymm1, %ymm0
; AVX2-32-NEXT: retl
;
; AVX2-64-LABEL: test_buildvector_16i16_2_load:
; AVX2-64: # %bb.0:
; AVX2-64-NEXT: movzwl (%rdi), %eax
; AVX2-64-NEXT: movzwl (%rsi), %ecx
; AVX2-64-NEXT: vmovd %ecx, %xmm0
; AVX2-64-NEXT: vpinsrw $1, %eax, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $2, %ecx, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $3, %ecx, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $4, %ecx, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $5, %eax, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $6, %eax, %xmm0, %xmm0
; AVX2-64-NEXT: vpinsrw $7, %eax, %xmm0, %xmm0
; AVX2-64-NEXT: vmovd %eax, %xmm1
; AVX2-64-NEXT: vpinsrw $1, %ecx, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $2, %eax, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $3, %eax, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $4, %eax, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $5, %eax, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $6, %eax, %xmm1, %xmm1
; AVX2-64-NEXT: vpinsrw $7, %ecx, %xmm1, %xmm1
; AVX2-64-NEXT: vinserti128 $1, %xmm0, %ymm1, %ymm0
; AVX2-64-NEXT: retq
%a0 = load i16, ptr %p0
%a1 = load i16, ptr %p1
%v0 = insertelement <16 x i16> poison, i16 %a0, i16 0
%v1 = insertelement <16 x i16> %v0, i16 %a1, i16 1
%v2 = insertelement <16 x i16> %v1, i16 %a0, i16 2
%v3 = insertelement <16 x i16> %v2, i16 %a0, i16 3
%v4 = insertelement <16 x i16> %v3, i16 %a0, i16 4
%v5 = insertelement <16 x i16> %v4, i16 %a0, i16 5
%v6 = insertelement <16 x i16> %v5, i16 %a0, i16 6
%v7 = insertelement <16 x i16> %v6, i16 %a1, i16 7
%v8 = insertelement <16 x i16> %v7, i16 %a1, i16 8
%v9 = insertelement <16 x i16> %v8, i16 %a0, i16 9
%v10 = insertelement <16 x i16> %v9, i16 %a1, i16 10
%v11 = insertelement <16 x i16> %v10, i16 %a1, i16 11
%v12 = insertelement <16 x i16> %v11, i16 %a1, i16 12
%v13 = insertelement <16 x i16> %v12, i16 %a0, i16 13
%v14 = insertelement <16 x i16> %v13, i16 %a0, i16 14
%v15 = insertelement <16 x i16> %v14, i16 %a0, i16 15
ret <16 x i16> %v15
}
; PR30780
define <8 x i32> @test_buildvector_v8i32_splat_sext_i8(i8 %in) {
; AVX1-32-LABEL: test_buildvector_v8i32_splat_sext_i8:
; AVX1-32: # %bb.0:
; AVX1-32-NEXT: movsbl {{[0-9]+}}(%esp), %eax
; AVX1-32-NEXT: vmovd %eax, %xmm0
; AVX1-32-NEXT: vpshufd {{.*#+}} xmm0 = xmm0[0,0,0,0]
; AVX1-32-NEXT: vinsertf128 $1, %xmm0, %ymm0, %ymm0
; AVX1-32-NEXT: retl
;
; AVX1-64-LABEL: test_buildvector_v8i32_splat_sext_i8:
; AVX1-64: # %bb.0:
; AVX1-64-NEXT: movsbl %dil, %eax
; AVX1-64-NEXT: vmovd %eax, %xmm0
; AVX1-64-NEXT: vpshufd {{.*#+}} xmm0 = xmm0[0,0,0,0]
; AVX1-64-NEXT: vinsertf128 $1, %xmm0, %ymm0, %ymm0
; AVX1-64-NEXT: retq
;
; AVX2-32-LABEL: test_buildvector_v8i32_splat_sext_i8:
; AVX2-32: # %bb.0:
; AVX2-32-NEXT: movsbl {{[0-9]+}}(%esp), %eax
; AVX2-32-NEXT: vmovd %eax, %xmm0
; AVX2-32-NEXT: vpbroadcastd %xmm0, %ymm0
; AVX2-32-NEXT: retl
;
; AVX2-64-LABEL: test_buildvector_v8i32_splat_sext_i8:
; AVX2-64: # %bb.0:
; AVX2-64-NEXT: movsbl %dil, %eax
; AVX2-64-NEXT: vmovd %eax, %xmm0
; AVX2-64-NEXT: vpbroadcastd %xmm0, %ymm0
; AVX2-64-NEXT: retq
%ext = sext i8 %in to i32
%insert = insertelement <8 x i32> undef, i32 %ext, i32 0
%splat = shufflevector <8 x i32> %insert, <8 x i32> undef, <8 x i32> zeroinitializer
ret <8 x i32> %splat
}
define <8 x i32> @test_buildvector_v8i32_splat_zext_i8(i8 %in) {
; AVX1-32-LABEL: test_buildvector_v8i32_splat_zext_i8:
; AVX1-32: # %bb.0:
; AVX1-32-NEXT: movzbl {{[0-9]+}}(%esp), %eax
; AVX1-32-NEXT: vmovd %eax, %xmm0
; AVX1-32-NEXT: vpshufd {{.*#+}} xmm0 = xmm0[0,0,0,0]
; AVX1-32-NEXT: vinsertf128 $1, %xmm0, %ymm0, %ymm0
; AVX1-32-NEXT: retl
;
; AVX1-64-LABEL: test_buildvector_v8i32_splat_zext_i8:
; AVX1-64: # %bb.0:
; AVX1-64-NEXT: movzbl %dil, %eax
; AVX1-64-NEXT: vmovd %eax, %xmm0
; AVX1-64-NEXT: vpshufd {{.*#+}} xmm0 = xmm0[0,0,0,0]
; AVX1-64-NEXT: vinsertf128 $1, %xmm0, %ymm0, %ymm0
; AVX1-64-NEXT: retq
;
; AVX2-32-LABEL: test_buildvector_v8i32_splat_zext_i8:
; AVX2-32: # %bb.0:
; AVX2-32-NEXT: movzbl {{[0-9]+}}(%esp), %eax
; AVX2-32-NEXT: vmovd %eax, %xmm0
; AVX2-32-NEXT: vpbroadcastd %xmm0, %ymm0
; AVX2-32-NEXT: retl
;
; AVX2-64-LABEL: test_buildvector_v8i32_splat_zext_i8:
; AVX2-64: # %bb.0:
; AVX2-64-NEXT: movzbl %dil, %eax
; AVX2-64-NEXT: vmovd %eax, %xmm0
; AVX2-64-NEXT: vpbroadcastd %xmm0, %ymm0
; AVX2-64-NEXT: retq
%ext = zext i8 %in to i32
%insert = insertelement <8 x i32> undef, i32 %ext, i32 0
%splat = shufflevector <8 x i32> %insert, <8 x i32> undef, <8 x i32> zeroinitializer
ret <8 x i32> %splat
}
|