File: bits.db

package info (click to toggle)
prjtrellis 1.4-2
  • links: PTS, VCS
  • area: main
  • in suites: forky, sid, trixie
  • size: 83,000 kB
  • sloc: cpp: 20,813; python: 16,246; sh: 375; makefile: 262; asm: 80; ansic: 58
file content (640 lines) | stat: -rw-r--r-- 21,564 bytes parent folder | download
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
# Routing Mux Bits
.mux DIA_TIOLOGIC
JDIA F2B9

.mux DIB_IOLOGIC
JDIB F2B21

.mux DIC_TSIOLOGIC
JDIC F2B33

.mux DID_IOLOGIC
JDID F2B45

.mux E1_JCLKI0_DLLDEL
JDIC F2B33

.mux E1_JCLKI1_DLLDEL
JDIA F2B9

.mux E1_JPADDI0
JDIC F2B33

.mux E1_JPADDI1
JDIA F2B9

.mux ECLKA
G_TECLK0 -
G_TECLK1 F2B15

.mux ECLKC
G_TECLK0 -
G_TECLK1 F5B2

.mux JDIA
INDDA_TIOLOGIC F2B9
JPADDIA_PIO -

.mux JDIB
INDDB_IOLOGIC F2B21
JPADDIB_PIO -

.mux JDIC
INDDC_TSIOLOGIC F2B33
JPADDIC_PIO -

.mux JDID
INDDD_IOLOGIC F2B45
JPADDID_PIO -

.mux S1W10_JREFCLK5
JDIA F2B9

.mux S1W10_JREFCLK7
JDIC F2B33

.mux S1_JQ0
JDIA F2B9

.mux S1_JQ1
JDIB F2B21

.mux S1_JQ2
JDIC F2B33

.mux S1_JQ3
JDID F2B45


# Non-Routing Configuration
.config_enum PIOA.BASE_TYPE NONE
BIDIR_HSTL18D_I F0B6 F0B14 F0B18 F0B22 F0B24 F1B2 F1B14 F1B18 F1B22 F1B24 F1B36 F4B8 F5B13
BIDIR_HSTL18_I F1B2 F1B6 F1B14 F1B18 F1B22 F1B24 F1B36 F4B8
BIDIR_LVCMOS10R25 F1B2 F1B6 F1B20 F1B24 F4B8
BIDIR_LVCMOS10R33 F1B2 F1B6 F1B20 F1B24 F4B8
BIDIR_LVCMOS12 F1B6 F1B8 F1B10 F1B14 F1B18 F1B22 F1B36 F1B38 F4B8
BIDIR_LVCMOS12D F0B6 F0B10 F0B12 F0B14 F0B18 F0B20 F0B22 F0B24 F1B2 F1B10 F1B12 F1B14 F1B18 F1B20 F1B22 F1B24 F1B38 F4B8 F5B13
BIDIR_LVCMOS12R25 F1B2 F1B6 F1B20 F1B24 F4B8
BIDIR_LVCMOS12R33 F1B2 F1B6 F1B20 F1B24 F4B8
BIDIR_LVCMOS15 F1B6 F1B8 F1B10 F1B12 F1B14 F1B22 F1B36 F1B38 F4B8
BIDIR_LVCMOS15D F0B6 F0B10 F0B12 F0B14 F0B18 F0B20 F0B22 F0B24 F1B2 F1B10 F1B12 F1B14 F1B18 F1B20 F1B22 F1B24 F1B38 F4B8 F5B13
BIDIR_LVCMOS18 F1B10 F1B18 F1B20 F1B22 F1B36 F1B38 F4B8
BIDIR_LVCMOS18D F0B6 F0B10 F0B18 F0B20 F0B22 F0B24 F0B38 F1B2 F1B10 F1B18 F1B20 F1B22 F1B24 F1B36 F1B38 F4B8 F5B13
BIDIR_LVCMOS25 F1B32 F1B38 F4B8
BIDIR_LVCMOS25D F0B6 F0B24 F0B38 F1B2 F1B24 F1B38 F4B8 F5B13
BIDIR_LVCMOS33 F1B32 F1B38 F4B8
BIDIR_LVCMOS33D F0B6 F0B24 F0B38 F1B2 F1B24 F1B38 F4B8 F5B13
BIDIR_LVTTL33 F1B32 F1B38 F4B8
BIDIR_MIPI F0B6 F0B10 F0B12 F0B14 F0B18 F0B20 F0B22 F0B24 F1B2 F1B10 F1B12 F1B14 F1B18 F1B20 F1B22 F1B24 F1B38 F4B8 F5B13
BIDIR_SSTL18D_I F0B6 F0B24 F1B2 F1B24 F1B36 F4B8 F5B13
BIDIR_SSTL18_I F0B14 F0B18 F0B22 F1B2 F1B6 F1B14 F1B18 F1B22 F1B24 F1B36 F4B8
BIDIR_SSTL25D_I F0B6 F0B24 F1B2 F1B24 F4B8 F5B13
BIDIR_SSTL25_I F1B2 F1B6 F1B24 F4B8
INPUT_BLVDS25 F0B6 F0B12 F0B20 F0B24 F1B2 F1B12 F1B20 F1B24
INPUT_HSTL18D_I F0B6 F0B12 F0B20 F0B24 F1B2 F1B12 F1B20 F1B24 F1B36
INPUT_HSTL18D_II F0B6 F0B12 F0B20 F0B24 F1B2 F1B12 F1B20 F1B24 F1B36
INPUT_HSTL18_I F1B2 F1B6 F1B12 F1B20 F1B24 F1B36
INPUT_HSTL18_II F1B2 F1B6 F1B12 F1B20 F1B24 F1B36
INPUT_LVCMOS10R25 F1B2 F1B6 F1B12 F1B20 F1B38
INPUT_LVCMOS10R33 F1B2 F1B6 F1B12 F1B20 F1B38
INPUT_LVCMOS12 F1B6 F1B8 F1B12 F1B20 F1B36 F1B38
INPUT_LVCMOS12D F0B6 F0B12 F0B20 F0B24 F0B38 F1B2 F1B12 F1B20 F1B24 F1B38
INPUT_LVCMOS12R25 F1B2 F1B6 F1B12 F1B20 F1B38
INPUT_LVCMOS12R33 F1B2 F1B6 F1B12 F1B20 F1B38
INPUT_LVCMOS15 F1B6 F1B8 F1B12 F1B20 F1B36 F1B38
INPUT_LVCMOS15D F0B6 F0B12 F0B20 F0B24 F0B38 F1B2 F1B12 F1B20 F1B24 F1B38
INPUT_LVCMOS15R25 F1B2 F1B6 F1B12 F1B20 F1B38
INPUT_LVCMOS15R33 F1B2 F1B6 F1B12 F1B20 F1B38
INPUT_LVCMOS18 F1B12 F1B20 F1B36 F1B38
INPUT_LVCMOS18D F0B6 F0B12 F0B20 F0B24 F0B38 F1B2 F1B12 F1B20 F1B24 F1B36 F1B38
INPUT_LVCMOS18R25 F1B2 F1B6 F1B12 F1B20 F1B38
INPUT_LVCMOS18R33 F1B2 F1B6 F1B12 F1B20 F1B38
INPUT_LVCMOS25 F1B12 F1B20 F1B32 F1B38
INPUT_LVCMOS25D F0B6 F0B12 F0B20 F0B24 F0B38 F1B2 F1B12 F1B20 F1B24 F1B38
INPUT_LVCMOS25R33 F1B2 F1B6 F1B12 F1B20 F1B38
INPUT_LVCMOS33 F1B12 F1B20 F1B32 F1B38
INPUT_LVCMOS33D F0B6 F0B12 F0B20 F0B24 F0B38 F1B2 F1B12 F1B20 F1B24 F1B38
INPUT_LVDS25 F0B6 F0B12 F0B20 F0B24 F1B2 F1B12 F1B20 F1B24
INPUT_LVPECL33 F0B6 F0B12 F0B20 F0B24 F1B2 F1B12 F1B20 F1B24
INPUT_LVTTL33 F1B12 F1B20 F1B32 F1B38
INPUT_MIPI F0B6 F0B12 F0B20 F0B24 F1B2 F1B12 F1B20 F1B24
INPUT_MLVDS25 F0B6 F0B12 F0B20 F0B24 F1B2 F1B12 F1B20 F1B24
INPUT_RSDS25 F0B6 F0B12 F0B20 F0B24 F1B2 F1B12 F1B20 F1B24
INPUT_SSTL18D_I F0B6 F0B12 F0B20 F0B24 F1B2 F1B12 F1B20 F1B24 F1B36
INPUT_SSTL18D_II F0B6 F0B12 F0B20 F0B24 F1B2 F1B12 F1B20 F1B24 F1B36
INPUT_SSTL18_I F1B2 F1B6 F1B12 F1B20 F1B24 F1B36
INPUT_SSTL18_II F1B2 F1B6 F1B12 F1B20 F1B24 F1B36
INPUT_SSTL25D_I F0B6 F0B12 F0B20 F0B24 F1B2 F1B12 F1B20 F1B24
INPUT_SSTL25D_II F0B6 F0B12 F0B20 F0B24 F1B2 F1B12 F1B20 F1B24
INPUT_SSTL25_I F1B2 F1B6 F1B12 F1B20 F1B24
INPUT_SSTL25_II F1B2 F1B6 F1B12 F1B20 F1B24
NONE -
OUTPUT_BLVDS25E F0B6 F0B10 F0B12 F0B14 F0B18 F0B20 F0B22 F0B24 F1B6 F1B10 F1B12 F1B14 F1B18 F1B20 F1B22 F1B24 F4B8 F5B13
OUTPUT_HSTL18D_I F0B6 F0B14 F0B18 F0B22 F0B24 F1B6 F1B14 F1B18 F1B22 F1B24 F1B36 F4B8 F5B13
OUTPUT_HSTL18_I F1B14 F1B18 F1B22 F1B24 F1B36 F4B8
OUTPUT_LVCMOS12 F1B10 F1B14 F1B18 F1B22 F1B36 F4B8
OUTPUT_LVCMOS12D F0B6 F0B10 F0B14 F0B18 F0B22 F0B24 F1B6 F1B10 F1B14 F1B18 F1B22 F1B24 F1B36 F4B8 F5B13
OUTPUT_LVCMOS15 F1B10 F1B12 F1B14 F1B22 F1B36 F4B8
OUTPUT_LVCMOS15D F0B6 F0B10 F0B12 F0B14 F0B22 F0B24 F1B6 F1B10 F1B12 F1B14 F1B22 F1B24 F1B36 F4B8 F5B13
OUTPUT_LVCMOS18 F1B10 F1B18 F1B20 F1B22 F1B36 F4B8
OUTPUT_LVCMOS18D F0B6 F0B10 F0B18 F0B20 F0B22 F0B24 F1B6 F1B10 F1B18 F1B20 F1B22 F1B24 F1B36 F4B8 F5B13
OUTPUT_LVCMOS25 F4B8
OUTPUT_LVCMOS25D F0B6 F0B24 F1B6 F1B24 F4B8 F5B13
OUTPUT_LVCMOS33 F4B8
OUTPUT_LVCMOS33D F0B6 F0B24 F1B6 F1B24 F4B8 F5B13
OUTPUT_LVDS25 F0B6 F0B12 F0B20 F0B24 F1B6 F1B12 F1B20 F1B24 F1B30 F4B8 F5B13
OUTPUT_LVDS25E F0B6 F0B24 F1B6 F1B24 F4B8 F5B13
OUTPUT_LVPECL33E F0B6 F0B10 F0B12 F0B14 F0B18 F0B20 F0B22 F0B24 F1B6 F1B10 F1B12 F1B14 F1B18 F1B20 F1B22 F1B24 F4B8 F5B13
OUTPUT_LVTTL33 F4B8
OUTPUT_MIPI F0B24 F1B24 F4B8
OUTPUT_MLVDS25E F0B6 F0B10 F0B12 F0B14 F0B18 F0B20 F0B22 F0B24 F1B6 F1B10 F1B12 F1B14 F1B18 F1B20 F1B22 F1B24 F4B8 F5B13
OUTPUT_RSDS25E F0B6 F0B24 F1B6 F1B24 F4B8 F5B13
OUTPUT_SSTL18D_I F0B6 F0B24 F1B6 F1B24 F1B36 F4B8 F5B13
OUTPUT_SSTL18_I F0B14 F0B18 F0B22 F1B14 F1B18 F1B22 F1B24 F1B36 F4B8
OUTPUT_SSTL25D_I F0B6 F0B24 F1B6 F1B24 F4B8 F5B13
OUTPUT_SSTL25_I F1B24 F4B8

.config_enum PIOA.CLAMP OFF
OFF !F1B38
ON F1B38

.config_enum PIOA.DRIVE 8
12 F1B10 !F1B12 !F1B14 F1B18 !F1B20 !F1B22
16 F1B10 F1B12 F1B14 F1B18 F1B20 F1B22
24 !F1B10 !F1B12 F1B14 !F1B18 !F1B20 F1B22
4 F1B10 F1B12 !F1B14 F1B18 F1B20 !F1B22
8 !F1B10 !F1B12 !F1B14 !F1B18 !F1B20 !F1B22

.config_enum PIOA.HYSTERESIS SMALL
LARGE F1B34
SMALL !F1B34

.config_enum PIOA.OPENDRAIN OFF
OFF !F1B14 !F1B20 !F1B24
ON F1B14 F1B20 F1B24

.config_enum PIOA.PULLMODE FAILSAFE
DOWN !F1B16 !F1B24
FAILSAFE !F1B16 !F1B24
KEEPER F1B16 !F1B24
NONE !F1B16 F1B24
UP F1B16 F1B24

.config_enum PIOA.SLEWRATE SLOW
FAST F1B28
SLOW !F1B28

.config_enum PIOB.BASE_TYPE NONE
BIDIR_HSTL18_I F0B2 F0B6 F0B14 F0B18 F0B22 F0B24 F0B36 F4B20
BIDIR_LVCMOS10R25 F0B2 F0B6 F0B20 F0B24 F4B20
BIDIR_LVCMOS10R33 F0B2 F0B6 F0B20 F0B24 F4B20
BIDIR_LVCMOS12 F0B6 F0B8 F0B10 F0B14 F0B18 F0B22 F0B36 F0B38 F4B20
BIDIR_LVCMOS12R25 F0B2 F0B6 F0B20 F0B24 F4B20
BIDIR_LVCMOS12R33 F0B2 F0B6 F0B20 F0B24 F4B20
BIDIR_LVCMOS15 F0B6 F0B8 F0B10 F0B12 F0B14 F0B22 F0B36 F0B38 F4B20
BIDIR_LVCMOS18 F0B10 F0B18 F0B20 F0B22 F0B36 F0B38 F4B20
BIDIR_LVCMOS25 F0B32 F0B38 F4B20
BIDIR_LVCMOS33 F0B32 F0B38 F4B20
BIDIR_LVTTL33 F0B32 F0B38 F4B20
BIDIR_SSTL18_I F0B2 F0B6 F0B14 F0B18 F0B22 F0B24 F0B36 F4B20
BIDIR_SSTL25_I F0B2 F0B6 F0B24 F4B20
INPUT_HSTL18_I F0B2 F0B6 F0B12 F0B20 F0B24 F0B36
INPUT_HSTL18_II F0B2 F0B6 F0B12 F0B20 F0B24 F0B36
INPUT_LVCMOS10R25 F0B2 F0B6 F0B12 F0B20 F0B38
INPUT_LVCMOS10R33 F0B2 F0B6 F0B12 F0B20 F0B38
INPUT_LVCMOS12 F0B6 F0B8 F0B12 F0B20 F0B36 F0B38
INPUT_LVCMOS12R25 F0B2 F0B6 F0B12 F0B20 F0B38
INPUT_LVCMOS12R33 F0B2 F0B6 F0B12 F0B20 F0B38
INPUT_LVCMOS15 F0B6 F0B8 F0B12 F0B20 F0B36 F0B38
INPUT_LVCMOS15R25 F0B2 F0B6 F0B12 F0B20 F0B38
INPUT_LVCMOS15R33 F0B2 F0B6 F0B12 F0B20 F0B38
INPUT_LVCMOS18 F0B12 F0B20 F0B36 F0B38
INPUT_LVCMOS18R25 F0B2 F0B6 F0B12 F0B20 F0B38
INPUT_LVCMOS18R33 F0B2 F0B6 F0B12 F0B20 F0B38
INPUT_LVCMOS25 F0B12 F0B20 F0B32 F0B38
INPUT_LVCMOS25R33 F0B2 F0B6 F0B12 F0B20 F0B38
INPUT_LVCMOS33 F0B12 F0B20 F0B32 F0B38
INPUT_LVTTL33 F0B12 F0B20 F0B32 F0B38
INPUT_SSTL18_I F0B2 F0B6 F0B12 F0B20 F0B24 F0B36
INPUT_SSTL18_II F0B2 F0B6 F0B12 F0B20 F0B24 F0B36
INPUT_SSTL25_I F0B2 F0B6 F0B12 F0B20 F0B24
INPUT_SSTL25_II F0B2 F0B6 F0B12 F0B20 F0B24
NONE -
OUTPUT_HSTL18_I F0B14 F0B18 F0B22 F0B24 F0B36 F4B20
OUTPUT_LVCMOS12 F0B10 F0B14 F0B18 F0B22 F0B36 F4B20
OUTPUT_LVCMOS15 F0B10 F0B12 F0B14 F0B22 F0B36 F4B20
OUTPUT_LVCMOS18 F0B10 F0B18 F0B20 F0B22 F0B36 F4B20
OUTPUT_LVCMOS25 F4B20
OUTPUT_LVCMOS33 F4B20
OUTPUT_LVTTL33 F4B20
OUTPUT_SSTL18_I F0B14 F0B18 F0B22 F0B24 F0B36 F4B20
OUTPUT_SSTL25_I F0B24 F4B20

.config_enum PIOB.CLAMP OFF
OFF !F0B38
ON F0B38

.config_enum PIOB.DRIVE 8
12 F0B10 !F0B12 !F0B14 F0B18 !F0B20 !F0B22
16 F0B10 F0B12 F0B14 F0B18 F0B20 F0B22
24 !F0B10 !F0B12 F0B14 !F0B18 !F0B20 F0B22
4 F0B10 F0B12 !F0B14 F0B18 F0B20 !F0B22
8 !F0B10 !F0B12 !F0B14 !F0B18 !F0B20 !F0B22

.config_enum PIOB.HYSTERESIS SMALL
LARGE F0B34
SMALL !F0B34

.config_enum PIOB.OPENDRAIN OFF
OFF !F0B14 !F0B20 !F0B24
ON F0B14 F0B20 F0B24

.config_enum PIOB.PULLMODE FAILSAFE
DOWN !F0B16 !F0B24
FAILSAFE !F0B16 !F0B24
KEEPER F0B16 !F0B24
NONE !F0B16 F0B24
UP F0B16 F0B24

.config_enum PIOB.SLEWRATE SLOW
FAST F0B28
SLOW !F0B28

.config_enum PIOC.BASE_TYPE NONE
BIDIR_HSTL18D_I F0B7 F0B15 F0B19 F0B23 F0B25 F1B3 F1B15 F1B19 F1B23 F1B25 F1B37 F4B32 F5B37
BIDIR_HSTL18_I F0B7 F0B9 F0B25 F0B35 F0B37 F1B3 F1B7 F1B15 F1B19 F1B23 F1B25 F1B37 F4B32
BIDIR_LVCMOS10R25 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B21 F1B25 F4B32
BIDIR_LVCMOS10R33 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B21 F1B25 F4B32
BIDIR_LVCMOS12 F1B7 F1B9 F1B11 F1B15 F1B19 F1B23 F1B37 F1B39 F4B32
BIDIR_LVCMOS12D F0B7 F0B11 F0B13 F0B15 F0B19 F0B21 F0B23 F0B25 F1B3 F1B11 F1B13 F1B15 F1B19 F1B21 F1B23 F1B25 F1B39 F4B32 F5B37
BIDIR_LVCMOS12R25 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B21 F1B25 F4B32
BIDIR_LVCMOS12R33 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B21 F1B25 F4B32
BIDIR_LVCMOS15 F1B7 F1B9 F1B11 F1B13 F1B15 F1B23 F1B37 F1B39 F4B32
BIDIR_LVCMOS15D F0B7 F0B11 F0B13 F0B15 F0B19 F0B21 F0B23 F0B25 F1B3 F1B11 F1B13 F1B15 F1B19 F1B21 F1B23 F1B25 F1B39 F4B32 F5B37
BIDIR_LVCMOS18 F1B11 F1B19 F1B21 F1B23 F1B37 F1B39 F4B32
BIDIR_LVCMOS18D F0B7 F0B11 F0B19 F0B21 F0B23 F0B25 F0B39 F1B3 F1B11 F1B19 F1B21 F1B23 F1B25 F1B37 F1B39 F4B32 F5B37
BIDIR_LVCMOS25 F1B33 F1B39 F4B32
BIDIR_LVCMOS25D F0B7 F0B25 F0B39 F1B3 F1B25 F1B39 F4B32 F5B37
BIDIR_LVCMOS33 F1B33 F1B39 F4B32
BIDIR_LVCMOS33D F0B7 F0B25 F0B39 F1B3 F1B25 F1B39 F4B32 F5B37
BIDIR_LVTTL33 F1B33 F1B39 F4B32
BIDIR_MIPI F0B7 F0B11 F0B13 F0B15 F0B19 F0B21 F0B23 F0B25 F1B3 F1B11 F1B13 F1B15 F1B19 F1B21 F1B23 F1B25 F1B39 F4B32 F5B37
BIDIR_SSTL18D_I F0B7 F0B25 F1B3 F1B25 F1B37 F4B32 F5B37
BIDIR_SSTL18_I F0B7 F0B9 F0B15 F0B19 F0B23 F0B25 F0B35 F0B37 F1B3 F1B7 F1B15 F1B19 F1B23 F1B25 F1B37 F4B32
BIDIR_SSTL25D_I F0B7 F0B25 F1B3 F1B25 F4B32 F5B37
BIDIR_SSTL25_I F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B25 F4B32
INPUT_BLVDS25 F0B7 F0B13 F0B21 F0B25 F1B3 F1B13 F1B21 F1B25
INPUT_HSTL18D_I F0B7 F0B13 F0B21 F0B25 F1B3 F1B13 F1B21 F1B25 F1B37
INPUT_HSTL18D_II F0B7 F0B13 F0B21 F0B25 F1B3 F1B13 F1B21 F1B25 F1B37
INPUT_HSTL18_I F0B7 F0B9 F0B25 F0B35 F0B37 F1B3 F1B7 F1B13 F1B21 F1B25 F1B37
INPUT_HSTL18_II F0B7 F0B9 F0B25 F0B35 F0B37 F1B3 F1B7 F1B13 F1B21 F1B25 F1B37
INPUT_LVCMOS10R25 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B13 F1B21 F1B39
INPUT_LVCMOS10R33 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B13 F1B21 F1B39
INPUT_LVCMOS12 F1B7 F1B9 F1B13 F1B21 F1B37 F1B39
INPUT_LVCMOS12D F0B7 F0B13 F0B21 F0B25 F0B39 F1B3 F1B13 F1B21 F1B25 F1B39
INPUT_LVCMOS12R25 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B13 F1B21 F1B39
INPUT_LVCMOS12R33 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B13 F1B21 F1B39
INPUT_LVCMOS15 F1B7 F1B9 F1B13 F1B21 F1B37 F1B39
INPUT_LVCMOS15D F0B7 F0B13 F0B21 F0B25 F0B39 F1B3 F1B13 F1B21 F1B25 F1B39
INPUT_LVCMOS15R25 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B13 F1B21 F1B39
INPUT_LVCMOS15R33 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B13 F1B21 F1B39
INPUT_LVCMOS18 F1B13 F1B21 F1B37 F1B39
INPUT_LVCMOS18D F0B7 F0B13 F0B21 F0B25 F0B39 F1B3 F1B13 F1B21 F1B25 F1B37 F1B39
INPUT_LVCMOS18R25 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B13 F1B21 F1B39
INPUT_LVCMOS18R33 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B13 F1B21 F1B39
INPUT_LVCMOS25 F1B13 F1B21 F1B33 F1B39
INPUT_LVCMOS25D F0B7 F0B13 F0B21 F0B25 F0B39 F1B3 F1B13 F1B21 F1B25 F1B39
INPUT_LVCMOS25R33 F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B13 F1B21 F1B39
INPUT_LVCMOS33 F1B13 F1B21 F1B33 F1B39
INPUT_LVCMOS33D F0B7 F0B13 F0B21 F0B25 F0B39 F1B3 F1B13 F1B21 F1B25 F1B39
INPUT_LVDS25 F0B7 F0B13 F0B21 F0B25 F1B3 F1B13 F1B21 F1B25
INPUT_LVPECL33 F0B7 F0B13 F0B21 F0B25 F1B3 F1B13 F1B21 F1B25
INPUT_LVTTL33 F1B13 F1B21 F1B33 F1B39
INPUT_MIPI F0B7 F0B13 F0B21 F0B25 F1B3 F1B13 F1B21 F1B25
INPUT_MLVDS25 F0B7 F0B13 F0B21 F0B25 F1B3 F1B13 F1B21 F1B25
INPUT_RSDS25 F0B7 F0B13 F0B21 F0B25 F1B3 F1B13 F1B21 F1B25
INPUT_SSTL18D_I F0B7 F0B13 F0B21 F0B25 F1B3 F1B13 F1B21 F1B25 F1B37
INPUT_SSTL18D_II F0B7 F0B13 F0B21 F0B25 F1B3 F1B13 F1B21 F1B25 F1B37
INPUT_SSTL18_I F0B7 F0B9 F0B25 F0B35 F0B37 F1B3 F1B7 F1B13 F1B21 F1B25 F1B37
INPUT_SSTL18_II F0B7 F0B9 F0B25 F0B35 F0B37 F1B3 F1B7 F1B13 F1B21 F1B25 F1B37
INPUT_SSTL25D_I F0B7 F0B13 F0B21 F0B25 F1B3 F1B13 F1B21 F1B25
INPUT_SSTL25D_II F0B7 F0B13 F0B21 F0B25 F1B3 F1B13 F1B21 F1B25
INPUT_SSTL25_I F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B13 F1B21 F1B25
INPUT_SSTL25_II F0B7 F0B9 F0B25 F0B35 F1B3 F1B7 F1B13 F1B21 F1B25
NONE -
OUTPUT_BLVDS25E F0B7 F0B11 F0B13 F0B15 F0B19 F0B21 F0B23 F0B25 F1B7 F1B11 F1B13 F1B15 F1B19 F1B21 F1B23 F1B25 F4B32 F5B37
OUTPUT_HSTL18D_I F0B7 F0B15 F0B19 F0B23 F0B25 F1B7 F1B15 F1B19 F1B23 F1B25 F1B37 F4B32 F5B37
OUTPUT_HSTL18_I F1B15 F1B19 F1B23 F1B25 F1B37 F4B32
OUTPUT_LVCMOS12 F1B11 F1B15 F1B19 F1B23 F1B37 F4B32
OUTPUT_LVCMOS12D F0B7 F0B11 F0B15 F0B19 F0B23 F0B25 F1B7 F1B11 F1B15 F1B19 F1B23 F1B25 F1B37 F4B32 F5B37
OUTPUT_LVCMOS15 F1B11 F1B13 F1B15 F1B23 F1B37 F4B32
OUTPUT_LVCMOS15D F0B7 F0B11 F0B13 F0B15 F0B23 F0B25 F1B7 F1B11 F1B13 F1B15 F1B23 F1B25 F1B37 F4B32 F5B37
OUTPUT_LVCMOS18 F1B11 F1B19 F1B21 F1B23 F1B37 F4B32
OUTPUT_LVCMOS18D F0B7 F0B11 F0B19 F0B21 F0B23 F0B25 F1B7 F1B11 F1B19 F1B21 F1B23 F1B25 F1B37 F4B32 F5B37
OUTPUT_LVCMOS25 F4B32
OUTPUT_LVCMOS25D F0B7 F0B25 F1B7 F1B25 F4B32 F5B37
OUTPUT_LVCMOS33 F4B32
OUTPUT_LVCMOS33D F0B7 F0B25 F1B7 F1B25 F4B32 F5B37
OUTPUT_LVDS25E F0B7 F0B25 F1B7 F1B25 F4B32 F5B37
OUTPUT_LVPECL33E F0B7 F0B11 F0B13 F0B15 F0B19 F0B21 F0B23 F0B25 F1B7 F1B11 F1B13 F1B15 F1B19 F1B21 F1B23 F1B25 F4B32 F5B37
OUTPUT_LVTTL33 F4B32
OUTPUT_MIPI F0B25 F1B25 F4B32
OUTPUT_MLVDS25E F0B7 F0B11 F0B13 F0B15 F0B19 F0B21 F0B23 F0B25 F1B7 F1B11 F1B13 F1B15 F1B19 F1B21 F1B23 F1B25 F4B32 F5B37
OUTPUT_RSDS25E F0B7 F0B25 F1B7 F1B25 F4B32 F5B37
OUTPUT_SSTL18D_I F0B7 F0B25 F1B7 F1B25 F1B37 F4B32 F5B37
OUTPUT_SSTL18_I F0B15 F0B19 F0B23 F1B15 F1B19 F1B23 F1B25 F1B37 F4B32
OUTPUT_SSTL25D_I F0B7 F0B25 F1B7 F1B25 F4B32 F5B37
OUTPUT_SSTL25_I F1B25 F4B32

.config_enum PIOC.CLAMP OFF
OFF !F1B39
ON F1B39

.config_enum PIOC.DRIVE 8
12 F1B11 !F1B13 !F1B15 F1B19 !F1B21 !F1B23
16 F1B11 F1B13 F1B15 F1B19 F1B21 F1B23
24 !F1B11 !F1B13 F1B15 !F1B19 !F1B21 F1B23
4 F1B11 F1B13 !F1B15 F1B19 F1B21 !F1B23
8 !F1B11 !F1B13 !F1B15 !F1B19 !F1B21 !F1B23

.config_enum PIOC.HYSTERESIS SMALL
LARGE F1B35
SMALL !F1B35

.config_enum PIOC.OPENDRAIN OFF
OFF !F1B15 !F1B21 !F1B25
ON F1B15 F1B21 F1B25

.config_enum PIOC.PULLMODE FAILSAFE
DOWN !F1B17 !F1B25
FAILSAFE !F1B17 !F1B25
KEEPER F1B17 !F1B25
NONE !F1B17 F1B25
UP F1B17 F1B25

.config_enum PIOC.SLEWRATE SLOW
FAST F1B29
SLOW !F1B29

.config_enum PIOD.BASE_TYPE NONE
BIDIR_HSTL18_I F0B3 F0B7 F0B15 F0B19 F0B23 F0B25 F0B37 F1B7 F1B9 F1B25 F1B35 F1B37 F4B44
BIDIR_LVCMOS10R25 F0B3 F0B7 F0B21 F0B25 F1B7 F1B9 F1B25 F1B35 F4B44
BIDIR_LVCMOS10R33 F0B3 F0B7 F0B21 F0B25 F1B7 F1B9 F1B25 F1B35 F4B44
BIDIR_LVCMOS12 F0B7 F0B9 F0B11 F0B15 F0B19 F0B23 F0B37 F0B39 F4B44
BIDIR_LVCMOS12R25 F0B3 F0B7 F0B21 F0B25 F1B7 F1B9 F1B25 F1B35 F4B44
BIDIR_LVCMOS12R33 F0B3 F0B7 F0B21 F0B25 F1B7 F1B9 F1B25 F1B35 F4B44
BIDIR_LVCMOS15 F0B7 F0B9 F0B11 F0B13 F0B15 F0B23 F0B37 F0B39 F4B44
BIDIR_LVCMOS18 F0B11 F0B19 F0B21 F0B23 F0B37 F0B39 F4B44
BIDIR_LVCMOS25 F0B33 F0B39 F4B44
BIDIR_LVCMOS33 F0B33 F0B39 F4B44
BIDIR_LVTTL33 F0B33 F0B39 F4B44
BIDIR_SSTL18_I F0B3 F0B7 F0B15 F0B19 F0B23 F0B25 F0B37 F1B7 F1B9 F1B25 F1B35 F1B37 F4B44
BIDIR_SSTL25_I F0B3 F0B7 F0B25 F1B7 F1B9 F1B25 F1B35 F4B44
INPUT_HSTL18_I F0B3 F0B7 F0B13 F0B21 F0B25 F0B37 F1B7 F1B9 F1B25 F1B35 F1B37
INPUT_HSTL18_II F0B3 F0B7 F0B13 F0B21 F0B25 F0B37 F1B7 F1B9 F1B25 F1B35 F1B37
INPUT_LVCMOS10R25 F0B3 F0B7 F0B13 F0B21 F0B39 F1B7 F1B9 F1B25 F1B35
INPUT_LVCMOS10R33 F0B3 F0B7 F0B13 F0B21 F0B39 F1B7 F1B9 F1B25 F1B35
INPUT_LVCMOS12 F0B7 F0B9 F0B13 F0B21 F0B37 F0B39
INPUT_LVCMOS12R25 F0B3 F0B7 F0B13 F0B21 F0B39 F1B7 F1B9 F1B25 F1B35
INPUT_LVCMOS12R33 F0B3 F0B7 F0B13 F0B21 F0B39 F1B7 F1B9 F1B25 F1B35
INPUT_LVCMOS15 F0B7 F0B9 F0B13 F0B21 F0B37 F0B39
INPUT_LVCMOS15R25 F0B3 F0B7 F0B13 F0B21 F0B39 F1B7 F1B9 F1B25 F1B35
INPUT_LVCMOS15R33 F0B3 F0B7 F0B13 F0B21 F0B39 F1B7 F1B9 F1B25 F1B35
INPUT_LVCMOS18 F0B13 F0B21 F0B37 F0B39
INPUT_LVCMOS18R25 F0B3 F0B7 F0B13 F0B21 F0B39 F1B7 F1B9 F1B25 F1B35
INPUT_LVCMOS18R33 F0B3 F0B7 F0B13 F0B21 F0B39 F1B7 F1B9 F1B25 F1B35
INPUT_LVCMOS25 F0B13 F0B21 F0B33 F0B39
INPUT_LVCMOS25R33 F0B3 F0B7 F0B13 F0B21 F0B39 F1B7 F1B9 F1B25 F1B35
INPUT_LVCMOS33 F0B13 F0B21 F0B33 F0B39
INPUT_LVTTL33 F0B13 F0B21 F0B33 F0B39
INPUT_SSTL18_I F0B3 F0B7 F0B13 F0B21 F0B25 F0B37 F1B7 F1B9 F1B25 F1B35 F1B37
INPUT_SSTL18_II F0B3 F0B7 F0B13 F0B21 F0B25 F0B37 F1B7 F1B9 F1B25 F1B35 F1B37
INPUT_SSTL25_I F0B3 F0B7 F0B13 F0B21 F0B25 F1B7 F1B9 F1B25 F1B35
INPUT_SSTL25_II F0B3 F0B7 F0B13 F0B21 F0B25 F1B7 F1B9 F1B25 F1B35
NONE -
OUTPUT_HSTL18_I F0B15 F0B19 F0B23 F0B25 F0B37 F4B44
OUTPUT_LVCMOS12 F0B11 F0B15 F0B19 F0B23 F0B37 F4B44
OUTPUT_LVCMOS15 F0B11 F0B13 F0B15 F0B23 F0B37 F4B44
OUTPUT_LVCMOS18 F0B11 F0B19 F0B21 F0B23 F0B37 F4B44
OUTPUT_LVCMOS25 F4B44
OUTPUT_LVCMOS33 F4B44
OUTPUT_LVTTL33 F4B44
OUTPUT_SSTL18_I F0B15 F0B19 F0B23 F0B25 F0B37 F4B44
OUTPUT_SSTL25_I F0B25 F4B44

.config_enum PIOD.CLAMP OFF
OFF !F0B39
ON F0B39

.config_enum PIOD.DRIVE 8
12 F0B11 !F0B13 !F0B15 F0B19 !F0B21 !F0B23
16 F0B11 F0B13 F0B15 F0B19 F0B21 F0B23
24 !F0B11 !F0B13 F0B15 !F0B19 !F0B21 F0B23
4 F0B11 F0B13 !F0B15 F0B19 F0B21 !F0B23
8 !F0B11 !F0B13 !F0B15 !F0B19 !F0B21 !F0B23

.config_enum PIOD.HYSTERESIS SMALL
LARGE F0B35
SMALL !F0B35

.config_enum PIOD.OPENDRAIN OFF
OFF !F0B15 !F0B21 !F0B25
ON F0B15 F0B21 F0B25

.config_enum PIOD.PULLMODE FAILSAFE
DOWN !F0B17 !F0B25
FAILSAFE !F0B17 !F0B25
KEEPER F0B17 !F0B25
NONE !F0B17 F0B25
UP F0B17 F0B25

.config_enum PIOD.SLEWRATE SLOW
FAST F0B29
SLOW !F0B29


# Fixed Connections
.fixed_conn ECLKA_TIOLOGIC ECLKA

.fixed_conn ECLKC_TSIOLOGIC ECLKC

.fixed_conn G_INRDA_PIO G_INRD

.fixed_conn G_INRDB_PIO G_INRD

.fixed_conn G_INRDC_PIO G_INRD

.fixed_conn G_INRDD_PIO G_INRD

.fixed_conn G_LVDSA_PIO G_LVDS

.fixed_conn G_LVDSB_PIO G_LVDS

.fixed_conn G_LVDSC_PIO G_LVDS

.fixed_conn G_LVDSD_PIO G_LVDS

.fixed_conn G_PGA_PIO G_PG

.fixed_conn G_PGB_PIO G_PG

.fixed_conn G_PGC_PIO G_PG

.fixed_conn G_PGD_PIO G_PG

.fixed_conn IOLDOA_PIO IOLDOA_TIOLOGIC

.fixed_conn IOLDOB_PIO IOLDOB_IOLOGIC

.fixed_conn IOLDOC_PIO IOLDOC_TSIOLOGIC

.fixed_conn IOLDOD_PIO IOLDOD_IOLOGIC

.fixed_conn IOLTOA_PIO IOLTOA_TIOLOGIC

.fixed_conn IOLTOB_PIO IOLTOB_IOLOGIC

.fixed_conn IOLTOC_PIO IOLTOC_TSIOLOGIC

.fixed_conn IOLTOD_PIO IOLTOD_IOLOGIC

.fixed_conn JCEA_TIOLOGIC S1_JCE0

.fixed_conn JCEB_IOLOGIC S1_JCE1

.fixed_conn JCEC_TSIOLOGIC S1_JCE2

.fixed_conn JCED_IOLOGIC S1_JCE3

.fixed_conn JCLKA_TIOLOGIC S1_JCLK0

.fixed_conn JCLKB_IOLOGIC S1_JCLK1

.fixed_conn JCLKC_TSIOLOGIC S1_JCLK2

.fixed_conn JCLKD_IOLOGIC S1_JCLK3

.fixed_conn JLSRA_TIOLOGIC S1_JLSR0

.fixed_conn JLSRB_IOLOGIC S1_JLSR1

.fixed_conn JLSRC_TSIOLOGIC S1_JLSR2

.fixed_conn JLSRD_IOLOGIC S1_JLSR3

.fixed_conn JONEGA_TIOLOGIC S1_JB0

.fixed_conn JONEGB_IOLOGIC S1_JB1

.fixed_conn JONEGC_TSIOLOGIC S1_JB2

.fixed_conn JONEGD_IOLOGIC S1_JB3

.fixed_conn JOPOSA_TIOLOGIC S1_JA0

.fixed_conn JOPOSB_IOLOGIC S1_JA1

.fixed_conn JOPOSC_TSIOLOGIC S1_JA2

.fixed_conn JOPOSD_IOLOGIC S1_JA3

.fixed_conn JPADDOA S1_JA0

.fixed_conn JPADDOB S1_JA1

.fixed_conn JPADDOC S1W8_JI2C1SCLO_EFB

.fixed_conn JPADDOC S1_JA2

.fixed_conn JPADDOD S1W8_JI2C1SDAO_EFB

.fixed_conn JPADDOD S1_JA3

.fixed_conn JPADDTA S1_JC0

.fixed_conn JPADDTB S1_JC1

.fixed_conn JPADDTC S1W8_JI2C1SCLOEN_EFB

.fixed_conn JPADDTC S1_JC2

.fixed_conn JPADDTD S1W8_JI2C1SDAOEN_EFB

.fixed_conn JPADDTD S1_JC3

.fixed_conn JTSA_TIOLOGIC S1_JC0

.fixed_conn JTSB_IOLOGIC S1_JC1

.fixed_conn JTSC_TSIOLOGIC S1_JC2

.fixed_conn JTSD_IOLOGIC S1_JC3

.fixed_conn JTXD0A_TIOLOGIC S1_JA0

.fixed_conn JTXD0C_TSIOLOGIC S1_JD0

.fixed_conn JTXD1A_TIOLOGIC S1_JB0

.fixed_conn JTXD1C_TSIOLOGIC S1_JD1

.fixed_conn JTXD2A_TIOLOGIC S1_JA1

.fixed_conn JTXD2C_TSIOLOGIC S1_JD2

.fixed_conn JTXD3A_TIOLOGIC S1_JB1

.fixed_conn JTXD3C_TSIOLOGIC S1_JD3

.fixed_conn JTXD4A_TIOLOGIC S1_JD0

.fixed_conn JTXD5A_TIOLOGIC S1_JD1

.fixed_conn JTXD6A_TIOLOGIC S1_JD2

.fixed_conn JTXD7A_TIOLOGIC S1_JD3

.fixed_conn PADDIA_TIOLOGIC JPADDIA_PIO

.fixed_conn PADDIB_IOLOGIC JPADDIB_PIO

.fixed_conn PADDIC_TSIOLOGIC JPADDIC_PIO

.fixed_conn PADDID_IOLOGIC JPADDID_PIO

.fixed_conn PADDOA_PIO JPADDOA

.fixed_conn PADDOB_PIO JPADDOB

.fixed_conn PADDOC_PIO JPADDOC

.fixed_conn PADDOD_PIO JPADDOD

.fixed_conn PADDTA_PIO JPADDTA

.fixed_conn PADDTB_PIO JPADDTB

.fixed_conn PADDTC_PIO JPADDTC

.fixed_conn PADDTD_PIO JPADDTD

.fixed_conn S1W8_JI2C1SCLI_EFB JPADDIC_PIO

.fixed_conn S1W8_JI2C1SDAI_EFB JPADDID_PIO

.fixed_conn S1_JF0 JINA_TIOLOGIC

.fixed_conn S1_JF1 JINB_IOLOGIC

.fixed_conn S1_JF2 JINC_TSIOLOGIC

.fixed_conn S1_JF3 JIND_IOLOGIC

.fixed_conn S1_JF4 JIPA_TIOLOGIC

.fixed_conn S1_JF5 JIPB_IOLOGIC

.fixed_conn S1_JF6 JIPC_TSIOLOGIC

.fixed_conn S1_JF7 JIPD_IOLOGIC