1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 119 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143 144 145 146 147 148 149 150 151 152 153 154 155 156 157 158 159 160 161 162 163 164 165 166 167 168 169 170 171 172 173 174 175 176 177 178 179 180 181 182 183 184 185 186 187 188 189 190 191 192 193 194 195 196 197 198 199 200 201 202 203 204 205 206 207 208 209 210 211 212 213 214 215 216 217 218 219 220 221 222 223 224 225 226 227 228 229 230 231 232 233 234 235
|
// RUN: mlir-opt -convert-spirv-to-llvm='use-opaque-pointers=1' %s | FileCheck %s
//===----------------------------------------------------------------------===//
// spirv.IAdd
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @iadd_scalar
spirv.func @iadd_scalar(%arg0: i32, %arg1: i32) "None" {
// CHECK: llvm.add %{{.*}}, %{{.*}} : i32
%0 = spirv.IAdd %arg0, %arg1 : i32
spirv.Return
}
// CHECK-LABEL: @iadd_vector
spirv.func @iadd_vector(%arg0: vector<4xi64>, %arg1: vector<4xi64>) "None" {
// CHECK: llvm.add %{{.*}}, %{{.*}} : vector<4xi64>
%0 = spirv.IAdd %arg0, %arg1 : vector<4xi64>
spirv.Return
}
//===----------------------------------------------------------------------===//
// spirv.ISub
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @isub_scalar
spirv.func @isub_scalar(%arg0: i8, %arg1: i8) "None" {
// CHECK: llvm.sub %{{.*}}, %{{.*}} : i8
%0 = spirv.ISub %arg0, %arg1 : i8
spirv.Return
}
// CHECK-LABEL: @isub_vector
spirv.func @isub_vector(%arg0: vector<2xi16>, %arg1: vector<2xi16>) "None" {
// CHECK: llvm.sub %{{.*}}, %{{.*}} : vector<2xi16>
%0 = spirv.ISub %arg0, %arg1 : vector<2xi16>
spirv.Return
}
//===----------------------------------------------------------------------===//
// spirv.IMul
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @imul_scalar
spirv.func @imul_scalar(%arg0: i32, %arg1: i32) "None" {
// CHECK: llvm.mul %{{.*}}, %{{.*}} : i32
%0 = spirv.IMul %arg0, %arg1 : i32
spirv.Return
}
// CHECK-LABEL: @imul_vector
spirv.func @imul_vector(%arg0: vector<3xi32>, %arg1: vector<3xi32>) "None" {
// CHECK: llvm.mul %{{.*}}, %{{.*}} : vector<3xi32>
%0 = spirv.IMul %arg0, %arg1 : vector<3xi32>
spirv.Return
}
//===----------------------------------------------------------------------===//
// spirv.FAdd
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @fadd_scalar
spirv.func @fadd_scalar(%arg0: f16, %arg1: f16) "None" {
// CHECK: llvm.fadd %{{.*}}, %{{.*}} : f16
%0 = spirv.FAdd %arg0, %arg1 : f16
spirv.Return
}
// CHECK-LABEL: @fadd_vector
spirv.func @fadd_vector(%arg0: vector<4xf32>, %arg1: vector<4xf32>) "None" {
// CHECK: llvm.fadd %{{.*}}, %{{.*}} : vector<4xf32>
%0 = spirv.FAdd %arg0, %arg1 : vector<4xf32>
spirv.Return
}
//===----------------------------------------------------------------------===//
// spirv.FSub
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @fsub_scalar
spirv.func @fsub_scalar(%arg0: f32, %arg1: f32) "None" {
// CHECK: llvm.fsub %{{.*}}, %{{.*}} : f32
%0 = spirv.FSub %arg0, %arg1 : f32
spirv.Return
}
// CHECK-LABEL: @fsub_vector
spirv.func @fsub_vector(%arg0: vector<2xf32>, %arg1: vector<2xf32>) "None" {
// CHECK: llvm.fsub %{{.*}}, %{{.*}} : vector<2xf32>
%0 = spirv.FSub %arg0, %arg1 : vector<2xf32>
spirv.Return
}
//===----------------------------------------------------------------------===//
// spirv.FDiv
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @fdiv_scalar
spirv.func @fdiv_scalar(%arg0: f32, %arg1: f32) "None" {
// CHECK: llvm.fdiv %{{.*}}, %{{.*}} : f32
%0 = spirv.FDiv %arg0, %arg1 : f32
spirv.Return
}
// CHECK-LABEL: @fdiv_vector
spirv.func @fdiv_vector(%arg0: vector<3xf64>, %arg1: vector<3xf64>) "None" {
// CHECK: llvm.fdiv %{{.*}}, %{{.*}} : vector<3xf64>
%0 = spirv.FDiv %arg0, %arg1 : vector<3xf64>
spirv.Return
}
//===----------------------------------------------------------------------===//
// spirv.FMul
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @fmul_scalar
spirv.func @fmul_scalar(%arg0: f32, %arg1: f32) "None" {
// CHECK: llvm.fmul %{{.*}}, %{{.*}} : f32
%0 = spirv.FMul %arg0, %arg1 : f32
spirv.Return
}
// CHECK-LABEL: @fmul_vector
spirv.func @fmul_vector(%arg0: vector<2xf32>, %arg1: vector<2xf32>) "None" {
// CHECK: llvm.fmul %{{.*}}, %{{.*}} : vector<2xf32>
%0 = spirv.FMul %arg0, %arg1 : vector<2xf32>
spirv.Return
}
//===----------------------------------------------------------------------===//
// spirv.FRem
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @frem_scalar
spirv.func @frem_scalar(%arg0: f32, %arg1: f32) "None" {
// CHECK: llvm.frem %{{.*}}, %{{.*}} : f32
%0 = spirv.FRem %arg0, %arg1 : f32
spirv.Return
}
// CHECK-LABEL: @frem_vector
spirv.func @frem_vector(%arg0: vector<3xf64>, %arg1: vector<3xf64>) "None" {
// CHECK: llvm.frem %{{.*}}, %{{.*}} : vector<3xf64>
%0 = spirv.FRem %arg0, %arg1 : vector<3xf64>
spirv.Return
}
//===----------------------------------------------------------------------===//
// spirv.FNegate
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @fneg_scalar
spirv.func @fneg_scalar(%arg: f64) "None" {
// CHECK: llvm.fneg %{{.*}} : f64
%0 = spirv.FNegate %arg : f64
spirv.Return
}
// CHECK-LABEL: @fneg_vector
spirv.func @fneg_vector(%arg: vector<2xf32>) "None" {
// CHECK: llvm.fneg %{{.*}} : vector<2xf32>
%0 = spirv.FNegate %arg : vector<2xf32>
spirv.Return
}
//===----------------------------------------------------------------------===//
// spirv.UDiv
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @udiv_scalar
spirv.func @udiv_scalar(%arg0: i32, %arg1: i32) "None" {
// CHECK: llvm.udiv %{{.*}}, %{{.*}} : i32
%0 = spirv.UDiv %arg0, %arg1 : i32
spirv.Return
}
// CHECK-LABEL: @udiv_vector
spirv.func @udiv_vector(%arg0: vector<3xi64>, %arg1: vector<3xi64>) "None" {
// CHECK: llvm.udiv %{{.*}}, %{{.*}} : vector<3xi64>
%0 = spirv.UDiv %arg0, %arg1 : vector<3xi64>
spirv.Return
}
//===----------------------------------------------------------------------===//
// spirv.UMod
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @umod_scalar
spirv.func @umod_scalar(%arg0: i32, %arg1: i32) "None" {
// CHECK: llvm.urem %{{.*}}, %{{.*}} : i32
%0 = spirv.UMod %arg0, %arg1 : i32
spirv.Return
}
// CHECK-LABEL: @umod_vector
spirv.func @umod_vector(%arg0: vector<3xi64>, %arg1: vector<3xi64>) "None" {
// CHECK: llvm.urem %{{.*}}, %{{.*}} : vector<3xi64>
%0 = spirv.UMod %arg0, %arg1 : vector<3xi64>
spirv.Return
}
//===----------------------------------------------------------------------===//
// spirv.SDiv
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @sdiv_scalar
spirv.func @sdiv_scalar(%arg0: i16, %arg1: i16) "None" {
// CHECK: llvm.sdiv %{{.*}}, %{{.*}} : i16
%0 = spirv.SDiv %arg0, %arg1 : i16
spirv.Return
}
// CHECK-LABEL: @sdiv_vector
spirv.func @sdiv_vector(%arg0: vector<2xi64>, %arg1: vector<2xi64>) "None" {
// CHECK: llvm.sdiv %{{.*}}, %{{.*}} : vector<2xi64>
%0 = spirv.SDiv %arg0, %arg1 : vector<2xi64>
spirv.Return
}
//===----------------------------------------------------------------------===//
// spirv.SRem
//===----------------------------------------------------------------------===//
// CHECK-LABEL: @srem_scalar
spirv.func @srem_scalar(%arg0: i32, %arg1: i32) "None" {
// CHECK: llvm.srem %{{.*}}, %{{.*}} : i32
%0 = spirv.SRem %arg0, %arg1 : i32
spirv.Return
}
// CHECK-LABEL: @srem_vector
spirv.func @srem_vector(%arg0: vector<4xi32>, %arg1: vector<4xi32>) "None" {
// CHECK: llvm.srem %{{.*}}, %{{.*}} : vector<4xi32>
%0 = spirv.SRem %arg0, %arg1 : vector<4xi32>
spirv.Return
}
|