package info (click to toggle)
uhd 3.9.5-2
  • links: PTS, VCS
  • area: main
  • in suites: stretch
  • size: 107,272 kB
  • ctags: 57,231
  • sloc: cpp: 66,160; ansic: 59,349; python: 13,245; vhdl: 7,651; tcl: 2,668; sh: 1,634; makefile: 1,031; xml: 557; pascal: 230; csh: 94; asm: 20; perl: 11

Folder: io_port2

d .. (parent)
- - rw-r--r-- 7 .gitignore
- - rw-r--r-- 15,287,595 LvFpga_Chinch_Interface.ngc
- - rw-r--r-- 3,927 LvFpga_Chinch_Interface.v
- - rw-r--r-- 1,532 LvFpga_Chinch_Interface.vh
- - rw-r--r-- 513 Makefile.srcs
- - rw-r--r-- 3,130 create-lvbitx.py
- - rw-r--r-- 784 data_swapper_64.v
- - rw-r--r-- 1,417 ioport2_msg_codec.v
- - rw-r--r-- 7,109 pcie_axi_wb_conv.v
- - rw-r--r-- 4,312 pcie_basic_regs.v
- - rw-r--r-- 6,840 pcie_dma_ctrl.v
- - rw-r--r-- 2,508 pcie_dma_ctrl_tb.v
- - rw-r--r-- 5,212 pcie_iop2_msg_arbiter.v
- - rw-r--r-- 3,705 pcie_iop2_msg_arbiter_tb.v
- - rw-r--r-- 499 pcie_lossy_samp_gate.v
- - rw-r--r-- 1,125 pcie_pkt_route_specifier.v
- - rw-r--r-- 5,192 pcie_wb_reg_core.v
- - rw-r--r-- 9,588 pcie_wb_reg_core_tb.v