package info (click to toggle)
llvm-toolchain-16 1%3A16.0.6-15~deb12u1
  • links: PTS, VCS
  • area: main
  • in suites: bookworm
  • size: 1,634,792 kB
  • sloc: cpp: 6,179,261; ansic: 1,216,205; asm: 741,319; python: 196,614; objc: 75,325; f90: 49,640; lisp: 32,396; pascal: 12,286; sh: 9,394; perl: 7,442; ml: 5,494; awk: 3,523; makefile: 2,723; javascript: 1,206; xml: 886; fortran: 581; cs: 573

Folder: RISCV

d .. (parent)
d d rwxr-xr-x 64 AsmParser
d d rwxr-xr-x 67 Disassembler
d d rwxr-xr-x 4,096 GISel
d d rwxr-xr-x 103 MCA
d d rwxr-xr-x 4,096 MCTargetDesc
d d rwxr-xr-x 93 TargetInfo
- - rw-r--r-- 2,003 CMakeLists.txt
- - rw-r--r-- 2,870 RISCV.h
- - rw-r--r-- 2,405 RISCV.td
- - rw-r--r-- 17,895 RISCVAsmPrinter.cpp
- - rw-r--r-- 2,322 RISCVCallingConv.td
- - rw-r--r-- 5,646 RISCVCodeGenPrepare.cpp
- - rw-r--r-- 24,456 RISCVExpandAtomicPseudoInsts.cpp
- - rw-r--r-- 14,400 RISCVExpandPseudoInsts.cpp
- - rw-r--r-- 27,120 RISCVFeatures.td
- - rw-r--r-- 53,623 RISCVFrameLowering.cpp
- - rw-r--r-- 3,938 RISCVFrameLowering.h
- - rw-r--r-- 18,717 RISCVGatherScatterLowering.cpp
- - rw-r--r-- 110,985 RISCVISelDAGToDAG.cpp
- - rw-r--r-- 7,066 RISCVISelDAGToDAG.h
- - rw-r--r-- 567,957 RISCVISelLowering.cpp
- - rw-r--r-- 33,010 RISCVISelLowering.h
- - rw-r--r-- 49,435 RISCVInsertVSETVLI.cpp
- - rw-r--r-- 17,953 RISCVInstrFormats.td
- - rw-r--r-- 5,099 RISCVInstrFormatsC.td
- - rw-r--r-- 8,633 RISCVInstrFormatsV.td
- - rw-r--r-- 101,568 RISCVInstrInfo.cpp
- - rw-r--r-- 11,067 RISCVInstrInfo.h
- - rw-r--r-- 76,141 RISCVInstrInfo.td
- - rw-r--r-- 17,034 RISCVInstrInfoA.td
- - rw-r--r-- 36,019 RISCVInstrInfoC.td
- - rw-r--r-- 18,550 RISCVInstrInfoD.td
- - rw-r--r-- 28,547 RISCVInstrInfoF.td
- - rw-r--r-- 5,315 RISCVInstrInfoM.td
- - rw-r--r-- 77,731 RISCVInstrInfoV.td
- - rw-r--r-- 269,507 RISCVInstrInfoVPseudos.td
- - rw-r--r-- 52,736 RISCVInstrInfoVSDPatterns.td
- - rw-r--r-- 117,866 RISCVInstrInfoVVLPatterns.td
- - rw-r--r-- 6,523 RISCVInstrInfoXTHead.td
- - rw-r--r-- 5,706 RISCVInstrInfoXVentana.td
- - rw-r--r-- 34,408 RISCVInstrInfoZb.td
- - rw-r--r-- 20,956 RISCVInstrInfoZfh.td
- - rw-r--r-- 2,967 RISCVInstrInfoZicbo.td
- - rw-r--r-- 8,002 RISCVInstrInfoZk.td
- - rw-r--r-- 8,387 RISCVMCInstLower.cpp
- - rw-r--r-- 1,626 RISCVMachineFunctionInfo.cpp
- - rw-r--r-- 5,123 RISCVMachineFunctionInfo.h
- - rw-r--r-- 2,469 RISCVMacroFusion.cpp
- - rw-r--r-- 1,000 RISCVMacroFusion.h
- - rw-r--r-- 14,879 RISCVMakeCompressible.cpp
- - rw-r--r-- 16,768 RISCVMergeBaseOffset.cpp
- - rw-r--r-- 7,490 RISCVProcessors.td
- - rw-r--r-- 5,826 RISCVRedundantCopyElimination.cpp
- - rw-r--r-- 29,976 RISCVRegisterInfo.cpp
- - rw-r--r-- 4,051 RISCVRegisterInfo.h
- - rw-r--r-- 22,769 RISCVRegisterInfo.td
- - rw-r--r-- 12,068 RISCVSExtWRemoval.cpp
- - rw-r--r-- 8,735 RISCVSchedRocket.td
- - rw-r--r-- 8,515 RISCVSchedSiFive7.td
- - rw-r--r-- 7,044 RISCVSchedSyntacoreSCR1.td
- - rw-r--r-- 11,368 RISCVSchedule.td
- - rw-r--r-- 37,834 RISCVScheduleV.td
- - rw-r--r-- 4,528 RISCVScheduleZb.td
- - rw-r--r-- 2,636 RISCVStripWSuffix.cpp
- - rw-r--r-- 6,691 RISCVSubtarget.cpp
- - rw-r--r-- 7,185 RISCVSubtarget.h
- - rw-r--r-- 13,710 RISCVSystemOperands.td
- - rw-r--r-- 13,823 RISCVTargetMachine.cpp
- - rw-r--r-- 2,608 RISCVTargetMachine.h
- - rw-r--r-- 4,282 RISCVTargetObjectFile.cpp
- - rw-r--r-- 1,695 RISCVTargetObjectFile.h
- - rw-r--r-- 57,435 RISCVTargetTransformInfo.cpp
- - rw-r--r-- 13,851 RISCVTargetTransformInfo.h